亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Cycloneii

  • 基于FPGA的視頻圖像分析.rar

    對弓網(wǎng)故障的檢測是當今列車檢測的一項重要任務(wù)。原始故障視頻圖像具有極大的數(shù)據(jù)量,使實時存儲和傳輸故障視頻圖像極其困難。由于視頻的數(shù)據(jù)量相當大,需要采用先進的視頻編解碼協(xié)議進行處理,進而實現(xiàn)檢測現(xiàn)場的實時監(jiān)控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網(wǎng)絡(luò)親和性,而被廣泛研究與應(yīng)用。H.264/AVC采用了先進的算法,主要有整數(shù)變換、1/4像素精度插值、多模式幀間預(yù)測、抗塊效應(yīng)濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風(fēng) II開發(fā)板作為硬件平臺,在開發(fā)工具QUARTUSII 6.0和MODELSIM_SE 6.1B環(huán)境中完成軟核的設(shè)計與仿真驗證。以Altera公司的Cycloneii FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實現(xiàn)視頻圖像采集、存儲、顯示以及實現(xiàn)H.264/AVC部分算法的基本系統(tǒng)。 @@ FPGA以其設(shè)計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統(tǒng)設(shè)計的首選,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進程。 @@ 本文首先分析了FPGA的特點、設(shè)計流程、verilog語言等,然后對靜態(tài)圖像及視頻圖像的編解碼進行詳細的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運用H.264/AVC算法對視頻序列進行大量的實驗,對不同分辨率、量化步長、視頻序列進行編解碼以及對結(jié)果進行分析。接著以紅色颶風(fēng)II開發(fā)板為平臺,進行視頻圖像的采集存儲、顯示分析,其中詳細分析了SAA7113的配置、CCD信號的A/D轉(zhuǎn)換、I2C總線、視頻的數(shù)字化ITU-R BT.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;最后運用verilog語言實現(xiàn)H.264/AVC部分算法,并進行功能仿真,得到預(yù)計的效果。 @@ 本文實現(xiàn)了整個視頻信號的采集存儲、顯示流程,詳細研究了H.264/AVC算法,并運用硬件語言實現(xiàn)了部分算法,對視頻編解碼芯片的設(shè)計具有一定的參考價值。 @@關(guān)鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼

    標簽: FPGA 視頻 圖像分析

    上傳時間: 2013-04-24

    上傳用戶:啦啦啦啦啦啦啦

  • 基于FPGA的DDS波形信號發(fā)生器的設(shè)計

    設(shè)計采用Altera公司Cycloneii系列EP2C5Q208作為核心器件,采用直接數(shù)字頻率合成技術(shù)實現(xiàn)了一個頻率、相位可控的基本信號發(fā)生器。該信號發(fā)生器可以產(chǎn)生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗證的結(jié)果表明,該信號發(fā)生器精度高,抗干擾性好,此設(shè)計方案具有一定的實用性。

    標簽: FPGA DDS 波形 信號發(fā)生器

    上傳時間: 2013-11-10

    上傳用戶:農(nóng)藥鋒6

  • 基于FPGA的DDS波形信號發(fā)生器的設(shè)計

    設(shè)計采用Altera公司Cycloneii系列EP2C5Q208作為核心器件,采用直接數(shù)字頻率合成技術(shù)實現(xiàn)了一個頻率、相位可控的基本信號發(fā)生器。該信號發(fā)生器可以產(chǎn)生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗證的結(jié)果表明,該信號發(fā)生器精度高,抗干擾性好,此設(shè)計方案具有一定的實用性。

    標簽: FPGA DDS 波形 信號發(fā)生器

    上傳時間: 2013-12-18

    上傳用戶:kz_zank

  • SOPC實驗--Hello World實驗:啟動Quartus II軟件

    SOPC實驗--Hello World實驗:啟動Quartus II軟件,選擇File→New Project Wizard,在出現(xiàn)的對話框中填寫項目名稱 2、 點擊Finish,然后選擇“是”。選擇Assignments→Device,改寫各項內(nèi)容。Family改為Cycloneii,根據(jù)實驗板上的器件選擇相應(yīng)的器件,本實驗選擇EP2C5T144C8,點擊對話框中的Device & Pin Options,在Configuration中,選項Use Configuration Device為EPCS1,選項Unused Pins為As inputs,tri-stated.

    標簽: Quartus Hello World SOPC

    上傳時間: 2014-01-13

    上傳用戶:梧桐

  • 通過IIC總線讀寫實時時鐘DS1307

    通過IIC總線讀寫實時時鐘DS1307,并把時、分、秒顯示在12864液晶屏上,用的Cycloneii EP2C8,Quartus環(huán)境

    標簽: 1307 IIC DS 總線

    上傳時間: 2016-11-19

    上傳用戶:亞亞娟娟123

  • 這是我用Verilog寫的DES加解密程序,準確的說這是一份實驗報告,里面不但有程序還有簡單的注釋[主要是針對仿真的波形的],我主要寫的是主控部分,密鑰生成部分參考了下版原康宏的程序.該程序即可加密也

    這是我用Verilog寫的DES加解密程序,準確的說這是一份實驗報告,里面不但有程序還有簡單的注釋[主要是針對仿真的波形的],我主要寫的是主控部分,密鑰生成部分參考了下版原康宏的程序.該程序即可加密也可解密,選用Cycloneii器件即能跑到100Mhz以上.

    標簽: Verilog 程序 DES

    上傳時間: 2013-12-16

    上傳用戶:refent

  • 這個文件包含了我前一段寫的關(guān)于3~8電梯控制的4-5個程序!并且附有比較詳細的注釋.準確說這是一份課程設(shè)計報告.在最終版本的程序中對于FLEX10K系列器件只占用141個邏輯單元,頻率可達60多Mhz

    這個文件包含了我前一段寫的關(guān)于3~8電梯控制的4-5個程序!并且附有比較詳細的注釋.準確說這是一份課程設(shè)計報告.在最終版本的程序中對于FLEX10K系列器件只占用141個邏輯單元,頻率可達60多Mhz,選擇Cycloneii器件可達260多Mhz.因為包含了好幾個程序,希望站長不要只安一個程序處理,能及時開通!

    標簽: FLEX 10K 141 Mhz

    上傳時間: 2016-12-03

    上傳用戶:yzhl1988

  • 使用VHDL硬件描述語言實現(xiàn)了直接頻率合成器的制作

    使用VHDL硬件描述語言實現(xiàn)了直接頻率合成器的制作,并在Altera公司的Cycloneii上得到實現(xiàn),驗證了代碼的正確性。用戶操作可以參照程序中的說明,請使用QuartusII6.0以上版本打開,低版本打開時會有錯誤提示

    標簽: VHDL 硬件描述語言 頻率合成器

    上傳時間: 2017-01-10

    上傳用戶:清風(fēng)冷雨

主站蜘蛛池模板: 梨树县| 探索| 佳木斯市| 云霄县| 镇沅| 信阳市| 阿坝| 龙南县| 潢川县| 库尔勒市| 磐石市| 神池县| 上虞市| 永康市| 龙泉市| 岢岚县| 和政县| 射洪县| 四会市| 鄂托克旗| 特克斯县| 靖宇县| 尼木县| 工布江达县| 宁陕县| 扎赉特旗| 新泰市| 日照市| 万安县| 阜南县| 荥阳市| 平舆县| 上蔡县| 抚宁县| 石狮市| 万荣县| 林甸县| 沈丘县| 资源县| 清远市| 江油市|