fpga Cpld 常見(jiàn)模塊設(shè)計(jì),包括基于fpga 的全數(shù)字鎖向環(huán),基于fpga Cpld 的半整數(shù)分頻器的設(shè)計(jì)等,很有用
標(biāo)簽: fpga Cpld 模塊設(shè)計(jì)
上傳時(shí)間: 2013-08-30
上傳用戶:mhp0114
I2C在Cpld上的模擬實(shí)現(xiàn)源程序,用C語(yǔ)言編寫(xiě)而成
標(biāo)簽: Cpld I2C 模擬 源程序
上傳用戶:181992417
智能機(jī)器小車主要完成尋跡功能,由機(jī)械結(jié)構(gòu)和控制單元兩個(gè)部分組成。機(jī)械結(jié)構(gòu)是一個(gè)由底盤(pán)、前后輔助輪、控制板支架、傳感器支架、左右驅(qū)動(dòng)輪、步進(jìn)電機(jī)等組成。控制單元部分主要由主要包含傳感器及其調(diào)理電路、步進(jìn)電機(jī)及驅(qū)動(dòng)電路、控制器三個(gè)部分。本設(shè)計(jì)的核心為控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作主控芯片。Cpld芯片的設(shè)計(jì)主要在MAX+plusⅡ10.0環(huán)境下利用VHDL語(yǔ)言編程實(shí)現(xiàn)。驅(qū)動(dòng)步進(jìn)電機(jī)電路主要利用ULN2803作為驅(qū)動(dòng)芯片。
標(biāo)簽: Cpld 設(shè)計(jì)實(shí)現(xiàn) 智能機(jī)
上傳用戶:ve3344
CPLD設(shè)計(jì)實(shí)例,對(duì)學(xué)習(xí)Cpld的學(xué)員來(lái)說(shuō)很有幫助的
標(biāo)簽: Cpld 設(shè)計(jì)實(shí)例
上傳用戶:黃蛋的蛋黃
文中給出了使用Cpld設(shè)計(jì)數(shù)字系統(tǒng)的完全過(guò)程,希望對(duì)初學(xué)者有所幫助
標(biāo)簽: Cpld 數(shù)字系統(tǒng) 過(guò)程
上傳用戶:shfanqiwei
Cpld fpga 一些應(yīng)用實(shí)例程序的源代碼.\r\n
標(biāo)簽: Cpld fpga 應(yīng)用實(shí)例 程序
上傳用戶:蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)
8051工作于11.0592MHZ,RAM擴(kuò)展為128KB的628128,FlashRom擴(kuò)展為128KB的AT29C010A\r\n 128KB的RAM分成4個(gè)區(qū)(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個(gè)區(qū)(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問(wèn)整個(gè)128KB的RAM空間和128KB的FlashRom空間,在Cpld內(nèi)建兩個(gè)寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
標(biāo)簽: 128 FlashRom 8051 KB
上傳用戶:cainaifa
fpga/Cpld開(kāi)發(fā)管理Digit-Serial DSP Functions
標(biāo)簽: Digit-Serial Functions fpga Cpld
上傳用戶:lz4v4
很好的Cpld方面的書(shū)籍,希望能滿足這方面需求的人
標(biāo)簽: Cpld 方面 書(shū)籍
上傳時(shí)間: 2013-08-31
上傳用戶:rocketrevenge
節(jié)點(diǎn)是網(wǎng)絡(luò)系統(tǒng)的基本控制單元,論文提出了一種基于Cpld和多處理器結(jié)構(gòu)的控制網(wǎng)絡(luò)節(jié)點(diǎn)設(shè)計(jì)方案,它能夠提高單節(jié)點(diǎn)并行處理能力,其模塊化結(jié)構(gòu)增強(qiáng)了節(jié)點(diǎn)的可靠性。
標(biāo)簽: Cpld 多處理器 控制網(wǎng)絡(luò) 節(jié)點(diǎn)設(shè)計(jì)
上傳用戶:shanxiliuxu
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1