A collection of LDPC(Low-Density Parity-Codes) tools. Including: Code construction Density Evolution Decoding Algorithm Girth average Counter Stopping set and error Floor,etc
標(biāo)簽: Parity-Codes construction Low-Density collection
上傳時(shí)間: 2016-05-10
上傳用戶(hù):liglechongchong
Der Aufbau eines kleinen Frequenzzä hers ist dank der heutigen Atmel AVR Controller oder aber auch der Mikrochip PIC Controller (um nur zwei zu nennen) relativ schnell und einfach aufzubauen. Dazu werden meist die internen Timer/Counter des Controllers benutzt. Der Counter wird durch das anliegende Signal am Takteingang hoch gezä hlt. Durch den Timer wird dann der Counter zu einen festgelegten Zeitpunkt stetig ausgelesen und zurückgesetzt. Nehmen wir mal an ein 20Hz TTL-Signal taktet den Counter so steht nun im Counterregister nach einer Sekunde der Wert 20. Dieser wird nur noch auf dem Display oder serielle Schnittstelle ausgegeben. Nach einer erfolgreichen Auktion bei einen einschlä gigen Internet Auktionshaus, erwarb ich einige 7Segment Anzeigen, hierfür musste ich mir etwas einfallen lassen. Heraus kam somit ein besagter kleiner preiswerter 50MHz Frequenzzä hler, den ich nicht vorenthalten will.
標(biāo)簽: Controller Frequenzz heutigen kleinen
上傳時(shí)間: 2016-06-10
上傳用戶(hù):1583060504
用Fourier變換求取信號(hào)的功率譜---周期圖法 用Fourier變換求取信號(hào)的功率譜---分段周期圖法 用Fourier變換求取信號(hào)的功率譜---welch方法 功率譜估計(jì)----多窗口法(multitaper method ,MTM法) 功率譜估計(jì)----最大熵法(maxmum entmpy method,MEM法) 功率譜估計(jì)----多信號(hào)分類(lèi)法(multiple signal classification,music法)Fourier transform to strike a signal to the power spectrum - the cycle of plans Fourier transform to strike a signal to the power spectrum - Sub-cycle Method Fourier transform to strike a signal to the power spectrum --- welch method Power spectrum estimated more than window ---- Law (multitaper method, MTM) ---- Power spectrum estimate of maximum entropy (maxmum entmpy method, MEM) ---- More than the estimated power spectrum signal classification (multiple signal classification, music)
標(biāo)簽: Fourier welch 變換 信號(hào)
上傳時(shí)間: 2016-07-16
上傳用戶(hù):wqxstar
iic總線(xiàn)控制器VHDL實(shí)現(xiàn) -- VHDL Source Files: i2c.vhd -- top level file i2c_control.vhd -- control function for the I2C master/slave shift.vhd -- shift register uc_interface.vhd -- uC interface function for an 8-bit 68000-like uC upcnt4.vhd -- 4-bit up counter i2c_timesim.vhd -- post-route I2C simulation netlist
標(biāo)簽: VHDL c_control vhd control
上傳時(shí)間: 2016-10-30
上傳用戶(hù):woshiayin
利用QuartusII的"MegaWizard Plug-In Manager", 設(shè)計(jì)輸入數(shù)據(jù)寬度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它們作為一個(gè)project,DEVICE選用EPF10K70RC240-4,對(duì)它們進(jìn)行 時(shí)序仿真,將仿真波形(輸入輸出選用group)在一頁(yè)紙上打印出來(lái)。 2.利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_COUNTER, 設(shè)計(jì)一個(gè)20bit的up_only COUNTER, 要求該COUNTER在FE0FA和FFFFF之間自動(dòng)循環(huán)計(jì)數(shù); 分析該COUNTER在EPM7128SLC84-7、EPM7128SLC84-10、和EPF10K70RC240-2、 EPF10K70RC240-4幾種芯片中的最大工作頻率; 請(qǐng)將計(jì)數(shù)器的輸出值在FFFFC--FE0FF之間的仿真波形打印出來(lái) (僅EPF10K70RC240-4芯片,最大允許Clock頻率下)。
標(biāo)簽: MegaWizard QuartusII Manager COMPARE
上傳時(shí)間: 2016-12-26
上傳用戶(hù):王者A
TAXCounter,Counter
標(biāo)簽: TAXCounter
上傳時(shí)間: 2014-01-17
上傳用戶(hù):a673761058
是des的一種算法,被稱(chēng)為計(jì)數(shù)器模式(counter mode)
上傳時(shí)間: 2014-11-27
上傳用戶(hù):大三三
本例展示了如何利用外設(shè)TIM2來(lái)產(chǎn)生四路頻率不同的信號(hào)。 TIM2時(shí)鐘設(shè)置為36MHz,預(yù)分頻設(shè)置為2,使用輸出比較-翻轉(zhuǎn)模式(Output Compare Toggle Mode)。 TIM2計(jì)數(shù)器時(shí)鐘可表達(dá)為:TIM2 counter clock = TIMxCLK / (Prescaler +1) = 12 MHz 設(shè)置TIM2_CCR1寄存器值為32768,則CC1更新頻率為T(mén)IM2計(jì)數(shù)器時(shí)鐘頻率除以CCR1寄存器值,為366.2 Hz。因此,TIM2通道1可產(chǎn)生一個(gè)頻率為183.1 Hz的周期信號(hào)。 同理,根據(jù)寄存器TIM2_CCR2 、TIM2_CCR3和 TIM2_CCR4的值,TIM2通道2可產(chǎn)生一個(gè)頻率為366.3 Hz的周期信號(hào);TIM2通道3可產(chǎn)生一個(gè)頻率為732.4 Hz的周期信號(hào);TIM2通道4可產(chǎn)生一個(gè)頻率為1464.8 Hz的周期信號(hào)。 可以通過(guò)示波器觀察各路輸出
上傳時(shí)間: 2014-01-22
上傳用戶(hù):plsee
本例展示了如何設(shè)置TIM工作在輸出比較-非主動(dòng)模式(Output Compare Inactive mode),并產(chǎn)生相應(yīng)的中斷。 TIM2時(shí)鐘設(shè)置為36MHz,預(yù)分頻設(shè)置為35999,TIM2計(jì)數(shù)器時(shí)鐘可表達(dá)為: TIM2 counter clock = TIMxCLK / (Prescaler +1) = 1 KHz 設(shè)置TIM2_CCR1寄存器值為1000, CCR1寄存器值1000除以TIM2計(jì)數(shù)器時(shí)鐘頻率1KHz,為1000毫秒。因此,經(jīng)過(guò)1000毫秒的時(shí)延,置PC.06輸出為低電平。 同理,根據(jù)寄存器TIM2_CCR2 、TIM2_CCR3和 TIM2_CCR4的值,經(jīng)過(guò)500毫秒的時(shí)延,置PC.07輸出為低電平;經(jīng)過(guò)250毫秒的時(shí)延,置PC.08輸出為低電平;經(jīng)過(guò)125毫秒的時(shí)延,置PC.09輸出為低電平。 輸出比較寄存器的值決定時(shí)延的大小,當(dāng)計(jì)數(shù)器的值小于這個(gè)值的時(shí)候,點(diǎn)亮與PC.06-PC.09相連的LED;當(dāng)計(jì)數(shù)器的值達(dá)到這個(gè)值得時(shí)候,產(chǎn)生中斷,在TIM2的4個(gè)通道相應(yīng)的中斷里,把它們一一關(guān)閉。
標(biāo)簽: Inactive Compare Output mode
上傳時(shí)間: 2013-12-20
上傳用戶(hù):ghostparker
本例展示了如何使用嵌套中斷向量控制器(Nested Vectored Interrupt Controller)來(lái)設(shè)置IRQ通道。 把3個(gè)計(jì)時(shí)器(TIM2,3,4)設(shè)置為在每一個(gè)計(jì)數(shù)器更新事項(xiàng)(counter update event)產(chǎn)生中斷。這三個(gè)計(jì)時(shí)器都與各自對(duì)應(yīng)的更新IRQ通道聯(lián)系起來(lái),并設(shè)置他們的中斷優(yōu)先級(jí),TIM2為0,TIM4為2。 在他們各自的中斷中:TIM2每1秒翻轉(zhuǎn)一次PC.06的狀態(tài);TIM3每2秒翻轉(zhuǎn)一次PC.07的狀態(tài);TIM4每3秒翻轉(zhuǎn)一次PC.08的狀態(tài)。 由于在STM3210B-LK1板上, 4個(gè)LED連接在PC.04 – PC.07,而不是STM3210B-EVAL上的PC.06 – PC.09,因此,程序要做相應(yīng)的改動(dòng)。
標(biāo)簽: Controller Interrupt Vectored Nested
上傳時(shí)間: 2013-12-18
上傳用戶(hù):Zxcvbnm
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1