本文所研究的是基于微處理器ARM和操作系統(tǒng)Linux的嵌入式繼電保護(hù)應(yīng)用的設(shè)計(jì)與實(shí)現(xiàn)。 主要內(nèi)容包括以下幾個(gè)方面: 1.介紹了研究的背景、意義及國內(nèi)外研究的現(xiàn)狀等內(nèi)容。 2.介紹了嵌入式系統(tǒng)的發(fā)展現(xiàn)狀和發(fā)展趨勢(shì)。 3.介紹了嵌入式系統(tǒng)實(shí)現(xiàn)的硬件核心一嵌入式處理器以及軟件環(huán)境。本系統(tǒng)的硬件核心是Samsung公司推出的基于ARM的嵌入式處理器S3C2410X,軟件平臺(tái)則采用嵌入式操作系統(tǒng)Linux。 4.詳細(xì)分析了裝置的功能需求,并在此基礎(chǔ)上提出了裝置的總體設(shè)計(jì)方案及設(shè)計(jì)原則。 5.敘述了系統(tǒng)的硬件模塊及功能配置。 6.敘述了裝置軟件的設(shè)計(jì)以及具體實(shí)現(xiàn)過程。 通過硬件模塊的配置和軟件的設(shè)計(jì),提高了裝置的精度和動(dòng)作的可靠性以及軟件的可擴(kuò)展性,不僅可以完成傳統(tǒng)繼電器的所有保護(hù)功能,還具有對(duì)電網(wǎng)參數(shù)的實(shí)時(shí)測量、事件記錄功能,各種信號(hào)的測量值和保護(hù)動(dòng)作值都可通過LCD顯示,并且同時(shí)通過RS—485通訊接口可進(jìn)行遠(yuǎn)方通訊。
標(biāo)簽: ARM 嵌入式 繼電保護(hù) 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-06-10
上傳用戶:linlin
VLSI(超大規(guī)模集成電路)的快速發(fā)展,使得FPGA技術(shù)得到了迅猛發(fā)展,F(xiàn)PGA的快速發(fā)展又為實(shí)時(shí)圖像處理在算法、系統(tǒng)結(jié)構(gòu)上帶來了新的方法和思路,全景圖像處理是實(shí)時(shí)圖像處理中一個(gè)嶄新的領(lǐng)域,其在視頻監(jiān)視領(lǐng)域內(nèi)有廣泛的應(yīng)用前景。 本文首先介紹了全景圖像處理的發(fā)展?fàn)顩r,課題的主要背景、國內(nèi)外發(fā)展現(xiàn)狀、課題的研究意義、課題的來源和本文的主要研究工作及論文組織結(jié)構(gòu)。然后在第二章中介紹了FPGA的發(fā)展,F(xiàn)PGA/CPLD的特點(diǎn),并介紹了Cyclone Ⅱ系列FPGA的硬件結(jié)構(gòu),硬件描述語言,開發(fā)工具Quartus Ⅱ以及FPGA開發(fā)的一般原則。 文章的重點(diǎn)放在了電路板的設(shè)計(jì)部分,也就是本文的第三章。在介紹電路設(shè)計(jì)部分之前首先介紹一些高速數(shù)字電路設(shè)計(jì)中的一些概念、高速數(shù)字電路設(shè)計(jì)中常見問題,并對(duì)常見問題給出了一般解決方法。 在FPGA電路板設(shè)計(jì)部分中,對(duì)FPGA電路的設(shè)計(jì)過程作了詳細(xì)的說明,其中著重介紹了采用了FBGA封裝的EP2C35芯片的電路設(shè)計(jì)要點(diǎn),多層電路板設(shè)計(jì)要點(diǎn),F(xiàn)PGA供電管腳的處理注意事項(xiàng),F(xiàn)PGA芯片中PLL模塊的設(shè)計(jì)以及FPGA的配置方法,并給出了作者的設(shè)計(jì)思路。FPGA供電電源也是電路板設(shè)計(jì)的要點(diǎn)所在,文章中也著重對(duì)其進(jìn)行了介紹,提及了FPGA電源設(shè)計(jì)指標(biāo)要求及電壓功耗估計(jì),并根據(jù)現(xiàn)有的FPGA電源解決方案提出了設(shè)計(jì)思路和方法。同時(shí)文章中對(duì)FPGA芯片外圍器件電路包括圖像采集顯示芯片電路、圖像存儲(chǔ)電路、USB2.0接口電路的設(shè)計(jì)做了相應(yīng)的介紹。最終目的就是為基于FPGA的全景圖象處理搭建一個(gè)穩(wěn)定運(yùn)行的平臺(tái)。 在第四章中介紹了IC總線控制器的狀態(tài)機(jī)圖及信號(hào)說明和相應(yīng)的仿真圖。 文章最后給出了FPGA硬件電路的調(diào)試結(jié)果,驗(yàn)證了設(shè)計(jì)目的,為進(jìn)一步的工作打下了良好的基礎(chǔ)。
標(biāo)簽: FPGA 圖像 理板設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:15736969615
隨著現(xiàn)代控制技術(shù)的飛速發(fā)展和傳統(tǒng)工業(yè)改造的逐步實(shí)現(xiàn),能夠獨(dú)立工作的溫度檢測和顯示系統(tǒng)已經(jīng)應(yīng)用于諸多領(lǐng)域。傳統(tǒng)的溫度監(jiān)測系統(tǒng)可靠性和實(shí)時(shí)性相對(duì)較差,溫度測量的精度和準(zhǔn)確度較低,而且大多采用有線方式對(duì)整個(gè)系統(tǒng)進(jìn)行控制,這不利于應(yīng)用的擴(kuò)展。近年來,嵌入式系統(tǒng)和無線通信技術(shù)(特別是短消息業(yè)務(wù))受到遠(yuǎn)程監(jiān)測領(lǐng)域研究者的密切關(guān)注,成為一個(gè)研究熱點(diǎn)。本文提出了一種將帶有I2C總線的ARM嵌入式微處理器和短消息業(yè)務(wù)(SMS)用于溫度檢測系統(tǒng)中的方法,實(shí)現(xiàn)了溫度的多點(diǎn)監(jiān)測。本文的主要研究內(nèi)容如下: (1)多點(diǎn)溫度監(jiān)測系統(tǒng)硬件設(shè)計(jì)。采用以ARM微處理器LPC2290芯片為核心的嵌入式工控板,通過對(duì)Benq無線通信模塊M22的控制,接收并識(shí)別監(jiān)測中心發(fā)過來的短消息內(nèi)容,實(shí)現(xiàn)了多點(diǎn)溫度的采集及顯示;采用八個(gè)帶有I2C總線接口的數(shù)字溫度傳感器LM75,組成八點(diǎn)溫度采集電路:利用帶有I2C總線接口的LED驅(qū)動(dòng)器件ZLG7290及共陰式數(shù)碼管為溫度顯示電路,保證了溫度測量的精度和準(zhǔn)確度。 (2)多點(diǎn)溫度監(jiān)測系統(tǒng)軟件設(shè)計(jì)。根據(jù)整個(gè)監(jiān)測系統(tǒng)的特點(diǎn),提出了軟件設(shè)計(jì)的總體思路,并以ADS1.2為集成開發(fā)環(huán)境,將μC/OS-Ⅱ嵌入式操作系統(tǒng)的相關(guān)代碼移植到LPC2290中;采用分層體系思想,使用標(biāo)準(zhǔn)C語言編寫程序,結(jié)合嵌入式操作系統(tǒng)的任務(wù)管理、信號(hào)量等機(jī)制,并調(diào)用相關(guān)的應(yīng)用程序接口函數(shù)(API函數(shù)),設(shè)計(jì)了包括溫度采集、溫度顯示、短消息接收與發(fā)送等多個(gè)子程序。 (3)監(jiān)測中心軟件設(shè)計(jì)。為了增強(qiáng)系統(tǒng)控制和數(shù)據(jù)管理功能,使用Visual C++6.0及ADO數(shù)據(jù)庫技術(shù)編寫了監(jiān)測中心軟件人機(jī)交互界面,通過串口使另一M22無線通信模塊同監(jiān)測中心上位機(jī)的通信,實(shí)現(xiàn)了在PC機(jī)上發(fā)送短消息指令對(duì)下位機(jī)進(jìn)行遠(yuǎn)程控制,并將接收到的數(shù)據(jù)存儲(chǔ)在Access數(shù)據(jù)庫中以便分析處理。 嵌入式技術(shù)和短消息業(yè)務(wù)在一定程度上提高了多點(diǎn)溫度監(jiān)測系統(tǒng)的測量精度、可靠性、穩(wěn)定性和實(shí)時(shí)性,對(duì)改進(jìn)遠(yuǎn)程監(jiān)測系統(tǒng)的控制方式和數(shù)據(jù)傳輸方式有一定的意義,也為對(duì)嵌入式應(yīng)用項(xiàng)目的開發(fā)奠定了基礎(chǔ)。
標(biāo)簽: ARM 多點(diǎn) 溫度監(jiān)測 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-08
上傳用戶:feichengweoayauya
近年來,隨著計(jì)算機(jī)和通信技術(shù)的飛速發(fā)展,特別是網(wǎng)絡(luò)的迅速普及和3C(計(jì)算機(jī)、通信、消費(fèi)電子)合一的加速,微型化和專業(yè)化成為發(fā)展的新趨勢(shì),嵌入式產(chǎn)品已經(jīng)成為了信息產(chǎn)業(yè)的主流,嵌入式系統(tǒng)技術(shù)也成為目前電子產(chǎn)品設(shè)計(jì)領(lǐng)域最為熱門的技術(shù)之一,目前已經(jīng)廣泛地應(yīng)用于軍事國防、消費(fèi)電子、網(wǎng)絡(luò)通信、工業(yè)控制等各個(gè)領(lǐng)域。本文在研究視頻采集發(fā)展現(xiàn)狀和趨勢(shì)的基礎(chǔ)上,設(shè)計(jì)了一種基于32位處理器的嵌入式圖像采集和傳輸系統(tǒng)。此套硬件系統(tǒng)可應(yīng)用于LCD顯示屏、桌面視頻、多媒體、數(shù)字電視機(jī)、圖像處理、可視電話和遠(yuǎn)程戶外圖像采集等領(lǐng)域。 該圖像采集系統(tǒng)在硬件系統(tǒng)上以ARM芯片S3C44BOX為核心,利用CMOS圖像傳感器采集圖像;以FIFO幀存儲(chǔ)器暫存圖像數(shù)據(jù),解決了ARM芯片與圖像傳感器之間速率的不同步問題;并充分利用了FPGA/CPLD高性能、低功耗、低成本的優(yōu)點(diǎn),用CPID器件控制整個(gè)圖像采集的時(shí)序邏輯。在軟件平臺(tái)移植了嵌入式操作系統(tǒng)’uClinux,并在此基礎(chǔ)上開發(fā)了底層的驅(qū)動(dòng)程序和應(yīng)用程序。體積小巧,具備圖像采集、顯示和遠(yuǎn)程傳輸功能和良好的可擴(kuò)展性。 全文共分為五個(gè)章節(jié),第一章主要介紹了論文的課題背景和圖像采集技術(shù)的發(fā)展現(xiàn)狀,介紹了論文的研究目標(biāo)和研究內(nèi)容。第二章從硬件和軟件兩方面闡述了嵌入式圖像采集系統(tǒng)的總體設(shè)計(jì)方案,詳細(xì)介紹了硬件開發(fā)平臺(tái)嵌入式系統(tǒng)和軟件開發(fā)平臺(tái)嵌入式操作系統(tǒng)各自的定義和特點(diǎn)。第三章主要介紹基于ARM的圖像采集系統(tǒng)硬件設(shè)計(jì)方面的內(nèi)容,包括各個(gè)模塊的具體實(shí)現(xiàn)方案、系統(tǒng)硬件性能分析和硬件電路的抗干擾設(shè)計(jì)等。第四章研究了基于uClinux平臺(tái)的幾個(gè)主要模塊的軟件設(shè)計(jì),主要包括圖像傳感芯片的初始化和采集程序的實(shí)現(xiàn)、LCD控制器的初始化和圖像顯示程序的實(shí)現(xiàn)、以太網(wǎng)控制器的初始化和圖像數(shù)據(jù)傳輸程序的實(shí)現(xiàn)。第五章是對(duì)全文的一個(gè)總結(jié),概括了作者所做的工作,提出所存在的不足并對(duì)后續(xù)的研究工作做了進(jìn)一步的展望。
標(biāo)簽: ARM 圖像采集系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:wangxuan
隨著科學(xué)技術(shù)的進(jìn)步和人民群眾生活水平的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產(chǎn)、國家安防、日常生活中得到了廣泛的應(yīng)用。實(shí)時(shí)的遠(yuǎn)程視頻監(jiān)控,能夠及時(shí)、直觀地為人們提供動(dòng)態(tài)現(xiàn)場信息。遠(yuǎn)程視頻監(jiān)控已經(jīng)逐步成為現(xiàn)代社會(huì)管理的重要手段之一。與傳統(tǒng)的視頻監(jiān)控系統(tǒng)相比,嵌入式遠(yuǎn)程無線監(jiān)控系統(tǒng)具有體積小、攜帶方便、可以進(jìn)行遠(yuǎn)距離監(jiān)控等優(yōu)點(diǎn),從而有著良好的應(yīng)用前景。 本文在總結(jié)分析即有的研究成果的基礎(chǔ)上,將先進(jìn)的嵌入式技術(shù)、視頻技術(shù)、無線網(wǎng)絡(luò)技術(shù)有效的結(jié)合在一起,力圖設(shè)計(jì)出一款便攜式、低功耗、高電池使用壽命、硬件與軟件資源管理高效合理、人機(jī)交互性能良好的手持式無線視頻監(jiān)控終端。通過對(duì)Windows CE.NET嵌入式操作系統(tǒng)下進(jìn)行USB相關(guān)設(shè)備驅(qū)動(dòng)程序開發(fā)的研究與分析,在本手持終端中實(shí)現(xiàn)了USB host端功能,以滿足對(duì)USB設(shè)備的即插即用操作。本手持終端將會(huì)極大程度上方便監(jiān)控保安人員,使得他們不必隨時(shí)守候在傳統(tǒng)的基于PC的視頻監(jiān)控機(jī)旁,實(shí)現(xiàn)企業(yè)樓宇及智能小區(qū)中電子巡更的任務(wù)。 本文首先對(duì)無線視頻監(jiān)控系統(tǒng)的發(fā)展現(xiàn)狀進(jìn)行分析與研究,主要包括:無線視頻監(jiān)控系統(tǒng)的定義、特點(diǎn)、分類、應(yīng)用以及發(fā)展趨勢(shì);之后介紹ARM處理器并對(duì)無線網(wǎng)絡(luò)的發(fā)展?fàn)顩r進(jìn)行研究分析,重點(diǎn)對(duì)無線網(wǎng)絡(luò)中無線局域網(wǎng)技術(shù)進(jìn)行闡述;然后筆者利用一款基于ARM920T核的微處理器S3C2410來構(gòu)建Windows CE.NET操作系統(tǒng)下的無線視頻監(jiān)控手持終端,在此詳細(xì)闡述了該手持終端硬件、軟件平臺(tái)的研究與設(shè)計(jì);最后為了使該終端支持不同類型的非標(biāo)準(zhǔn)USB存儲(chǔ)設(shè)備以及從、USB接口可擴(kuò)展性方面的考慮,通過對(duì)Windows CE.NET下的USB系統(tǒng)結(jié)構(gòu)和設(shè)備驅(qū)動(dòng)程序開發(fā)包的分析,研究了在Windows CE.NET嵌入式操作系統(tǒng)下進(jìn)行USB相關(guān)設(shè)備驅(qū)動(dòng)程序開發(fā)的過程。
標(biāo)簽: ARM 無線視頻監(jiān)控 手持終端
上傳時(shí)間: 2013-06-26
上傳用戶:tinawang
由于其很強(qiáng)的糾錯(cuò)性能和適合硬件實(shí)現(xiàn)的編譯碼算法,卷積編碼和軟判決維特比譯碼目前已經(jīng)廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)。然而隨著航天事業(yè)的發(fā)展,衛(wèi)星有效載荷種類的增多和分辨率的不斷提高,信息量越來越大。如何在低信噪比的功率受限信道條件下提高傳輸速率成為目前亟待解決的問題。本論文結(jié)合在研項(xiàng)目,在編譯碼算法、編譯碼器的設(shè)計(jì)與實(shí)現(xiàn)、編譯碼器性能提高三個(gè)方面對(duì)卷積編碼和維特比譯碼進(jìn)行了深入研究,并進(jìn)一步介紹了使用VHDL語言和原理圖混合輸入的方式,實(shí)現(xiàn)一種(7,3/4)增信刪余方式的高速卷積編碼器和維特比譯碼器的詳細(xì)過程;然后將設(shè)計(jì)下載到XILINX的Virtex2 FPGA內(nèi)部進(jìn)行功能和時(shí)序確認(rèn),最終在整個(gè)數(shù)據(jù)傳輸系統(tǒng)中測試其性能。本文所實(shí)現(xiàn)的維特比譯碼器速率達(dá)160Mbps,遠(yuǎn)遠(yuǎn)高于目前國內(nèi)此領(lǐng)域內(nèi)的相關(guān)產(chǎn)品速率。 首先,論文具體介紹了卷積編碼和維特比譯碼的算法,研究卷積碼的各種參數(shù)(約束長度、生成多項(xiàng)式、碼率以及增信刪余等)對(duì)其譯碼性能的影響;針對(duì)項(xiàng)目需求,確定卷積編碼器的約束長度、生成多項(xiàng)式格式、碼率和相應(yīng)的維特比譯碼器的回歸長度。 其次,論文介紹了編解碼器的軟、硬件設(shè)計(jì)和調(diào)試一根據(jù)已知條件,使用VHDL語言和原理圖混合輸入的方式設(shè)計(jì)卷積編碼和維特比譯碼的源代碼和原理圖,分別采用功能和電路級(jí)仿真,確定卷積編碼和維特比譯碼分別需要占用的資源,考慮卷積編碼器和維特比譯碼器的具體設(shè)計(jì)問題,包括編譯碼的基本結(jié)構(gòu),各個(gè)模塊的功能及實(shí)現(xiàn)策略,編譯碼器的時(shí)序、邏輯綜合等;根據(jù)軟件仿真結(jié)果,分別確定卷積編碼器和維特比譯碼器的接口、所需的FPGA器件選型和進(jìn)行各自的印制板設(shè)計(jì)。利用卷積碼本身的特點(diǎn),結(jié)合FPGA內(nèi)部結(jié)構(gòu),采用并行卷積編碼和譯碼運(yùn)算,設(shè)計(jì)出高速編譯碼器;對(duì)軟、硬件分別進(jìn)行驗(yàn)證和調(diào)試,并將驗(yàn)證后的軟件下載到FPGA進(jìn)行電路級(jí)調(diào)試。 最后,論文討論了卷積編碼和維特比譯碼的性能:利用已有的測試設(shè)備在整個(gè)數(shù)據(jù)傳輸系統(tǒng)中測試其性能(與沒有采用糾錯(cuò)編碼的數(shù)傳系統(tǒng)進(jìn)行比對(duì));在信道中加入高斯白噪聲,模擬高斯信道,進(jìn)行誤碼率和信噪比測試。
上傳時(shí)間: 2013-04-24
上傳用戶:mingaili888
現(xiàn)場可編程門陣列(FPGA)是一種可實(shí)現(xiàn)多層次邏輯器件。基于SRAM的FPGA結(jié)構(gòu)由邏輯單元陣列來實(shí)現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預(yù)先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實(shí)現(xiàn)的,所以相對(duì)于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個(gè)MOS晶體管來連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達(dá)到千歐量級(jí),可分割金屬線段的電阻相對(duì)于MOS管來說是可以忽略的,然而它和地之間的電容達(dá)到了0.1pf[1]。為了評(píng)估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費(fèi)太多的時(shí)間。這在基于時(shí)序驅(qū)動(dòng)的工藝映射和布局布線以及靜態(tài)時(shí)序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關(guān)盒都是由MOS管組成的。FPGA中的時(shí)延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對(duì)于MOS管的建模對(duì)FPGA時(shí)延估算有很大的影響意義。對(duì)于MOS管,Muhammad[15]采用導(dǎo)通電阻來代替MOS管,然后用。Elmore[3]時(shí)延和Rubinstein[4]時(shí)延模型估算互連時(shí)延。Elmore時(shí)延用電路的一階矩來近似信號(hào)到達(dá)最大值50%時(shí)的時(shí)延,而Rubinstein也是通過計(jì)算電路的一階矩估算時(shí)延的上下邊界來估算電路的時(shí)延,然而他們都是用來計(jì)算RC互連時(shí)延。傳輸管是非線性器件,所以沒有一個(gè)固定的電阻,這就造成了Elmore時(shí)延和Rubinstein時(shí)延模型的過于近似的估算,對(duì)整體評(píng)估FPGA的性能帶來負(fù)面因素。 本論文提出快速而精確的現(xiàn)場可編程門陣列FPGA中的互連資源MOS傳輸管時(shí)延模型。首先從階躍信號(hào)推導(dǎo)出適合50%時(shí)延的等效電阻模型,然后在斜坡輸入的時(shí)候,給出斜坡輸入時(shí)的時(shí)延模型,并且給出等效電容的計(jì)算方法。結(jié)果驗(yàn)證了我們精確的時(shí)延模型在時(shí)間上的開銷少的性能。 在島型FPGA中,單個(gè)傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨(dú)作為輸入或者輸出管腳,以致于它們不是一個(gè)線網(wǎng)的起點(diǎn)就是線網(wǎng)的終點(diǎn)。而這恰恰忽略了管腳實(shí)際在物理上可以作為互連線來使用的情況(VPR認(rèn)為dogleg現(xiàn)象本身對(duì)性能提高不多)。本論文通過對(duì)dogleg現(xiàn)象進(jìn)行了探索,并驗(yàn)證了在使用SUBSET開關(guān)盒的情況下,dogleg能提高FPGA的布通率。
上傳時(shí)間: 2013-07-24
上傳用戶:yezhihao
·摘 要:文章根據(jù)傳統(tǒng)步進(jìn)電機(jī)控制中的不足和缺點(diǎn),將PLC直接控制技術(shù)運(yùn)用于步進(jìn)電機(jī)的控制.該系統(tǒng)解決了傳統(tǒng)控制技術(shù)中的各部分硬件的設(shè)計(jì)、選型、接口匹配往往要花費(fèi)設(shè)計(jì)者-很大的精力和勞動(dòng),接口信號(hào)的匹配以及各器件的質(zhì)量等對(duì)整個(gè)系統(tǒng)的可靠性影響很大等缺點(diǎn).根據(jù)PLC控制步進(jìn)電機(jī)的控制特點(diǎn)及其原理,把軟件控制和硬件電路互相結(jié)合起來,形成整體的控制,有效的克服了它們的缺點(diǎn)而發(fā)揮了它們的優(yōu)勢(shì).本文詳細(xì)闡述了
標(biāo)簽: PLC 步進(jìn)電機(jī)控制 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:kjgkadjg
NCV8503是一款高精度微功耗電源穩(wěn)壓器。輸出電流可達(dá)400mA。該器件提供多個(gè)級(jí)別的輸出電壓供客戶選擇:2.5V、3.3V、5.0V,及可調(diào)輸出版本。在負(fù)載為400mA時(shí),最大壓降僅為0.6V,電壓輸出精度在±2.0%以內(nèi)。當(dāng)ENABLE=0V時(shí),靜態(tài)電流低于1uA;如果ENABLE=5V,負(fù)載為100uA靜態(tài)電流僅為200uA。非常適合電池供電設(shè)備。支持RESET輸出(帶DELAY功能),可用于微處理器邏輯控制。當(dāng)輸出電壓達(dá)到1.0V時(shí),RESET電路即可正常工作。當(dāng)電源上電及電壓跌落于門檻電壓時(shí),RESET電路輸出復(fù)位信號(hào)。
標(biāo)簽: 8503 NCV LDO 集成復(fù)位
上傳時(shí)間: 2013-11-22
上傳用戶:xieguodong1234
以熱釋電紅外探測器、光亮度及聲控傳感器做為照明區(qū)域的感知器件,進(jìn)行信號(hào)采集,將采集信號(hào)通過轉(zhuǎn)換電路轉(zhuǎn)換后傳到STC12C5628AD單片機(jī),經(jīng)單片機(jī)處理后的控制信號(hào)控制驅(qū)動(dòng)電路。根據(jù)AC LED電路的特點(diǎn),驅(qū)動(dòng)電路以雙向可控硅做為核心器件進(jìn)行設(shè)計(jì),系統(tǒng)可實(shí)現(xiàn)AC LED照明的智能開啟及亮度調(diào)節(jié)。經(jīng)實(shí)際電路測試,電路工作穩(wěn)定可靠,達(dá)到了設(shè)計(jì)要求。
上傳時(shí)間: 2013-10-10
上傳用戶:zhuce80001
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1