CPU卡COS系統(tǒng)文件結(jié)構(gòu)詳解
標(biāo)簽: CPU COS 文件結(jié)構(gòu)
上傳時(shí)間: 2013-10-17
上傳用戶:zhanditian
多CPU在自動(dòng)識(shí)別控制系統(tǒng)中的應(yīng)用
標(biāo)簽: CPU 自動(dòng)識(shí)別 控制系統(tǒng) 中的應(yīng)用
上傳時(shí)間: 2014-12-24
上傳用戶:frank1234
字庫CPU解鎖方法大集合
上傳時(shí)間: 2013-10-28
上傳用戶:jisujeke
CPU設(shè)計(jì)
標(biāo)簽: CPU
上傳時(shí)間: 2013-11-04
上傳用戶:zhichenglu
緒論 16位CPU的一體化系統(tǒng)明確的面向模塊化的程序設(shè)計(jì)技術(shù),如適當(dāng)?shù)某绦蚍种В砀裉幚砗涂蓱?yīng)用高級(jí)語言,如C語言。CPU能在不用進(jìn)行頁面調(diào)整的時(shí)候?qū)ぶ氛麄€(gè)地址空間CPU的主要性質(zhì)
上傳時(shí)間: 2014-08-18
上傳用戶:JamesB
摘要:本文較為詳細(xì)地介紹基于多CPU的單片機(jī)系統(tǒng)設(shè)計(jì)思想,并給出它在社區(qū)安全防范系統(tǒng)中的應(yīng)用。關(guān)鍵詞:多CPU安全防范系統(tǒng)設(shè)計(jì)
標(biāo)簽: CPU 單片機(jī) 中的應(yīng)用 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-11-20
上傳用戶:taa123456
CPU周期與微指令周期的關(guān)系 在串行方式的微程序控制器中: 微指令周期 = 讀出微指令的時(shí)間 + 執(zhí)行該條微指令的時(shí)間 為了保證整個(gè)機(jī)器控制信號(hào)的同步,可以將一個(gè)微指令周期時(shí)間設(shè)計(jì)得恰好和CPU周期時(shí)間相等.下圖示出了某小型機(jī)中CPU周期與微指令周期的時(shí)間關(guān)系:
上傳時(shí)間: 2013-11-14
上傳用戶:baba
系統(tǒng)控制協(xié)處理器是MIPS體系結(jié)構(gòu)CPU中必需的一個(gè)單元模塊。它最主要的功能就是利用一系列特權(quán)寄存器記錄當(dāng)前CPU所處的狀態(tài),負(fù)責(zé)異常/中斷處理,提供指令正常執(zhí)行所需的環(huán)境。本文論述了一個(gè)實(shí)現(xiàn)MIPS 4Kc指令集CPU中系統(tǒng)控制協(xié)處理器的設(shè)計(jì),包括對(duì)特權(quán)寄存器寫操作的實(shí)現(xiàn),精確異常處理機(jī)制和全定制后端物理設(shè)計(jì)。關(guān)鍵詞:32位嵌入式CPU,系統(tǒng)控制協(xié)處理器,精確異常處理,流水線,全定制MIPS體系結(jié)構(gòu)中的系統(tǒng)控制協(xié)處理器簡(jiǎn)稱CP0,它提供指令正常執(zhí)行所需的環(huán)境,進(jìn)行異常/中斷處理、高速緩存填充、虛實(shí)地址轉(zhuǎn)換、操作模式轉(zhuǎn)換等操作。單從硬件的角度而言,系統(tǒng)控制協(xié)處理器對(duì)指令集的作用就相當(dāng)于操作系統(tǒng)對(duì)應(yīng)用程序的作用一樣。
標(biāo)簽: CPU 嵌入式 協(xié)處理器 系統(tǒng)控制
上傳時(shí)間: 2014-11-22
上傳用戶:daijun20803
本文依據(jù)集成電路設(shè)計(jì)方法學(xué),探討了一種基于標(biāo)準(zhǔn)Intel 8086 微處理器的單芯片計(jì)算機(jī)平臺(tái)的架構(gòu)。研究了其與SDRAM,8255 并行接口等外圍IP 的集成,并在對(duì)AMBA協(xié)議和8086 CPU分析的基礎(chǔ)上,采用遵從AMBA傳輸協(xié)議的系統(tǒng)總線代替?zhèn)鹘y(tǒng)的8086 CPU三總線結(jié)構(gòu),搭建了基于8086 IP 軟核的單芯片計(jì)算機(jī)系統(tǒng),并實(shí)現(xiàn)了FPGA 功能演示。關(guān)鍵詞:微處理器; SoC;單芯片計(jì)算機(jī);AMBA 協(xié)議 Design of 8086 CPU Based Computer-on-a-chip System(School of Electrical Engineering and Automation, Heifei University of Technology, Hefei, 230009,China)Abstract: According to the IC design methodology, this paper discusses the design of one kind of Computer-on-a-chip system architecture, which is based on the standard Intel8086 microprocessor,investigates how to integrate the 8086 CPU and peripheral IP such as, SDRAM controller, 8255 PPI etc. Based on the analysis of the standard Intel8086 microprocessor and AMBA Specification,the Computer-on-a-chip system based on 8086 CPU which uses AMBA bus instead of traditional three-bus structure of 8086 CPU is constructed, and the FPGA hardware emulation is fulfilled.Key words: Microprocessor; SoC; Computer-on-a-chip; AMBA Specification
標(biāo)簽: 8086 CPU 單芯片 計(jì)算機(jī)系統(tǒng)
上傳時(shí)間: 2013-12-27
上傳用戶:kernor
一種實(shí)用的單片機(jī)雙CPU設(shè)計(jì)方案及其應(yīng)用:針對(duì)傳統(tǒng)儀表具有的硬件資源不足、速度慢等功能缺陷,提出了一種基于單片機(jī)的CPU設(shè)計(jì)方案,即擴(kuò)展CPU,直接從主CPU對(duì)應(yīng)的數(shù)據(jù)顯示I/O口上獲取數(shù)據(jù),這種獲取數(shù)據(jù)的雙CPU設(shè)計(jì)方案中主從CPU之間在功能上相互獨(dú)立,主CPU不受擴(kuò)展CPU加入的影響,實(shí)現(xiàn)其固有功能,保證了測(cè)量數(shù)據(jù)的準(zhǔn)確性;擴(kuò)展CPU從主CPU中獲取數(shù)據(jù),不受主CPU的控制,按照現(xiàn)場(chǎng)的需求進(jìn)行功能擴(kuò)展。給出了詳細(xì)的軟硬件設(shè)計(jì)結(jié)構(gòu)。該方案為傳統(tǒng)儀表的升級(jí)改造提供了一種新思路,實(shí)踐證明是可行的。關(guān)鍵詞: 傳統(tǒng)儀表 檢測(cè)系統(tǒng) 單片機(jī)
標(biāo)簽: CPU 單片機(jī) 設(shè)計(jì)方案
上傳時(shí)間: 2013-10-30
上傳用戶:evil
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1