亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

CPU-IP

  • 使用LabVIEW FPGA模塊設(shè)計(jì)IP核

    對(duì)于利用LabVIEW FPGA實(shí)現(xiàn)RIO目標(biāo)平臺(tái)上的定制硬件的工程師與開(kāi)發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計(jì)構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊。基于已經(jīng)驗(yàn)證的設(shè)計(jì)進(jìn)行代碼模塊開(kāi)發(fā),將使現(xiàn)有IP在未來(lái)應(yīng)用中得到更好的復(fù)用,也可以使在不同開(kāi)發(fā)人員和內(nèi)部組織之間進(jìn)行共享和交換的代碼更好服用

    標(biāo)簽: LabVIEW FPGA IP核 模塊設(shè)計(jì)

    上傳時(shí)間: 2013-10-14

    上傳用戶(hù):xiaodu1124

  • 基于Quartus II免費(fèi)IP核的雙端口RAM設(shè)計(jì)實(shí)例

      QuartusII中利用免費(fèi)IP核的設(shè)計(jì)   作者:雷達(dá)室   以設(shè)計(jì)雙端口RAM為例說(shuō)明。   Step1:打開(kāi)QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對(duì)話框,點(diǎn)擊Next;

    標(biāo)簽: Quartus RAM IP核 雙端口

    上傳時(shí)間: 2013-10-18

    上傳用戶(hù):909000580

  • 基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)

    基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)

    標(biāo)簽: FPGA GPIB 接口 IP核

    上傳時(shí)間: 2013-10-19

    上傳用戶(hù):wudu0932

  • ISE新建工程及使用IP核步驟詳解

    ISE新建工程及使用IP核步驟詳解

    標(biāo)簽: ISE IP核 工程

    上傳時(shí)間: 2015-01-01

    上傳用戶(hù):liuxinyu2016

  • wp379 AXI4即插即用IP

    In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavailable to most design teams, making the use andreuse of Intellectual Property (IP) imperative.However, integrating numerous IP blocks acquiredfrom both internal and external sources can be adaunting challenge that often extends, rather thanshortens, design time. As today's designs integrateincreasing amounts of functionality, it is vital thatdesigners have access to proven, up-to-date IP fromreliable sources.

    標(biāo)簽: AXI4 379 wp 即插即用

    上傳時(shí)間: 2013-11-11

    上傳用戶(hù):csgcd001

  • 充分利用IP以及拓?fù)湟?guī)劃提高PCB設(shè)計(jì)效率

    本文探討的重點(diǎn)是PCB設(shè)計(jì)人員利用IP,并進(jìn)一步采用拓?fù)湟?guī)劃和布線工具來(lái)支持IP,快速完成整個(gè)PCB設(shè)計(jì)。從圖1可以看出,設(shè)計(jì)工程師的職責(zé)是通過(guò)布局少量必要元件、并在這些元件之間規(guī)劃關(guān)鍵互連路徑來(lái)獲取IP。一旦獲取到了IP,就可將這些IP信息提供給PCB設(shè)計(jì)人員,由他們完成剩余的設(shè)計(jì)。 圖1:設(shè)計(jì)工程師獲取IP,PCB設(shè)計(jì)人員進(jìn)一步采用拓?fù)湟?guī)劃和布線工具支持IP,快速完成整個(gè)PCB設(shè)計(jì)。現(xiàn)在無(wú)需再通過(guò)設(shè)計(jì)工程師和PCB設(shè)計(jì)人員之間的交互和反復(fù)過(guò)程來(lái)獲取正確的設(shè)計(jì)意圖,設(shè)計(jì)工程師已經(jīng)獲取這些信息,并且結(jié)果相當(dāng)精確,這對(duì)PCB設(shè)計(jì)人員來(lái)說(shuō)幫助很大。在很多設(shè)計(jì)中,設(shè)計(jì)工程師和PCB設(shè)計(jì)人員要進(jìn)行交互式布局和布線,這會(huì)消耗雙方許多寶貴的時(shí)間。從以往的經(jīng)歷來(lái)看交互操作是必要的,但很耗時(shí)間,且效率低下。設(shè)計(jì)工程師提供的最初規(guī)劃可能只是一個(gè)手工繪圖,沒(méi)有適當(dāng)比例的元件、總線寬度或引腳輸出提示。隨著PCB設(shè)計(jì)人員參與到設(shè)計(jì)中來(lái),雖然采用拓?fù)湟?guī)劃技術(shù)的工程師可以獲取某些元件的布局和互連,不過(guò),這個(gè)設(shè)計(jì)可能還需要布局其它元件、獲取其它IO及總線結(jié)構(gòu)和所有互連才能完成。PCB設(shè)計(jì)人員需要采用拓?fù)湟?guī)劃,并與經(jīng)過(guò)布局的和尚未布局的元件進(jìn)行交互,這樣做可以形成最佳的布局和交互規(guī)劃,從而提高PCB設(shè)計(jì)效率。隨著關(guān)鍵區(qū)域和高密區(qū)域布局完成及拓?fù)湟?guī)劃被獲取,布局可能先于最終拓?fù)湟?guī)劃完成。因此,一些拓?fù)渎窂娇赡鼙仨毰c現(xiàn)有布局一起工作。雖然它們的優(yōu)先級(jí)較低,但仍需要進(jìn)行連接。因而一部分規(guī)劃圍繞布局后的元件產(chǎn)生了。此外,這一級(jí)規(guī)劃可能需要更多細(xì)節(jié)來(lái)為其它信號(hào)提供必要的優(yōu)先級(jí)。

    標(biāo)簽: PCB 利用IP 拓?fù)湟?guī)劃

    上傳時(shí)間: 2014-01-14

    上傳用戶(hù):lz4v4

  • UG157 LogiCORE IP Initiator/Ta

    UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入門(mén)指南

    標(biāo)簽: Initiator LogiCORE 157 UG

    上傳時(shí)間: 2013-10-13

    上傳用戶(hù):heheh

  • 基于嵌入式機(jī)器視覺(jué)控制系統(tǒng)的研究

      論文以Altera公司的Cyclone II系列EP2CSQ208為核心芯片,構(gòu)建基于FPGA的SOPC嵌入式硬件平臺(tái),并以此平臺(tái)為基礎(chǔ)深入研究SOPC嵌入式系統(tǒng)的硬件設(shè)計(jì)和軟件開(kāi)發(fā)方法,詳細(xì)測(cè)試和驗(yàn)證系統(tǒng)存儲(chǔ)模塊和外圍模塊。同時(shí)以嵌入式處理器IP核NioslI為核心,設(shè)計(jì)出基于NioslI的視覺(jué)控制軟件。在應(yīng)用中引入pc/os.II實(shí)時(shí)操作系統(tǒng),介紹了實(shí)時(shí)操作系統(tǒng)I_tc/OS.II的相關(guān)概念和移植方法,設(shè)計(jì)了相關(guān)底層軟件及軌跡圖像識(shí)別算法,將具體應(yīng)用程序劃分成多個(gè)任務(wù),最終實(shí)現(xiàn)了視覺(jué)圖像的實(shí)時(shí)處理及小車(chē)的實(shí)時(shí)控制。   在本設(shè)計(jì)中,圖像采集部分利用SAA7111A視頻解碼芯片完成視頻信號(hào)的采集,利用FPGA完成復(fù)雜高速的邏輯控制及時(shí)序設(shè)計(jì),將采集的數(shù)字視頻信號(hào)存儲(chǔ)在外擴(kuò)存儲(chǔ)器SRAM中,以供后續(xù)圖像處理。   在構(gòu)建NioslI CPU時(shí),自定制了SRAM控制器、irda紅外接口、OC i2c接口、PWM接口和VGA顯示接口等相關(guān)外設(shè)組件,提供了必要的人機(jī)及控制接口,方便系統(tǒng)的控制及調(diào)試。

    標(biāo)簽: 嵌入式機(jī)器視覺(jué) 控制系統(tǒng)

    上傳時(shí)間: 2013-11-13

    上傳用戶(hù):chenhr

  • CPU如何操作內(nèi)存

    CPU如何操作內(nèi)存

    標(biāo)簽: CPU 操作 內(nèi)存

    上傳時(shí)間: 2015-01-03

    上傳用戶(hù):天涯

  • 如何仿真IP核(建立modelsim仿真庫(kù)完整解析)

      IP核生成文件:(Xilinx/Altera 同)   IP核生成器生成 ip 后有兩個(gè)文件對(duì)我們比較有用,假設(shè)生成了一個(gè) asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調(diào)用了 xilinx 行為模型庫(kù)的模塊,仿真時(shí)該文件也要加入工程。(在 ISE中點(diǎn)中該核,在對(duì)應(yīng)的 processes 窗口中運(yùn)行“ View Verilog Functional Model ”即可查看該 .v 文件)。如下圖所示。

    標(biāo)簽: modelsim 仿真 IP核 仿真庫(kù)

    上傳時(shí)間: 2013-11-02

    上傳用戶(hù):誰(shuí)偷了我的麥兜

主站蜘蛛池模板: 鲜城| 绿春县| 南木林县| 赣榆县| 黔西县| 浦江县| 大渡口区| 拉孜县| 溧水县| 开阳县| 禹州市| 新邵县| 鲁甸县| 芦溪县| 临城县| 秭归县| 乌兰察布市| 余干县| 东乡族自治县| 长寿区| 清镇市| 井研县| 车险| 视频| 上饶县| 泸定县| 乳山市| 涟水县| 牙克石市| 新邵县| 土默特左旗| 墨江| 清远市| 红桥区| 广河县| 彭山县| 公主岭市| 荆门市| 横山县| 玉龙| 许昌县|