ch375芯片CPU直接調用的官方庫文件!含有C51,AVR等!
上傳時間: 2013-12-28
上傳用戶:klin3139
完整的原創單片機控制彩色液晶源代碼(keil工程) 320x240液晶模塊底層驅動 控制芯片5408 CPU LPC2131(or Higher) 開發環境 keil C for ARM (MDK3.01) 65536色顯示 支持16*16 12*12字庫 支持圖形 支持觸摸 所以程序模塊化設計便于移植
上傳時間: 2017-08-12
上傳用戶:偷心的海盜
工業設備中常常會由于CPU資源不足而不得不采用擴展接口芯片來滿足應用系統的需要,而出現這種情況的原因之一是鍵盤顯示占用了太多的系統資源,本功能函數是解決了工業設備鍵盤掃描和LED顯示.
上傳時間: 2017-09-08
上傳用戶:cjf0304
電源是電子設備的重要組成部分,其性能的優劣直接影響著電子設備的穩定性和可靠性。隨著電子技術的發展,電子設備的種類越來越多,其對電源的要求也更加靈活多樣,因此如何很好的解決系統的電源問題已經成為了系統成敗的關鍵因素。 本論文研究選取了BICMOS工藝,具有功耗低、集成度高、驅動能力強等優點。根據電流模式的PWM控制原理,研究設計了一款基于BICMOS工藝的雙相DC-DC電源管理芯片。本電源管理芯片自動控制兩路單獨的轉換器工作,兩相結構能提供大的輸出電流,但是在開關上的功耗卻很低。芯片能夠精確的調整CPU核心電壓,對稱不同通道之間的電流。本電源管理芯片單獨檢測每一通道上的電流,以精確的獲得每個通道上的電流信息,從而更好的進行電流對稱以及電路的保護。 文中對該DC-DC電源管理芯片的主要功能模塊,如振蕩器電路、鋸齒波發生電路、比較器電路、平均電流電路、電流檢測電路等進行了設計并給出了仿真驗證結果。該芯片只需外接少數元件就可構成一個高性能的雙相DC-DC開關電源,可廣泛應用于CPU供電系統等。 通過應用Hspice軟件對該變換器芯片的主要模塊電路進行仿真,驗證了設計方案和理論分析的可行性和正確性,同時在芯片模塊電路設計的基礎上,應用0.8μmBICMOS工藝設計規則完成了芯片主要模塊的版圖繪制,編寫了DRC、LVS文件并驗證了版圖的正確性。所設計的基于BICMOS工藝的DC-DC電源管理芯片的均流控制電路達到了預期的要求。
上傳時間: 2013-06-06
上傳用戶:dbs012280
ADS7824是美國BB公司生產的12位開關電容式逐次逼近型模/數轉換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點.文中詳細介紹了ADS7824的工作原理、引腳定義、工作
上傳時間: 2013-07-08
上傳用戶:yy307115118
隨著信息技術的發展,系統級芯片SoC(System on a Chip)成為集成電路發展的主流。SoC技術以其成本低、功耗小、集成度高的優勢正廣泛地應用于嵌入式系統中。通過對8位增強型CPU內核的研究及其在FPGA(Field Programmable Gate Arrav)上的實現,對SoC設計作了初步研究。 在對Intel MCS-8051的匯編指令集進行了深入地分析的基礎上,按照至頂向下的模塊化的高層次設計流程,對8位CPU進行了頂層功能和結構的定義與劃分,并逐步細化了各個層次的模塊設計,建立了具有CPU及定時器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數據通路的設計規劃。利用有限狀態機及微程序的思想完成了控制通路的各個層次模塊的設計規劃。利用組合電路與時序電路相結合的思想完成了定時器,中斷以及串行接口的規劃。采用邊沿觸發使得一個機器周期對應一個時鐘周期,執行效率提高。使用硬件描述語言實現了各個模塊的設計。借助EDA工具ISE集成開發環境完成了各個模塊的編程、調試和面向FPGA的布局布線;在Synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對其進行了完整的功能仿真和時序仿真。 設計了一個通用的擴展接口控制器對原有的8位處理器進行擴展,加入高速DI,DO以及SPI接口,增強了8位處理器的功能,可以用于現有單片機進行升級和擴展。 本設計的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時鐘頻率和指令的執行效率指標上均優于傳統的MCS-51內核。本設計以硬件描述語言代碼形式存在可與任何綜合庫、工藝庫以及FPGA結合開發出用戶需要的固核和硬核,可讀性好,易于擴展使用,易于升級,比較有實用價值。本設計通過FPGA驗證。
上傳時間: 2013-04-24
上傳用戶:jlyaccounts
現代IC設計中,隨著設計規模的擴大和復雜度的增長,驗證成為最嚴峻的挑戰之一。在現代ASIC設計中,很難用單一的驗證方法來對復雜芯片進行有效的驗證,為了將設計錯誤減少到可接受的最小量,需要將一系列的驗證方法和工具結合起來。 在64位全定制嵌入式CPU設計過程中,使用了多種驗證技術和方法,并將FPGA驗證作為ASIC驗證的重要補充,加強了設計正確的可靠性。 論文首先介紹了64位CPU的結構,結合選用的Xilinx的Virtex
上傳時間: 2013-04-24
上傳用戶:003030
EAGLE是一款多媒體處理器。EAGLE集成了帶有DSP特性的32位EISC CPU處理器、H.264解碼器、JPEG解碼器、2D圖像引擎、聲音混音器、具有OSD功能的CRT控制器、視頻編碼器、視頻解碼接口模塊、USB主/從和通用I/O外設接口。視頻芯片和聲音芯片的集成使得基于EAGLE的系統開發成本、時間、復雜度都大大縮減,系統的開發僅僅需要增加存儲器和I/O設備例如LCD panel,flash等等就可完成,幫助系統設計師降低設計難度和減少設計時間。
上傳時間: 2013-06-27
上傳用戶:星仔
DAB基帶芯片是一款集成面積小、功耗低、可用于移動和便攜設備的DAB基帶解碼器和MPEGL2音頻解碼器。本設計完全自主開發,可以對DABETSI300401傳輸幀進行全速解碼,包括數字混頻、同步/跟蹤和解調。基帶解碼器可同時對傳輸幀內的兩路音頻、數據或視頻節目進行解碼。解碼后的音頻節目可以通過上MPEGL2音頻解碼器播放,數據/視頻節目可以通過外部CPU進一步處理和顯示。
上傳時間: 2013-11-16
上傳用戶:woshini123456
高速51內核芯片c8051的學習資料 位7 SMOD 串行口波特率加倍允許0 串行口波特率是SCON 中的串行口模式定義值1 串行口波特率是SCON 中給出的串行口模式定義值的雙倍位6 GF4-GF0 通用標志4-0這些都是軟件控制下的通用標志位1 停機停機模式選擇設置這該將使CIP-51 進入停機模式該位讀時總為01 進入停機模式關掉振蕩器位0 空閑空閑模式選擇設置該位將使CIP-51 進入空閑模式該位讀時總為01 進入空閑模式關掉CPU 的時鐘但定時器中斷串行口和模擬外設的時鐘仍在運行
上傳時間: 2013-11-05
上傳用戶:woshinimiaoye