6.1 存儲器概述1、存儲器定義 在微機系統(tǒng)中凡能存儲程序和數(shù)據(jù)的部件統(tǒng)稱為存儲器。2、存儲器分類 微機系統(tǒng)中的存儲器分為內存和外存兩類。3、內存儲器的組成 微機系統(tǒng)中的存儲器由半導體存儲器芯片組成。 單片機內部有存儲器,當單片機內部的存儲器不夠用時,可以外擴存儲器。外擴的存儲器就是由半導體存儲器芯片組成的。 當用半導體存儲器芯片組成內存時必須滿足個要求:①每個存儲單元一定要有8個位。②存儲單元的個數(shù)滿足系統(tǒng)要求。注意:內存的容量是指它所含存儲單元的個數(shù)(每個存儲單元一定要有8個位,可以存儲8位二進制信息)。6.2 半導體存儲器由于集成工藝水平的限制,一個半導體存儲器芯片上所集成的單元個數(shù)和每個單元的位數(shù)有限,用它構成內存時必須滿足:內存容量和一個存儲單元有8個位的要求,因此內存常常由多個半導體存儲器芯片構成。 半導體存儲器芯片的存儲容量是指其上所含的基本存儲電路的個數(shù),用單元個數(shù)×位數(shù)表示。掌握:① 已知內存容量和半導體存儲器芯片的容量,求用半導體存儲器芯片構成內存時需要的芯片個數(shù)。② 內存的容量=末地址—首地址+1 半導體存儲器芯片分成ROM和RAM兩類。6.2.1 ROM芯片6.2.2 RAM芯片6.3 MCS-51單片機存儲器擴展 在微機系統(tǒng)中存儲器是必不可少。MCS51系列單片機內部的存儲器不夠用時需要外擴半導體存儲器芯片,外擴的半導體存儲器芯片與MCS51系列單片機通過三總線交換信息。二者連接時必須考慮如下問題:1.二者地址線、數(shù)據(jù)線、控制線的連接。2.工作速度的匹配。CPU在取指令和存儲器讀或寫操作時,是有固定時序的,用戶要根據(jù)這些來確定對存儲器存取速度的要求,或在存儲器已經(jīng)確定的情況下,考慮是否需要Tw周期,以及如何實現(xiàn)。3.片選信號的產(chǎn)生。目前生產(chǎn)的存儲器芯片,單片的容量仍然是有限的,通常總是要由許多片才能組成一個存儲器,這里就有一個如何產(chǎn)生片選信號的問題。4.CPU的驅動能力 。在設計CPU芯片時,一般考慮其輸出線的直流負載能力,為帶一個TTL負載?,F(xiàn)在的存儲器一般都為MOS電路,直流負載很小,主要的負載是電容負載,故在小型系統(tǒng)中,CPU是可以直接與存儲器相連的,而較大的系統(tǒng)中,若CPU的負載能力不能滿足要求,可以(就要考慮CPU能否帶得動,需要時就要加上緩沖器,)由緩沖器的輸出再帶負載。6.3.1 ROM芯片的擴展6.3.2 RAM芯片的擴展
標簽: 存儲器接口
上傳時間: 2013-11-22
上傳用戶:moerwang
常用的嵌入式處理器有ARM、MIPS、PowerPC、X86、68K/Cold fire等,MIPS是Microprocessor without Inter-locked Pipeline Stages的縮寫,是由MIPS技術公司開發(fā)的一種處理器內核標準。目前有32位和64位MIPS芯片。PowerPC是早期Motorola公司和IBM公司聯(lián)合為Apple公司的MAC機開發(fā)的CPU芯片,商標權同時屬于IBM和Motorola兩家公司,并一度成為他們的主導產(chǎn)品。X86系列處理器起源于Intel架構的8080,然后發(fā)展出286、386、486直到現(xiàn)在的奔騰處理器乃至雙核處理器等。從嵌入式市場來看,486DX也應該是和ARM、68K、MIPS和SuperH齊名的5大嵌入式處理器之一。Motorola 68K是出現(xiàn)比較早的一款嵌入式處理器,采用的是CISC結構。
標簽: ARM 列處理器 指令系統(tǒng)
上傳時間: 2013-10-22
上傳用戶:dddddd55
本技術文章將介紹如何運用 NI LabVIEW FPGA 來設計並客製化個人的 RF 儀器,同時探索軟體設計儀器可為測試系統(tǒng)所提供的優(yōu)勢。
上傳時間: 2013-11-24
上傳用戶:toyoad
IIC驅動程序,cpu芯片為SAMSUNG的s3c44BO
上傳時間: 2013-12-22
上傳用戶:a6697238
本書以最新的資訊家電、智慧型手機、PDA產(chǎn)品為出發(fā)點,廣泛並深入分析相關的嵌入式系統(tǒng)技術。 適合閱讀: 產(chǎn)品主管、系統(tǒng)設計分析人員、欲進入此領域的工程師、大專院校教學. 本書效益: 為開發(fā)嵌入式系統(tǒng)產(chǎn)品必備入門聖經(jīng) 進入嵌入式系統(tǒng)領域的寶典 第三代行動通訊終端設備與內容服務的必備知識.
上傳時間: 2015-09-03
上傳用戶:阿四AIR
在 Java EE 的藍圖中,JSP Servlet是屬於Web層技術,JSP與Servlet是一體的兩面,您可以使用單獨一項技術來解決動態(tài)網(wǎng)頁呈現(xiàn)的需求,但最好的方式是取兩者的長處,JSP是網(wǎng)頁設計人員導向的,而Servlet是程式設計人員導向的,釐清它們之間的職責可以讓兩個不同專長的團隊彼此合作,並降低相互間的牽制作用。
上傳時間: 2016-11-15
上傳用戶:sxdtlqqjl
在9格寬×9格高的大九宮格中有9個3格寬×3格高的小九宮格,並提供一定數(shù)量的數(shù)字。根據(jù)這些數(shù)字,利用邏輯和推理,在其他的空格上填入1到9的數(shù)字。每個數(shù)字在每個小九宮格內不能出現(xiàn)一樣的數(shù)字,每個數(shù)字在每行、每列也不能出現(xiàn)一樣的數(shù)字。 這種遊戲只需要邏輯思維能力,與數(shù)字運算無關。雖然玩法簡單,但數(shù)字排列方式卻千變萬化,所以不少教育者認為數(shù)獨是鍛鍊腦筋的好方法
標簽:
上傳時間: 2017-03-02
上傳用戶:cc1915
幫助系統(tǒng)工程師,設計者,管理者在電視廣播上可以順利的傳輸類比訊號至數(shù)位訊號之基礎技術
上傳時間: 2014-01-07
上傳用戶:lht618
演算法是指利用電腦解決問題所需要的具體方法和步驟。也就是說給定初始狀態(tài)或輸入數(shù)據(jù),經(jīng)過電腦程序的有限次運算,能夠得出所要求或期望的終止狀態(tài)或輸出數(shù)據(jù)。本書介紹電腦科學中重要的演算法及其分析與設計技術
標簽: 算法
上傳時間: 2017-06-09
上傳用戶:wys0120
設計高速電路必須考慮高速訊 號所引發(fā)的電磁干擾、阻抗匹配及串音等效應,所以訊號完整性 (signal integrity)將是考量設計電路優(yōu)劣的一項重要指標,電路日異複雜必須仰賴可 靠的軟體來幫忙分析這些複雜的效應,才比較可能獲得高品質且可靠的設計, 因此熟悉軟體的使用也將是重要的研究項目之一。另外了解高速訊號所引發(fā)之 各種效應(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設計的重點之一。目前高速示波器的功能越來越多,使用上很複雜,必須事先 進修學習,否則無法全盤了解儀器之功能,因而無法有效發(fā)揮儀器的量測功能。 其次就是高速訊號量測與介面的一些測試規(guī)範也必須熟悉,像眼圖分析,探針 效應,抖動(jitter)測量規(guī)範及高速串列介面量測規(guī)範等實務技術,必須充分 了解研究學習,進而才可設計出優(yōu)良之教學教材及教具。
標簽: 高速電路
上傳時間: 2021-11-02
上傳用戶:jiabin