A test problem generator for non-stationary environments,Branke J的MovingPeak問(wèn)題
標(biāo)簽: non-stationary environments MovingPeak generator
上傳時(shí)間: 2014-12-20
上傳用戶:秦莞爾w
RS232C串行通訊接口的應(yīng)用(附源碼) CDLE-J20.hex //單片機(jī)程序 CDLE-J20_Main.c //單片機(jī)C語(yǔ)言原程序 demop.exe //演示軟件 源碼.rar //演示軟件delphi源碼
標(biāo)簽: CDLE-J demop 20 232C
上傳時(shí)間: 2013-12-09
上傳用戶:王小奇
Chan T. and Shen J., Image Processing and Analysis (2005,400pp)一本圖像處理的書~很有意思,臺(tái)灣的人寫的
標(biāo)簽: T. Processing and Analysis
上傳時(shí)間: 2013-12-22
上傳用戶:dianxin61
用Delphi6寫的演示在程序中如何設(shè)定富于個(gè)性的熱鍵,例如F+J.
標(biāo)簽: Delphi6 程序 設(shè)定
上傳時(shí)間: 2016-12-02
上傳用戶:luke5347
基于ARM 微控制器配置FPGA 的實(shí)現(xiàn) 摘 要:介紹了基于ARM 內(nèi)核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX XC2S150PQ208 FPGA 的實(shí)現(xiàn)過(guò)程。這是一種靈活和經(jīng)濟(jì)的FPGA 的配置方法。介紹了ISP 和J TAG 的原 理、系統(tǒng)實(shí)現(xiàn)的流程、硬件電路設(shè)計(jì)、J TAG 驅(qū)動(dòng)算法的實(shí)現(xiàn)和配置時(shí)間的測(cè)試結(jié)果。
標(biāo)簽: FPGA ARM XILINX ATMEL
上傳時(shí)間: 2013-12-19
上傳用戶:chenxichenyue
FSCQ1565RP J TAG驅(qū)動(dòng)算法是MCU 以J TAG模式配置FPGA 的關(guān) 鍵。算法調(diào)用SVF 配置文件,解釋其中的語(yǔ)法規(guī)范,生成嚴(yán) 格的TAP 總線時(shí)序,驅(qū)動(dòng)MCU 的通用I/ O 管腳來(lái)完成對(duì) FPGA 的配置。其中TAP 時(shí)序是算法設(shè)計(jì)和實(shí)現(xiàn)調(diào)試的一 個(gè)主要方面,時(shí)序關(guān)系[ 2 ]如圖3 所示。
標(biāo)簽: MCU TAG FSCQ 1565
上傳時(shí)間: 2016-12-06
上傳用戶:zhaoq123
K. ATKINSON, THE NUMERICAL SOLUTION OF LAPLACE S EQUATION IN THREE DIMENSIONS , SIAM J. NUM. ANAL. 19(1982),263-274.
標(biāo)簽: K. J. DIMENSIONS NUMERICAL
上傳時(shí)間: 2016-12-15
上傳用戶:daoxiang126
普渡大學(xué)D. J. Love教授優(yōu)化的Grassmaniann Packings. 用于無(wú)線通信中的有限速率反饋技術(shù).
標(biāo)簽: D. J. Grassmaniann Packings
上傳時(shí)間: 2014-10-30
上傳用戶:363186
電子琴 高音依次為1,2,3,4,5,6,7 中音依次為q,w,e,r,t,y,u 低音依次為a,s,d,f,g,h,j
標(biāo)簽: 電子琴 低音
上傳時(shí)間: 2017-01-14
上傳用戶:fnhhs
Dr. A.J. Sobey的軟件測(cè)試原版 詳細(xì)講解軟件測(cè)試相關(guān)流程、原理
標(biāo)簽: A.J. Sobey 軟件測(cè)試 Dr
上傳時(shí)間: 2017-01-16
上傳用戶:athjac
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1