亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Altera-jtag

  • LM3S系列單片機(jī)JTAG口解鎖應(yīng)用筆記

    LM3S系列單片機(jī)JTAG口解鎖應(yīng)用筆記 介紹LM3S系列單片機(jī)的JTAG口被設(shè)置為GPIO后,恢復(fù)JTAG功能的方法。

    標(biāo)簽: LM3S JTAG 單片機(jī) 解鎖

    上傳時(shí)間: 2013-10-19

    上傳用戶:四只眼

  • ispdown V2.3 最新版 (可用Altera下載線進(jìn)

    ispdown軟件,是目前國(guó)內(nèi)唯一可以使用Altera下載線進(jìn)行89s、90、ATmega下載出的軟件(包含新型號(hào)),很不錯(cuò)的軟件哦.操作方便的很。。

    標(biāo)簽: ispdown Altera 2.3 下載線

    上傳時(shí)間: 2014-01-16

    上傳用戶:258彼岸

  • 10pin jtag接口定義

    10pin jtag接口定義 表1 Rainbow Blaster 的10PIN 母頭接口定義引AS 模式 PS 模式 JTAG 模式腳 信號(hào)名 描述 信號(hào)名 描述 信號(hào)名 描述1 DCLK 時(shí)鐘信號(hào) DCLK 時(shí)鐘信號(hào) TCK 時(shí)鐘信號(hào)2 GND 信號(hào)地 GND 信號(hào)地 GND 信號(hào)地3 CONF_DONE 配置完畢 CONF_DONE 配置完畢 TDO 數(shù)據(jù)來(lái)自于器件4 VCC(TRGT) 目標(biāo)電源 VCC(TRGT) 目標(biāo)電源 VCC(TRGT) 目標(biāo)電源5 nCONFIG 配置控制 nCONFIG 配置控制 TMS JTAG 狀態(tài)機(jī)控制6 nCE Cyclone 芯片使能/ /7 DATAOUT AS 數(shù)據(jù)輸出 nSTATUS 配置狀態(tài) /8 nCS 串行配置器件芯片使能/ /9 ASDI AS 數(shù)據(jù)輸入 DATA0 數(shù)據(jù)到器件 TDI 數(shù)據(jù)到器件10 GND 信號(hào)地 GND 信號(hào)地 GND 信號(hào)地

    標(biāo)簽: jtag pin 10 接口定義

    上傳時(shí)間: 2014-04-02

    上傳用戶:lina2343

  • 使用jtag接口通過(guò)網(wǎng)口燒寫(xiě)程序

    什么是JTAG 到底什么是JTAG呢? JTAG(Joint Test Action Group)聯(lián)合測(cè)試行動(dòng)小組)是一種國(guó)際標(biāo)準(zhǔn)測(cè)試協(xié)議(IEEE 1149.1兼容),主要用于芯片內(nèi)部測(cè)試。現(xiàn)在多數(shù)的高級(jí)器件都支持JTAG協(xié)議,如DSP、FPGA器件等。標(biāo)準(zhǔn)的JTAG接口是4線:TMS、 TCK、TDI、TDO,分別為模式選擇、時(shí)鐘、數(shù)據(jù)輸入和數(shù)據(jù)輸出線。 JTAG最初是用來(lái)對(duì)芯片進(jìn)行測(cè)試的,基本原理是在器件內(nèi)部定義一個(gè)TAP(Test Access Port�測(cè)試訪問(wèn)口)通過(guò)專用的JTAG測(cè)試工具對(duì)進(jìn)行內(nèi)部節(jié)點(diǎn)進(jìn)行測(cè)試。JTAG測(cè)試允許多個(gè)器件通過(guò)JTAG接口串聯(lián)在一起,形成一個(gè)JTAG鏈,能實(shí)現(xiàn)對(duì)各個(gè)器件分別測(cè)試。現(xiàn)在,JTAG接口還常用于實(shí)現(xiàn)ISP(In-System rogrammable�在線編程),對(duì)FLASH等器件進(jìn)行編程。 JTAG編程方式是在線編程,傳統(tǒng)生產(chǎn)流程中先對(duì)芯片進(jìn)行預(yù)編程現(xiàn)再裝到板上因此而改變,簡(jiǎn)化的流程為先固定器件到電路板上,再用JTAG編程,從而大大加快工程進(jìn)度。JTAG接口可對(duì)PSD芯片內(nèi)部的所有部件進(jìn)行編程 JTAG的一些說(shuō)明 通常所說(shuō)的JTAG大致分兩類,一類用于測(cè)試芯片的電氣特性,檢測(cè)芯片是否有問(wèn)題;一類用于Debug;一般支持JTAG的CPU內(nèi)都包含了這兩個(gè)模塊。 一個(gè)含有JTAG Debug接口模塊的CPU,只要時(shí)鐘正常,就可以通過(guò)JTAG接口訪問(wèn)CPU的內(nèi)部寄存器和掛在CPU總線上的設(shè)備,如FLASH,RAM,SOC(比如4510B,44Box,AT91M系列)內(nèi)置模塊的寄存器,象UART,Timers,GPIO等等的寄存器。 上面說(shuō)的只是JTAG接口所具備的能力,要使用這些功能,還需要軟件的配合,具體實(shí)現(xiàn)的功能則由具體的軟件決定。 例如下載程序到RAM功能。了解SOC的都知道,要使用外接的RAM,需要參照SOC DataSheet的寄存器說(shuō)明,設(shè)置RAM的基地址,總線寬度,訪問(wèn)速度等等。有的SOC則還需要Remap,才能正常工作。運(yùn)行Firmware時(shí),這些設(shè)置由Firmware的初始化程序完成。但如果使用JTAG接口,相關(guān)的寄存器可能還處在上電值,甚至?xí)r錯(cuò)誤值,RAM不能正常工作,所以下載必然要失敗。要正常使用,先要想辦法設(shè)置RAM。在ADW中,可以在Console窗口通過(guò)Let 命令設(shè)置,在AXD中可以在Console窗口通過(guò)Set命令設(shè)置。

    標(biāo)簽: jtag 接口 燒寫(xiě)程序

    上傳時(shí)間: 2013-10-23

    上傳用戶:aeiouetla

  • Altera FPGA_CPLD設(shè)計(jì)(實(shí)例源代碼)

    Altera FPGA_CPLD設(shè)計(jì)(實(shí)例源代碼)

    標(biāo)簽: FPGA_CPLD Altera 源代碼

    上傳時(shí)間: 2013-10-24

    上傳用戶:Bert520

  • 基于Altera MegaCore實(shí)現(xiàn)FFT的方法

    基于Altera MegaCore實(shí)現(xiàn)FFT的方法

    標(biāo)簽: MegaCore Altera FFT

    上傳時(shí)間: 2013-10-11

    上傳用戶:sjy1991

  • 5款A(yù)LTERA FPGA開(kāi)發(fā)板原理圖合集

    5款A(yù)LTERA FPGA開(kāi)發(fā)板原理圖合集

    標(biāo)簽: ALTERA FPGA 開(kāi)發(fā)板原理圖

    上傳時(shí)間: 2013-10-22

    上傳用戶:幾何公差

  • 用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)

    用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)

    標(biāo)簽: ModelSimSE ALTERA 功能仿真 時(shí)序仿真

    上傳時(shí)間: 2013-10-20

    上傳用戶:hehuaiyu

  • 在ModelSimSE中添加ALTERA仿真庫(kù)的詳細(xì)步驟

    詳細(xì)教你在ModelSimSE中添加ALTERA仿真庫(kù)的詳細(xì)步驟。

    標(biāo)簽: ModelSimSE ALTERA 仿真庫(kù)

    上傳時(shí)間: 2014-12-28

    上傳用戶:woshiayin

  • Altera FPGA工程師成長(zhǎng)手冊(cè)源文件清華大學(xué)

    Altera FPGA工程師成長(zhǎng)手冊(cè)源文件

    標(biāo)簽: Altera FPGA 工程師

    上傳時(shí)間: 2013-12-31

    上傳用戶:731140412

主站蜘蛛池模板: 辽阳县| 抚宁县| 晋城| 青海省| 含山县| 德昌县| 荥阳市| 民权县| 白朗县| 普兰店市| 南陵县| 密山市| 沙洋县| 绍兴县| 绿春县| 合作市| 资中县| 婺源县| 孙吴县| 砚山县| 南城县| 成武县| 孝感市| 榆树市| 宿松县| 临泽县| 平原县| 延津县| 通海县| 沭阳县| 龙岩市| 白朗县| 达拉特旗| 英德市| 祥云县| 西林县| 黑水县| 城口县| 肥西县| 繁峙县| 涿州市|