電子發(fā)燒友網(wǎng)訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產(chǎn)出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優(yōu)勢,未來的前景勢必?zé)o法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優(yōu)勢、型號差異以及典型應(yīng)用等介紹,電子發(fā)燒友網(wǎng)小編將帶領(lǐng)大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設(shè)計(jì)選擇相應(yīng)的Altera 28nm FPGA 芯片。
上傳時間: 2013-11-21
上傳用戶:ZZJ886
本文是關(guān)于Altera公司SoC FPGA 的用戶手冊(英文版) 。文中主要介紹了什么是SoC FPGA、SoC FPGA相關(guān)知識介紹、為什么要使用SoC FPGA以及SoC FPGA都應(yīng)用到哪些方面。
上傳時間: 2013-10-14
上傳用戶:jrsoft
100-Gb光傳送網(wǎng)(OTN)復(fù)用轉(zhuǎn)發(fā)器 a. 提供連續(xù)數(shù)據(jù)范圍在600 Mbps到14.1 Gbps之間的串行收發(fā)器,通過使用方便的部分重新配置功能支持多標(biāo)準(zhǔn)客戶側(cè)接口; b. 44個獨(dú)立發(fā)送時鐘域,提高了時鐘靈活性; c. 收發(fā)器集成電信號散射補(bǔ)償(EDC)功能,可直接驅(qū)動光模塊(SFP+、SFP、QSFP、CFP); d. 支持下一代光接口的28-Gbps收發(fā)器; e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。
標(biāo)簽: Altera FPGA Gbit 100
上傳時間: 2013-11-19
上傳用戶:zhyiroy
Altera公司SoC FPGA產(chǎn)品簡介高級信息摘要(英文資料) 圖 硬件處理系統(tǒng)
標(biāo)簽: Altera FPGA SoC 產(chǎn)品簡介
上傳時間: 2014-12-28
上傳用戶:TRIFCT
七天玩轉(zhuǎn)Altera:學(xué)習(xí)FPGA必經(jīng)之路包括基礎(chǔ)篇、時序篇和驗(yàn)證篇三個部分。
上傳時間: 2013-10-11
上傳用戶:woshinimiaoye
本資料是關(guān)于Altera公司 Stratix V GX FPGA開發(fā)板電路圖的資料。資料包括開發(fā)板原理圖、PCB圖。
標(biāo)簽: Stratix Altera FPGA GX
上傳時間: 2014-01-22
上傳用戶:18707733937
ETL-002 FPGA開發(fā)板是以Altera公司的最新系列Cyclone III中的3C10為主芯片,并提供了極為豐富的芯片外圍接口資源以及下載線,數(shù)據(jù)線以及資料光盤等。除了這些硬件外,我們還提供了十多個接口實(shí)驗(yàn),并公開了電路原理圖和實(shí)驗(yàn)的Verilog源代碼,以便于大家對照學(xué)習(xí),并可以在該開發(fā)板上進(jìn)行二次開發(fā)。
標(biāo)簽: Cyclone Altera FPGA ETL
上傳時間: 2013-10-29
上傳用戶:1477849018@qq.com
為了滿足超聲波探傷檢測的實(shí)時性需求,通過研究超聲波探傷的工作原理,提出了基于FPGA芯片的實(shí)時信號處理系統(tǒng)實(shí)現(xiàn)方案及硬件結(jié)構(gòu)設(shè)計(jì),并根據(jù)FPGA邏輯結(jié)構(gòu)模型實(shí)現(xiàn)了軟件系統(tǒng)的模塊化設(shè)計(jì)。根據(jù)實(shí)驗(yàn)測試及統(tǒng)計(jì)數(shù)據(jù)得出,基于FPGA芯片的信號處理系統(tǒng)提高了探傷檢測的準(zhǔn)確性與穩(wěn)定性,滿足了探傷過程中B超顯示的實(shí)時性要求。
上傳時間: 2013-10-11
上傳用戶:909000580
手把手教你學(xué)CPLD/FPGA與單片機(jī)聯(lián)合設(shè)計(jì)(前3章) 作者:周興華;出版社: 北京航空航天大學(xué)出版社 內(nèi)容簡介:本書以實(shí)踐(實(shí)驗(yàn))為主線,以生動短小的實(shí)例為靈魂,穿插介紹了Verilog HDL語言的語法及Altera公司的EPM7128S(或Atmel公司的ATFl508A5)設(shè)計(jì)開發(fā)編程。理論與實(shí)踐緊密結(jié)合,由淺入深、循序漸進(jìn)地引導(dǎo)讀者進(jìn)行學(xué)習(xí)、實(shí)驗(yàn),這樣讀者學(xué)得進(jìn)、記得牢,不會產(chǎn)生畏難情緒,無形之中就掌握了 CPLD/FPGA的聯(lián)合設(shè)計(jì)。
標(biāo)簽: CPLD FPGA 手把手 單片機(jī)
上傳時間: 2013-10-31
上傳用戶:zczc
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(63)資源包含以下內(nèi)容:1. zlg7289a驅(qū)動程序 包括頭文件和主文件 匯編和C語言齊全.2. vc++ 開放的串口通訊程序.3. 電子萬年歷制作的全部資料,可用單面板制作,頂層線比較少可用跳線,內(nèi)用源碼+原理圖+PCB,可以顯示到2050年的陰陽歷,只須調(diào)整陽歷..4. i2c協(xié)議實(shí)現(xiàn).5. 優(yōu)龍PAX255開發(fā)板所帶AC97聲卡的測試程序源碼.6. 周立功的USB大容量存儲開發(fā)板帶CPLD的代碼D的源碼.7. wangxiaoyong0015@yahoo.com.cn b不懂的給我發(fā)郵件!!! 謝謝啊!!一定支持我.8. 用VHDL實(shí)現(xiàn)的DDS.9. uclinux移植過程中.10. viterbi decoder , use verilog HDL language..11. 三星ARM試驗(yàn)箱.12. USB JTAG 卡. 允許從主機(jī)USB口直接控制JTAG I/O 信號。 USB端與Altera USB-Blaster使用相同的協(xié)議。主機(jī)端與openwince, OpenOCD和Altera的.13. 許多非常有用的 Verilog 實(shí)例: ADC, FIFO, ADDER, MULTIPLIER 等.14. LPC2214開發(fā)原理圖,絕好!!!!!!!!!! LPC2214開發(fā)原理圖,絕好.15. CPLD開發(fā)電纜原理圖,絕好的東東!!! CPLD開發(fā)電纜原理圖,絕好的.16. 語音評分算法的實(shí)現(xiàn),主要可以實(shí)現(xiàn)對一段語音信號進(jìn)行判別并進(jìn)行打分功能..17. lpc2132開發(fā)板的原理圖,適合初學(xué)者學(xué)習(xí)用.18. 用ICC寫的ATMega8的4X4鍵盤驅(qū)動程序.19. FPGA-CPLD_DesignTool,事例程序陸續(xù)上傳請需要的朋友下載.20. I2C編譯通過...大家下去直接用.支持程序員聯(lián)合開發(fā)網(wǎng).21. 步進(jìn)電機(jī)控制實(shí)驗(yàn).22. MagicARM2410與PC機(jī)串口通信實(shí)驗(yàn).23. CanBus通信實(shí)驗(yàn).24. 這是個C的一個程序.25. 這是個嵌入式程序.26. 一個MSComm控件的收發(fā)程序.27. 包括TI全系列DSK原理圖匯總.28. 周立功公司的USB2.0芯片ISP1581的鍵盤上位機(jī)VC編的源程序.29. 這是一個學(xué)習(xí)proteus很好的資料。希望對大家的學(xué)習(xí)很有幫助.30. 本代碼內(nèi)容是關(guān)于帶遙控器控制的LCD顯示的實(shí)時時鐘。.31. 本代碼是關(guān)于用INT0中斷實(shí)現(xiàn)按鍵計(jì)數(shù).32. 本代碼是關(guān)于循環(huán)燈的代碼.33. 本代碼是關(guān)于符點(diǎn)數(shù)在數(shù)碼管上顯示的.34. 本代碼是關(guān)于AT24C02串行存儲器的讀寫的.35. 一種使用可控硅控制.36. 這是運(yùn)動控制課程設(shè)計(jì)時自己設(shè)計(jì)的電路原理圖.37. vxworks tffs mtd 層源碼,支持非INTEL格式.38. 自己看吧 eerom的.39. DOS下的TCP/IP源代碼,可以做參考..40. 基于FPGA的SD控制器實(shí)現(xiàn).目前實(shí)現(xiàn)讀操作功能,可作參考..
標(biāo)簽: 五金手冊
上傳時間: 2013-06-01
上傳用戶:eeworm
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1