系統應用FPGA技術,通過VHDL編程,在CPLD上實現。電子琴的基本原理是產生各個音符對應的頻率,將頻率放大后驅動喇叭發出音響。該電子琴包括手動彈奏與自動演奏兩種功能,其中手動彈奏時還可錄音回放。文中敘述了電子琴的設計原理和分塊實現的方法,詳細介紹各模塊的設計及模塊之間的連接組合方法,還包括電子琴的使用說明。
標簽: FPGA 系統應用
上傳時間: 2013-08-24
上傳用戶:zhqzal1014
ALTERA CPLD器件的配置與下載,貢獻給初學習者,非長有用
標簽: ALTERA CPLD 器件
上傳時間: 2013-08-29
上傳用戶:tonyshao
this a book about cpld fpga developmen,it is very useful for eda development
標簽: FPGA 教程
上傳時間: 2013-08-30
上傳用戶:1051290259
用CPLD做了個FPGA的FPP下載時序,驗證過。
標簽: CPLD FPGA FPP
上傳時間: 2013-08-31
上傳用戶:xy@1314
關于用CPLD和FPGA做插補算法的內容,對于想用FPGA做控制的朋友是個好的借鑒!
標簽: FPGA CPLD 插補算法 控制
上傳時間: 2013-09-02
上傳用戶:taox
里面介紹了"CPLD,FPGA軟件編程",里面許多許多例子,還有原代碼,我也是辛苦才收集到的資料,希望能給其他工程師派上用場.
標簽: CPLD
上傳時間: 2013-09-03
上傳用戶:panjialaodi
2012TI杯陜西賽題H題,2012TI杯陜西賽題B題--頻率補償電路.
標簽: 2012 TI 頻率補償電路
上傳時間: 2013-10-07
上傳用戶:ysystc670
Altera FPGA 電源電路解決
標簽: Altera FPGA 70 DE
上傳時間: 2014-12-24
上傳用戶:heart_2007
PSHLY-B回路電阻測試儀介紹
標簽: PSHLY-B 回路 電阻測試儀
上傳時間: 2013-11-05
上傳用戶:木子葉1
摘要:本文詳細敘述了基于FPGA及單片機K實現時碼終端系統的設計方法,該系統可用于對國際通用時間格式碼IRIG碼(簡稱B碼)的解調,以及產生各種采樣、同步頻率信號,也可作為其它系統的時基和采樣、同步信號的基準。關鍵詞:單片機;IRIG-B格式碼;FPGA;解調;控制;接口
標簽: FPGA 單片機 時碼終端
上傳時間: 2013-12-16
上傳用戶:CSUSheep
蟲蟲下載站版權所有 京ICP備2021023401號-1