pcb中文輸入補(bǔ)丁
上傳時(shí)間: 2014-11-26
上傳用戶:貓愛(ài)薛定諤
PADS 2007 LOGIC中文教程 希望對(duì)大家有所幫助~~~
標(biāo)簽: logic pads 2007 教程下載
上傳時(shí)間: 2013-10-09
上傳用戶:herog3
M3330E全中文刷機(jī)工具
上傳時(shí)間: 2014-12-31
上傳用戶:瓦力瓦力hong
odin3 v1.85中文漢化版是專門為大家提供的一款漢化版的刷機(jī)工具,該工具可以更好的輔助大家進(jìn)行手機(jī)更新,該工具的最大優(yōu)點(diǎn)就是:不用擔(dān)心手機(jī)變“磚”,即使不小心刷錯(cuò)了固件,也可以通過(guò)再次刷新來(lái)解決!
上傳時(shí)間: 2013-12-13
上傳用戶:432234
Altera DE2-70 開(kāi)發(fā)板介紹的中文翻譯,你能看得懂!
標(biāo)簽: DE2 開(kāi)發(fā)板 翻譯
上傳時(shí)間: 2013-10-09
上傳用戶:txfyddz
Spartan+3E中文用戶指南。
上傳時(shí)間: 2015-01-01
上傳用戶:1234321@q
請(qǐng)注意軟件勿用于商業(yè)用途,否則后果自負(fù)!請(qǐng)不要做拿手黨,好用大家享!頂起吧!解壓不成功時(shí)請(qǐng)把你們解壓軟件升級(jí)到最新版本! 附件也有本人學(xué)習(xí)PADS9.3、CadenceAllegro16.5、orcad軟件以及教程一塊上傳,下載時(shí)最好不要用第三方軟件,直接保存就可以了。 PADS9.3安裝說(shuō)明(兼容win7、xp): 1.參考“PADS9.3圖文安裝方法(WIN7_XP)”完成軟件安裝。 2.參考“PADS9.3”完成破解!破解需要dos環(huán)境下完成,具體操作步驟教程有。 3.安裝目錄和源文件都不能是中文目錄 CadenceAllegro16.5(兼容win7、xp)兩個(gè)文件下載完成才能解壓,: 1.參考“真正的cadence_16.5_破解方法”按照操作步驟即可。 2.安裝目錄和源文件都不能是中文目錄 注意!!! 如果破解不成功有可能破解文件壞掉了,請(qǐng)把“Cadence_Allegro16.5crack-修正破解方法”文件解壓,用里面破解文件重新破解一遍!
標(biāo)簽: CadenceAllegro PADS 16.5 win7
上傳時(shí)間: 2015-01-01
上傳用戶:fdmpy
Allegro16.6 破解過(guò)程詳解 1. 安裝 licensemanager ( 可以安裝到任何盤 ) ,最后問(wèn)選擇 license 路徑時(shí),單擊cancel ,然后finish ,安裝完成后重新啟動(dòng)電腦。
標(biāo)簽: Cadance Allegro 16.6 破解
上傳時(shí)間: 2013-11-11
上傳用戶:sjb555
PADS2007_ROUTER中文教程,讓你快速成為高手!!!
上傳時(shí)間: 2014-01-30
上傳用戶:paladin
Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言也是一種結(jié)構(gòu)描述的語(yǔ)言。這也就是說(shuō),既可以用電路的功能描述也可以用元器件和它們之間的連接來(lái)建立所設(shè)計(jì)電路的Verilog HDL模型。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類型共有以下五種: 系統(tǒng)級(jí)(system):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊的外部性能的模型。 算法級(jí)(algorithm):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)算法的模型。 RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理這些數(shù)據(jù)的模型。 門級(jí)(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開(kāi)關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。 一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計(jì)的模塊交互的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語(yǔ)言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來(lái)描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。 Verilog HDL行為描述語(yǔ)言作為一種結(jié)構(gòu)化和過(guò)程性的語(yǔ)言,其語(yǔ)法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語(yǔ)言具有以下功能: · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。 · 用延遲表達(dá)式或事件表達(dá)式來(lái)明確地控制過(guò)程的啟動(dòng)時(shí)間。 · 通過(guò)命名的事件來(lái)觸發(fā)其它過(guò)程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。 · 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。 · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。 · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。 · Verilog HDL語(yǔ)言作為一種結(jié)構(gòu)化的語(yǔ)言也非常適合于門級(jí)和開(kāi)關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能: - 提供了完整的一套組合型原語(yǔ)(primitive); - 提供了雙向通路和電阻器件的原語(yǔ); - 可建立MOS器件的電荷分享和電荷衰減動(dòng)態(tài)模型。 Verilog HDL的構(gòu)造性語(yǔ)句可以精確地建立信號(hào)的模型。這是因?yàn)樵赩erilog HDL中,提供了延遲和輸出強(qiáng)度的原語(yǔ)來(lái)建立精確程度很高的信號(hào)模型。信號(hào)值可以有不同的的強(qiáng)度,可以通過(guò)設(shè)定寬范圍的模糊值來(lái)降低不確定條件的影響。 Verilog HDL作為一種高級(jí)的硬件描述編程語(yǔ)言,有著類似C語(yǔ)言的風(fēng)格。其中有許多語(yǔ)句如:if語(yǔ)句、case語(yǔ)句等和C語(yǔ)言中的對(duì)應(yīng)語(yǔ)句十分相似。如果讀者已經(jīng)掌握C語(yǔ)言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對(duì)Verilog HDL某些語(yǔ)句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來(lái)設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)Verilog HDL中的基本語(yǔ)法逐一加以介紹。
標(biāo)簽: Verilog_HDL
上傳時(shí)間: 2014-12-04
上傳用戶:cppersonal
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1