This lab exercise will introduce you to AccelDSP’s floating- to fixed-point conversion features. AccelDSP will automatically generate a fixed-point representation of a floating-point design. This process is controllable by using quantize directives.
標簽: fixed-point conversion introduce AccelDSP
上傳時間: 2015-09-28
上傳用戶:zxc23456789
This lab exercise will cover the use of AccelDSP’s design exploration capabilities that include mapping variables to memory and unrolling loop and vector operations. You will learn how to create different hardware architectures without modifying the MATLAB source to explore different area/performance tradeoffs.
標簽: capabilities exploration AccelDSP exercise
上傳時間: 2014-12-22
上傳用戶:eclipse
AccelDSP Synthesis Tool Floating-Point to Fixed-Point Conversion of MATLAB Algorithms Targeting FPGAs
標簽: Floating-Point Fixed-Point Conversion Algorithms
上傳時間: 2014-01-14
上傳用戶:wangzhen1990
隨著現場可編程門陣列(FPGA)在工業中的廣泛應用,使得基于FPGA數字信號處理的實現在雷達信號處理中有著重要地位。模型化設計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設計門檻,而且縮短了開發周期,提高了設計效率。這使得FPGA模型化設計成為了FPGA系統設計的發展趨勢。本文針對常見雷達信號處理模塊的FPGA模型化實現,在以下幾個方面展開研究:首先對基于FPGA的模型化設計方法進行了研究,給出了模型化設計方法的發展現狀和趨勢,并對本文中使用的模型化設計方法的軟件工具System Generator和AccelDSP進行了介紹。其次使用這兩種軟件工具對FIR濾波器進行了模型化設計并同RTL(寄存器傳輸級)設計方法進行對比,全面分析了模型化設計方法和RTL設計方法的優缺點。然后在簡明闡述雷達信號處理原理的基礎上,使用System Generator對數字下變頻(DDC)、脈沖壓縮、動目標顯示(MTI)及恒虛警(CFAR)處理等雷達信號處理模塊進行了自頂向下的模型化設計。在Simulink中進行了功能仿真驗證,生成了HDL代碼,并在Xilinx FPGA中進行了RTL的時序仿真分析。關鍵詞:雷達信號處理 FPGA 模型化設計 System Generator AccelDSP
上傳時間: 2013-07-25
上傳用戶:zhangsan123
This getting started exercise will guide you through the step-by-step process of transforming a MATLAB floating-point model into a hardware module that can be implemented in silicon (FPGA or ASIC). The design is a general purpose FIR filter taken from the AccelDSP Examples directory.
標簽: step-by-step transforming exercise getting
上傳時間: 2014-01-17
上傳用戶:VRMMO
Often it is necessary to add some logical control to a MATLAB algorithm to allow the generated hardware to function correctly in the overall system. This lab exercise will explore how hardware control can be added to a MATLAB algorithm and synthesized using AccelDSP Synthesis.
標簽: algorithm generated necessary to
上傳時間: 2014-01-25
上傳用戶:yimoney
《FPGA數字信號處理實現原理及方法》是2010年清華大學出版社出版的圖書,作者是何賓。本書全面而又系統地介紹了基于FPGA實現數字信號處理的原理及方法。全書包括12章和11個實驗,主要內容包括數字信號處理設計導論、FPGA的硬件結構及運算功能、信號及其處理理論概述、CORDIC算法原理及實現、FIR濾波器和IIR濾波器的設計、其他常用數字濾波器的設計、重定時信號流圖、數字通信信號處理原理及實現、自適應信號處理理論基礎、基于FPGA的自適應信號處理實現、信號同步原理及實現、基于AccelDSP的數字信號處理的實現和實驗部分。本書參考了大量最新的設計資料,內容新穎、理論和應用并重,充分反映了基于FPGA實現數字信號處理的最新方法和技術,可以幫助讀者系統地掌握這些方法和技術。本書可作為相關專業開設FPGA數字信號處理課程的本科生和研究生教學參考書,亦可作為從事FPGA數字信號處理研究方向的相關教師、研究生和科技人員的自學參考書,也可作為Xilinx公司相關課程的培訓用書。第1章 數字信號處理設計導論第2章 FPGA的硬件結構及運算功能第3章 信號及其處理理論概述第4章 CORDIC算法原理及實現第5章 FIR濾波器和IIR濾波器的設計第6章 其他常用數字濾波器的設計第7章 重定時信號流圖第8章 數字通信信號處理原理及實現第9章 自適應信號處理理論基礎第10章 基于FPGA的自適應信號處理實現第11章 信號同步原理及實現第12章 基于AccelDSP的數字信號處理的實現參考文獻
上傳時間: 2022-06-14
上傳用戶:qdxqdxqdxqdx