亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ADc-HS

  • 改善WEDM-HS 加工表面粗糙度值的工藝探討

    改善WEDM-HS 加工表面粗糙度值的工藝探討

    標簽: WEDM 加工 表面粗糙度 工藝探討

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 采用軟件校正的TMS320f2812內(nèi)置ADC采樣值方案.rar

    采用軟件校正的TMS320f2812內(nèi)置ADC采樣值方案

    標簽: f2812 2812 320f TMS

    上傳時間: 2013-08-02

    上傳用戶:wang5829

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。 通過在FPGA內(nèi)部實現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent 33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現(xiàn)了ADC參數(shù)的評估算法。 在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內(nèi)2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結(jié)果表明,通過在FPGA內(nèi)配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。 FPGA片內(nèi)實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統(tǒng)。 關鍵詞:ADC測試;并行;參數(shù)評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

  • 時分交替ADC系統(tǒng)數(shù)字校準算法

    隨著現(xiàn)代通信與信號處理技術的不斷發(fā)展,對于高速高精度AD轉(zhuǎn)換器的需求越來越大。但是,隨著集成電路工藝中電路特征線寬的不斷減小,在傳統(tǒng)單通道ADC框架下同時實現(xiàn)高速、高精度的數(shù)模轉(zhuǎn)換愈加困難。此時,時分交替ADC 作為...

    標簽: ADC 時分 數(shù)字校準

    上傳時間: 2013-07-08

    上傳用戶:mylinden

  • 基于FPGA的ADC并行測試方法研究

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。    本研究通過在FPGA內(nèi)部實現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現(xiàn)了ADC參數(shù)的評估算法。在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內(nèi)2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結(jié)果表明,通過在FPGA內(nèi)配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。FPGA片內(nèi)實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活?;贔PGA的ADC并行測試方法易于實現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統(tǒng)。

    標簽: FPGA ADC 并行測試 方法研究

    上傳時間: 2013-06-07

    上傳用戶:gps6888

  • LM3S ADC例程多種采樣觸發(fā)方式

    LM3S系列ADC例程:多種采樣觸發(fā)方式

    標簽: LM3S ADC 采樣 觸發(fā)

    上傳時間: 2013-05-29

    上傳用戶:6546544

  • LM3S系列ADC例程內(nèi)置的溫度傳感器

    LM3S系列ADC例程:內(nèi)置的溫度傳感器

    標簽: LM3S ADC 內(nèi)置 溫度傳感器

    上傳時間: 2013-04-24

    上傳用戶:qunquan

  • freescale k40/k60 adc 例程

    freescale k40/k60 adc 例程

    標簽: freescale adc 40 60

    上傳時間: 2013-06-30

    上傳用戶:zhaiye

  • freescale k40/k60 pdb-adc 例程

    freescale k40/k60 cortex m4 pdb-adc 例程

    標簽: freescale pdb-adc 40 60

    上傳時間: 2013-04-24

    上傳用戶:xuan‘nian

  • STM32F4-Discovery ADC-Interleaved_DMAmode2 例程

    STM32F4-Discovery ADC-Interleaved_DMAmode2 keil&iar例程

    標簽: ADC-Interleaved_DMAmode Discovery STM 32

    上傳時間: 2013-04-24

    上傳用戶:朗朗乾坤

主站蜘蛛池模板: 若尔盖县| 红安县| 麻阳| 林州市| 章丘市| 瓦房店市| 和顺县| 沈丘县| 高台县| 永和县| 义马市| 龙胜| 凤城市| 德格县| 石嘴山市| 威海市| 安徽省| 赣州市| 岚皋县| 磴口县| 龙陵县| 通化市| 开化县| 宝清县| 江源县| 门源| 隆德县| 浦江县| 临漳县| 东光县| 辉南县| 隆尧县| 藁城市| 九寨沟县| 班戈县| 奉贤区| 翁牛特旗| 鱼台县| 朔州市| 安义县| 康保县|