雖然印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計(jì)過(guò)程的最后幾個(gè)步驟之一。高速 PCB 布線有很多方面的問(wèn)題,關(guān)于這個(gè)題目已有人撰寫(xiě)了大量的文獻(xiàn)。本文主要從實(shí)踐的角度來(lái)探討高速電路的布線問(wèn)題。主要目的在于幫助新用戶當(dāng)設(shè)計(jì)高速電路 PCB 布線時(shí)對(duì)需要考慮的多種不同問(wèn)題引起注意。另一個(gè)目的是為已經(jīng)有一段時(shí)間沒(méi)接觸PCB 布線的客戶提供一種復(fù)習(xí)資料。由于版面有限,本文不可能詳細(xì)地論述所有的問(wèn)題,但是我們將討論對(duì)提高電路性能、縮短設(shè)計(jì)時(shí)間、節(jié)省修改時(shí)間具有最大成效的關(guān)鍵部分。
標(biāo)簽: ADI PCB 高速運(yùn)放 布線
上傳時(shí)間: 2013-04-24
上傳用戶:DanXu
牛人郭天祥單片機(jī)教程課件牛人郭天祥單片機(jī)教程課件牛人郭天祥單片機(jī)教程課件牛人郭天祥單片機(jī)教程課件牛人郭天祥單片機(jī)教程課件
標(biāo)簽: 單片機(jī)教程
上傳時(shí)間: 2013-07-26
上傳用戶:佳期如夢(mèng)
PCB硬件設(shè)計(jì)規(guī)范,新手必看,講的還不錯(cuò),畢竟是大公司的
標(biāo)簽: PCB 華為公司 設(shè)計(jì)規(guī)范
上傳時(shí)間: 2013-07-10
上傳用戶:ouyangtongze
本文從總體方案、硬件電路、軟件程序、性能測(cè)試等幾個(gè)方面詳細(xì)地闡述了基于FPGA與USB2.0的數(shù)據(jù)采集系統(tǒng)。采集系統(tǒng)選用高采樣率低噪聲的12位AD轉(zhuǎn)換芯片進(jìn)行AD轉(zhuǎn)換電路設(shè)計(jì);借助頻率高、內(nèi)部時(shí)延小的FPGA芯片實(shí)現(xiàn)USB固件并以此控制USB接口芯片,通過(guò)乒乓的方式對(duì)采樣數(shù)據(jù)進(jìn)行緩存,提高了系統(tǒng)數(shù)據(jù)吞吐能力;運(yùn)用USB2.0標(biāo)準(zhǔn)的接口芯片為整個(gè)采集系統(tǒng)提供USB的通信能力。采用集成度較高的FPGA芯片作為系統(tǒng)控制核心,降低了設(shè)計(jì)難度,提高了系統(tǒng)穩(wěn)定性,同時(shí)還減小了設(shè)備體積。
標(biāo)簽: FPGA 2.0 USB 數(shù)據(jù)采集
上傳時(shí)間: 2013-04-24
上傳用戶:xuanjie
能將圖片(首先在圖形處理軟件里將它轉(zhuǎn)成BMP單色位圖)轉(zhuǎn)成PCB文件格式,放置層可自定義。
上傳時(shí)間: 2013-07-16
上傳用戶:leixinzhuo
AD/DA轉(zhuǎn)化器,電子硬件工程師必備。比較基礎(chǔ)的入門(mén)知識(shí),一起分享一下。
標(biāo)簽: AD DA 轉(zhuǎn)化器
上傳時(shí)間: 2013-07-09
上傳用戶:科學(xué)怪人
華碩內(nèi)部的PCB設(shè)計(jì)規(guī)范,華碩內(nèi)部的PCB設(shè)計(jì)規(guī)范
標(biāo)簽: PCB 華碩 設(shè)計(jì)規(guī)范
上傳時(shí)間: 2013-06-15
上傳用戶:brucewan
PCB板的線寬、覆銅厚度與通過(guò)的電流對(duì)應(yīng)的關(guān)系 寬度(mm) 電流(A) 寬度(mm) 電流(A) 寬度(mm) 電流(A)0.15 0.2 0.15 0.5 0.15
上傳時(shí)間: 2013-06-28
上傳用戶:gzming
進(jìn)入20世紀(jì)90年代后,隨著全球信息化、智能化、網(wǎng)絡(luò)化的發(fā)展,嵌入式系統(tǒng)技術(shù)獲得了前所未有的發(fā)展空間。 嵌入式系統(tǒng)的最大特點(diǎn)之_是其所具有的目的性或針對(duì)性,即每一套嵌入式系統(tǒng)的開(kāi)發(fā)設(shè)計(jì)都有其特殊的應(yīng)用場(chǎng)合與特定功能,這也是嵌入式系統(tǒng)與通剛的計(jì)算機(jī)系統(tǒng)最主要的區(qū)別。由于嵌入式系統(tǒng)是為特定的目的而設(shè)計(jì)的,且常常受到體積、成本、功能、處理能力等各種條件的限制。因此,如果可以最大限度地提高應(yīng)用系統(tǒng)硬件上和軟件上的靈活性,就可以用最低的成本,最少的時(shí)間,快速的完成功能的轉(zhuǎn)換。 本課題的目的在于提出并設(shè)計(jì)一種基于ARM(Advanced RISC Machines)和CPLD(Complex Programmable Logic Device)的可擴(kuò)展功能嵌入式系統(tǒng)平臺(tái),并完成了系統(tǒng)的硬件設(shè)計(jì)和PCI(Peripheral Component Interconnect)橋的固件設(shè)計(jì)。設(shè)計(jì)過(guò)程中采用美國(guó)ALTIUM公司的ALTIUM DESIGNER 6.0 EDA軟件開(kāi)發(fā)了系統(tǒng)的硬件部分。在整個(gè)硬件開(kāi)發(fā)環(huán)節(jié)中,充分采用高速PCB(Printed Circuit Board)的設(shè)計(jì)原則,并進(jìn)行全面的電路仿真試驗(yàn),保證了硬件系統(tǒng)的高度可靠性。本系統(tǒng)承襲了ARM7系列處理器高性能、低功耗、低成本的優(yōu)點(diǎn),并充分考慮到用戶的需要,擴(kuò)展了多種常用的外部設(shè)備接口以及藍(lán)牙無(wú)線接口等,為將米各種可能的應(yīng)用提供了完善的硬件基礎(chǔ)。概括總結(jié)起來(lái)本文具體工作如下: 1.完全自主設(shè)計(jì)了具有高擴(kuò)展性的基于LPC2292嵌入式處理器的嵌入式系統(tǒng)應(yīng)用開(kāi)發(fā)平臺(tái)。基于該硬件平臺(tái),可以實(shí)現(xiàn)許多基于ARM架構(gòu)處理器的嵌入式應(yīng)剛而無(wú)需對(duì)硬什系統(tǒng)作出大的改變,如多協(xié)議轉(zhuǎn)換器、CAN(Control Area Network)總線網(wǎng)關(guān)、以太網(wǎng)關(guān)、各種工業(yè)控制應(yīng)用等。并在具體的設(shè)計(jì)實(shí)踐中,總結(jié)出了嵌入式系統(tǒng)硬件平臺(tái)的設(shè)計(jì)原則及設(shè)計(jì)方法。 2.完成了基于CPLD的PCI橋接芯片的同什設(shè)計(jì),在ARM硬件平臺(tái)上成功擴(kuò)展了PCI設(shè)備,成功解決了ARM處理器和PCI從設(shè)備之間通訊的問(wèn)題。 3.完成了對(duì)所開(kāi)發(fā)的嵌入式系統(tǒng)硬件平臺(tái)的測(cè)試工作,完成了基于AT89C51的PCI測(cè)試卡軟硬件設(shè)計(jì)。基于此測(cè)試卡,可以實(shí)現(xiàn)對(duì)系統(tǒng)中的PCI通訊功能進(jìn)行有效測(cè)試,以保證整個(gè)硬件系統(tǒng)正常、高效、穩(wěn)定地運(yùn)行。本系統(tǒng)的設(shè)計(jì)完成,使其可以作為嵌入式應(yīng)用的二次開(kāi)發(fā)或?qū)嶒?yàn)平臺(tái),用于工業(yè)產(chǎn)品開(kāi)發(fā)及高校相關(guān)專業(yè)的實(shí)踐教學(xué)。
標(biāo)簽: CPLD ARM 擴(kuò)展 嵌入式系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-05-22
上傳用戶:sztfjm
隨著信息寬帶化和高速化的發(fā)展,以前的低速PCB已完全不能滿足日益增長(zhǎng)信息化發(fā)展的需要,而高速PCB的出現(xiàn)將對(duì)硬件人員提出更高的要求,僅僅依靠自
標(biāo)簽: Cadence ALlegro PCB 信號(hào)完整性
上傳時(shí)間: 2013-05-22
上傳用戶:julin2009
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1