12位單次采樣,用12864液晶顯示AD電壓值
標(biāo)簽: 430f f149 msp 430 149 AD轉(zhuǎn)換器
上傳時(shí)間: 2016-07-22
上傳用戶:274688376
AD濾波算法函數(shù)模塊說明: 一、該模塊包含濾波算法有:中位值濾波、中位值平均濾波、遞推平均濾波、一階滯后濾波。用戶可根據(jù)項(xiàng)目不同情況選用不同的濾波算法。1.1、中位值濾波:連續(xù)采樣N次(N取奇數(shù)),把N次采樣值按大小排列,取中間值為本次有效值。適用范圍能有效克服因偶然因素引起的波動(dòng)干擾,對(duì)溫度、液位的變化緩慢的被測(cè)參數(shù)有良好的濾波效果。不過對(duì)流量、速度等快速變化的參數(shù)不宜。1.2、中位值平均濾波:連續(xù)采用N個(gè)數(shù)據(jù),去掉一個(gè)最大值和一個(gè)最小值,然后計(jì)算N-2個(gè)數(shù)據(jù)的算術(shù)平均值。適用范圍:對(duì)應(yīng)偶然出現(xiàn)的脈沖性干擾,可消除由于脈沖干擾所引起的采樣值偏差。但是測(cè)量速度較慢, 比較浪費(fèi)RAM。1.3遞推平均濾波:把連續(xù)取N個(gè)采樣值看成一個(gè)隊(duì)列,隊(duì)列的長(zhǎng)度固定為N,每次采樣到一個(gè)新數(shù)據(jù)放入隊(duì)尾,并扔掉原來隊(duì)首的一次數(shù)據(jù),把隊(duì)列中得N個(gè)數(shù)據(jù)進(jìn)行算術(shù)平均運(yùn)算,就可以獲得新的濾波結(jié)果。適用范圍:對(duì)周期性干擾有良好的抑制作用,平滑度高,適用于高頻振蕩的系統(tǒng)。缺點(diǎn)是靈敏度低,對(duì)偶然出現(xiàn)的脈沖性干擾的抑制作用較差,不易消除由于脈沖干擾所引起的采樣值偏差,不適用于脈沖干擾比較嚴(yán)重的場(chǎng)合。1.4、一階滯后濾波:對(duì)周期性干擾具有良好的抑制作用,適用于波動(dòng)頻率較高得場(chǎng)合。缺點(diǎn)就是相位滯后,靈敏度低,滯后程度取決于a的大小,不能消除濾波頻率高于采樣頻率1/2的干擾信號(hào)。本次濾波結(jié)果result=(1-a)*本次采樣值+a*上次值。a=(0~1)
上傳時(shí)間: 2022-07-28
上傳用戶:
改善WEDM-HS 加工表面粗糙度值的工藝探討
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
能量變換器是一種新型高壓發(fā)電機(jī),采用高壓交聯(lián)聚乙烯(XLPE)電纜作為定子繞組,這種革新結(jié)構(gòu)使其能夠輸出高電壓,從而可以直接并網(wǎng)。因此,對(duì)能量變換器的運(yùn)行進(jìn)行系統(tǒng)地研究是極為必要的。本文針對(duì)能量變換器小值振蕩和穩(wěn)定性進(jìn)行了深入地研究。 本文首先介紹了能量變換器的發(fā)展背景和國(guó)內(nèi)外的研究現(xiàn)狀,詳盡分析了研究大型同步發(fā)電機(jī)和能量變換器穩(wěn)定性的意義。 然后,本文對(duì)能量變換器靜態(tài)穩(wěn)定運(yùn)行進(jìn)行了分析,建立了能量變換器靜態(tài)穩(wěn)定運(yùn)行時(shí)的數(shù)學(xué)模型,推導(dǎo)出了能量變換器靜態(tài)穩(wěn)定功率特性和靜態(tài)穩(wěn)定功率極限的表達(dá)式。并分析了勵(lì)磁調(diào)節(jié)對(duì)能量變換器靜態(tài)功率特性的影響,應(yīng)用對(duì)比研究的方法,證明了能量變換器的靜態(tài)穩(wěn)定儲(chǔ)備系數(shù)和靜態(tài)穩(wěn)定功率極限都比傳統(tǒng)同步發(fā)電機(jī)高。 本文同時(shí)結(jié)合能量變換器樣機(jī)參數(shù),系統(tǒng)分析了其穩(wěn)態(tài)小值振蕩的物理過程,推導(dǎo)了能量變換器小值振蕩時(shí)的整步轉(zhuǎn)矩系數(shù)、阻尼轉(zhuǎn)矩系數(shù)和電流、轉(zhuǎn)矩、電磁功率各微變量的表達(dá)式,并通過仿真分析,歸納出了不計(jì)定子電阻和線路阻抗時(shí)能量變換器相應(yīng)微變量的變化規(guī)律。此外,本文對(duì)考慮勵(lì)磁調(diào)節(jié)作用時(shí)小值振蕩各微變量的變化進(jìn)行了仿真研究,給出了此狀態(tài)下相應(yīng)微變量的變化規(guī)律。 最后,本文對(duì)能量變換器系統(tǒng)在線路發(fā)生單相短路、相間短路和兩相接地短路故障時(shí)的物理過程進(jìn)行了分析,繪制了能量變換器正常運(yùn)行和故障運(yùn)行時(shí)的電氣圖與等值電路,結(jié)合等值電路推導(dǎo)了能量變換器相應(yīng)故障狀態(tài)下的功率表達(dá)式,并通過仿真分析與對(duì)比研究,給出了能量變換器系統(tǒng)在線路發(fā)生單相短路、相間短路和兩相接地短路故障時(shí)的極限切除時(shí)間,得到了能量變換器的動(dòng)態(tài)穩(wěn)定極限。 本文所得結(jié)論對(duì)能量變換器合理可靠的設(shè)計(jì)及運(yùn)行提供了依據(jù),具有一定的理論意義和實(shí)用價(jià)值。
上傳時(shí)間: 2013-04-24
上傳用戶:qqiang2006
采用軟件校正的TMS320f2812內(nèi)置ADC采樣值方案
上傳時(shí)間: 2013-08-02
上傳用戶:wang5829
帶24位AD轉(zhuǎn)換的51單片機(jī)MSC1210及其應(yīng)用,介紹DALLAS的51單片機(jī)
上傳時(shí)間: 2013-05-24
上傳用戶:brucewan
STC單片機(jī)AD轉(zhuǎn)換子程序,采用C語言編寫,姚公的匯編看起來費(fèi)勁兒,還有內(nèi)部EEPROM的讀寫
標(biāo)簽: STC-AD-EEPROM 15883879
上傳時(shí)間: 2013-07-10
上傳用戶:111111112
基于at89c52單片機(jī),用ad芯片lm358,測(cè)量模擬電壓
上傳時(shí)間: 2013-04-24
上傳用戶:腳趾頭
數(shù)字存儲(chǔ)示波器在儀器儀表領(lǐng)域中占有重要的地位,應(yīng)用范圍相當(dāng)廣泛,所以對(duì)示波器的研制有重要的理論和實(shí)際意義。本文針對(duì)數(shù)字存儲(chǔ)示波器的設(shè)計(jì)進(jìn)行了深入的研究,旨在研制出100MHz帶寬的數(shù)字存儲(chǔ)示波器。 從各個(gè)方面考慮,選用了DSP、FPGA和單片機(jī)的方案來設(shè)計(jì)整個(gè)系統(tǒng)。整個(gè)系統(tǒng)采用單通道的方式。信號(hào)進(jìn)來首先經(jīng)過前端的調(diào)理電路把信號(hào)電壓調(diào)整到AD的輸入電壓范圍之內(nèi),這里調(diào)理電路主要是由信號(hào)衰減電路和信號(hào)放大電路所組成。調(diào)理后的信號(hào)再送到AD變換電路里面完成信號(hào)的數(shù)字化。然后把AD轉(zhuǎn)換后的數(shù)據(jù)送到FPGA中,并把數(shù)據(jù)保存到FPGA中的FIFO中,F(xiàn)PGA中的電路主要包括有FIFO、觸發(fā)系統(tǒng)、峰值檢測(cè)、時(shí)基電路等。 DSP處理器主要是用來從FIFO中提取數(shù)據(jù)并進(jìn)行相應(yīng)的處理。因?yàn)镈SP運(yùn)算速度快,所以本文利用DSP來完成濾波和波形重建的時(shí)候的插值算法等功能。然后DSP利用其多緩沖串口把數(shù)據(jù)送到單片機(jī),單片機(jī)把從DSP中發(fā)送過來的數(shù)據(jù)顯示到LCD上,同時(shí)利用單片機(jī)來管理鍵盤等功能。在軟件方面主要完成了程序的一些初始化驅(qū)動(dòng),比如說是FLASH驅(qū)動(dòng)、LCD驅(qū)動(dòng)、DSP串口初始化、FPGA初始化等相關(guān)工作。 由于本文采用FPGA,使得數(shù)字存儲(chǔ)示波器的設(shè)計(jì)比較靈活,容易升級(jí)。可以根據(jù)自己的需要進(jìn)行相關(guān)的改進(jìn),例如對(duì)外圍電路做進(jìn)一步地?cái)U(kuò)展。
標(biāo)簽: FPGA 數(shù)字存儲(chǔ)示波器
上傳時(shí)間: 2013-04-24
上傳用戶:hw1688888
基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實(shí)現(xiàn)PID軟算法的微處理器因?yàn)閺?qiáng)干擾或其他原因而出現(xiàn)故障,會(huì)引起輸出值的大幅度變化或停止響應(yīng)。而FPGA的應(yīng)用可以從本質(zhì)上解決這個(gè)問題。因此,利用FPGA開發(fā)技術(shù),實(shí)現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場(chǎng)合,具有很大的應(yīng)用意義。 首先分析FPGA的內(nèi)部結(jié)構(gòu)特點(diǎn),總結(jié)FPGA設(shè)計(jì)技術(shù)及開發(fā)流程,指出實(shí)現(xiàn)結(jié)構(gòu)優(yōu)化設(shè)計(jì),降低設(shè)計(jì)難度,是擴(kuò)展設(shè)計(jì)功能、提高芯片性能和產(chǎn)品性價(jià)比的關(guān)鍵。控制系統(tǒng)由四個(gè)模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機(jī)接口。其中控制器部分為系統(tǒng)的關(guān)鍵部件。在分析FPGA設(shè)計(jì)結(jié)構(gòu)類型和特點(diǎn)的基礎(chǔ)上,提出一種基于FPGA改進(jìn)型并行結(jié)構(gòu)的PID溫度控制器設(shè)計(jì)方法。在PID算法與FPGA的運(yùn)算器邏輯映像過程中,采用將補(bǔ)碼的加法器代替減法器設(shè)計(jì),增加整數(shù)運(yùn)算結(jié)果的位擴(kuò)展處理,進(jìn)行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運(yùn)算部件。應(yīng)用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結(jié)合設(shè)計(jì)實(shí)現(xiàn)了PID控制器,用Modelsim仿真驗(yàn)證了設(shè)計(jì)結(jié)果的正確性,用Synplify Pro進(jìn)行電路綜合,在Quaitus Ⅱ軟件中實(shí)現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設(shè)計(jì)完成了12位模數(shù)AD轉(zhuǎn)換器、數(shù)據(jù)顯示器、按鍵等相關(guān)外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對(duì)象,以EP1C3T144 FPGA為核心,構(gòu)建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實(shí)驗(yàn)結(jié)果表明,達(dá)到無超調(diào)的穩(wěn)定控制要求,為降低FPGA實(shí)現(xiàn)PID控制器的設(shè)計(jì)難度提供了有效的方法。
上傳時(shí)間: 2013-06-13
上傳用戶:15071087253
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1