本論文研究了開源路由器的實現方法,通過具體的實驗在X O R P 上實現了R I P , O S P F , B G P 等一系列協議,在P A C K E T T R A C E R 上進行了仿真,并對開源路由器進行了性能評價。
標簽: 開源路由器
上傳時間: 2015-02-21
上傳用戶:13666909595
是否要先打開ALLEGRO? 不需要(當然你的機器須有CADENCE系統)。生成完封裝后在你的輸出目錄下就會有幾千個器件(全部生成的話),默認輸出目錄為c:\MySym\. Level里面的Minimum, Nominal, Maximum 是什么意思? 對應ipc7351A的ABC封裝嗎? 是的 能否將MOST, NOMINAL, LEAST三種有差別的封裝在命名上也體現出差別? NOMINAL 的名稱最后沒有后綴,MOST的后綴自動添加“M”,LEAST的后綴自動添加“L”,你看看生成的庫名稱就知道了。(直插件以及特別的器件,如BGA等是沒有MOST和LEAST級別的,對這類器件只有NOMINAL) IC焊盤用長方形好像比用橢圓形的好,能不能生成長方形的? 嗯。。。。基本上應該是非直角的焊盤比矩形的焊盤好,我記不得是AMD還是NS還是AD公司專門有篇文檔討論了這個問題,如果沒有記錯的話至少有以下好處:信號質量好、更省空間(特別是緊密設計中)、更省錫量。我過去有一篇帖子有一個倒角焊盤的SKILL,用于晶振電路和高速器件(如DDR的濾波電容),原因是對寬度比較大的矩形用橢圓焊盤也不合適,這種情況下用自定義的矩形倒角焊盤就比較好了---你可以從網上另外一個DDR設計的例子中看到。 當然,我已經在程序中添加了一選擇項,對一些矩形焊盤可以選擇倒角方式. 剛才試了一下,感覺器件的命名的規范性不是太好,另好像不能生成器件的DEVICE文件,我沒RUN完。。。 這個程序的命名方法基本參照IPC-7351,每個人都有自己的命名嗜好,仍是不好統一的;我是比較懶的啦,所以就盡量靠近IPC-7351了。 至于DEVICE,的選項已經添加 (這就是批量程序的好處,代碼中加一行,重新生產的上千上萬個封裝就都有新東西了)。 你的庫都是"-"的,請問用過ALLEGRO的兄弟,你們的FOOTPRINT認"-"嗎?反正我的ALLEGRO只認"_"(下劃線) 用“-”應該沒有問題的,焊盤的命名我用的是"_"(這個一直沒改動過)。 部分絲印畫在焊盤上了。 絲印的問題我早已知道,只是盡量避免開(我有個可配置的SilkGap變量),不過工作量比較大,有些已經改過,有些還沒有;另外我沒有特別費功夫在絲印上的另一個原因是,我通常最后用AUTO-SILK的來合并相關的層,這樣既方便快捷也統一各個器件的絲印間距,用AUTO-SILK的話絲印線會自動避開SOLDER-MASK的。 點擊allegro后命令行出現E- Can't change to directory: Files\FPM,什么原因? 我想你一定是將FPM安裝在一個含空格的目錄里面了,比如C:\Program Files\等等之類,在自定義安裝目錄的時候該目錄名不能含有空格,且存放生成的封裝的目錄名也不能含有空格。你如果用默認安裝的話應該是不會有問題的, 默認FPM安裝在C:\FPM,默認存放封裝的目錄為C:\MYSYM 0.04版用spb15.51生成時.allegro會死機.以前版本的Allegro封裝生成器用spb15.51生成時沒有死機現象 我在生成MELF類封裝的時候有過一次死機現象,估計是文件操作錯誤導致ALLEGRO死機,原因是我沒有找到在skill里面直接生成SHAPE焊盤的方法(FLASH和常規焊盤沒問題), 查了下資料也沒有找到解決方法,所以只得在外部調用SCRIPT來將就一下了。(下次我再查查看),用SCRIPT的話文件訪問比較頻繁(幸好目前MELF類的器件不多). 解決辦法: 1、對MELF類器件單獨選擇生成,其它的應該可以一次生成。 2、試試最新的版本(當前0.05) 請說明運行在哪類器件的時候ALLEGRO出錯,如果不是在MELF附近的話,請告知,謝謝。 用FPM0.04生成的封裝好像文件都比較大,比如CAPC、RES等器件,都是300多K,而自己建的或采用PCB Libraries Eval生成的封裝一般才幾十K到100K左右,不知封裝是不是包含了更多的信息? 我的每個封裝文件包含了幾個文字層(REF,VAL,TOL,DEV,PARTNUMBER等),SILK和ASSEM也是分開的,BOND層和高度信息,還有些定位線(在DISP層),可能這些越來越豐富的信息加大了生成文件的尺寸.你如果想看有什么內容的話,打開所有層就看見了(或REPORT) 非常感謝 LiWenHui 發現的BUG, 已經找到原因,是下面這行: axlDBChangeDesignExtents( '((-1000 -1000) (1000 1000))) 有尺寸空間開得太大,后又沒有壓縮的原因,現在生成的封裝也只有幾十K了,0.05版已經修復這個BUG了。 Allegro封裝生成器0.04生成do-27封裝不正確,生成封裝的焊盤的位號為a,c.應該是A,B或者1,2才對. 呵呵,DIODE通常管腳名為AC(A = anode, C = cathode) 也有用AK 或 12的, 極少見AB。 除了DIODE和極個別插件以及BGA外,焊盤名字以數字為主, 下次我給DIODE一個選擇項,可以選擇AC 或 12 或 AK, 至于TRANSISTER我就不去區分BCE/CBE/ECB/EBC/GDS/GSD/DSG/DGS/SGD/SDG等了,這樣會沒完沒了的,我將對TRANSISTER強制統一以數字編號了,如果用家非要改變,只得在生成庫后手工修改。
標簽: Footprint Maker 0.08 FPM skill
上傳時間: 2018-01-10
上傳用戶:digitzing
SW3518 是一款高集成度的多快充協議雙口充電芯片, 支持 A+C 口任意口快充輸出, 支持雙口獨立限流。 其集成了 5A 高效率同步降壓變換器, 支持 PPS/PD/QC/AFC/FCP/SCP/PE/SFCP/VOOC等多種快充協議, CC/CV 模式, 以及雙口管理邏輯。 外圍只需少量的器件, 即可組成完整的高性能多快充協議雙口充電解決方案。
標簽: sw3518
上傳時間: 2022-02-17
上傳用戶:
SW3516 是一款高集成度的快充車充芯片, 支持 A+C 口任意口快充輸出, 支持雙口獨立限流。其集成了 5A 高效率同步降壓變換器, 支持 PPS/PD/QC/AFC/FCP/SCP/PE/SFCP/低壓直充等多種快充協議, CC/CV 模式, 以及雙口管理邏輯。 外圍只需少量的器件, 即可組成完整的高性能多快充協議車充解決方案。
標簽: sw3516
上傳時間: 2022-02-17
上傳用戶:kent
RX-8801 SA Features built-in 32.768 kHz DTCXO, High Stability Supports l'C-Bus's high speed mode (400 kHz)Alarm interrupt function for day, date, hour, and minute settings Fixed-cycle timer interrupt function Time update interrupt function32.768 kHz output with OE function Auto correction of leap years Wide interface voltage range: 2.2 V to 5.5 V Wide time-keeping voltage range:1.8 V to 5.5 V Low current consumption: 0.84A/3V (Typ.)is an IC bus interface-compliant real-time clock which includes a 32.768 kHz DTCXO In addition to providing a calendar (year, month, date, day, hour, minute, second) function and a clock counter function, this module provides an abundance of other functions including an alarm function, fixed-cycle timer unction, time update interrupt function, and 32.768 kHz output function.The devices in this module are fabricated via a C-MOS process for low current consumption, which enables ong-term battery back-up.
上傳時間: 2022-06-17
上傳用戶:
SG3525 是一種性能優良、功能齊全和通用性強的單片集成PWM控制芯片,它簡單可靠及使用方便靈活,輸出驅動為推拉輸出形式,增加了驅動能力;內部含有欠壓鎖定電路、軟啟動控制電路、PWM鎖存器,有過流保護功能,頻率可調,同時能限制最大占空比。1)2)內置 5.1 V±1.0%的基準電壓源。實物圖3)芯片內振蕩器。4)具有振蕩器外部同步功能。5)死區時間可調。為了適應驅動快速場效應管的需要,末級采用推拉式工作電路,使開關速度更快,末級輸出或吸入電流最大值可達400mA。6)內設欠壓鎖定電路。當輸入電壓小于 8V 時芯片內部鎖定,停止工作(基準源及必要電路除外),使消耗電流降至小于 2mA。7)比較器的反相輸入端即軟啟動控制端芯片的引腳 8,可外接軟啟動電容。該電容器內部的基準電壓 Uref由恒流源供電,達到2.5V的時間為t=(2.5V/50μA)C,占空比由小到大(50%)變化。8)內置PWM(脈寬調制)。鎖存器將比較器送來的所有的跳動和振蕩信號消除。只有在下一個時鐘周期才能重新置位,系統的可靠性高。
標簽: sg3525
上傳時間: 2022-07-18
上傳用戶:d1997wayne
本文:采用了FPGA方法來模擬高動態(Global Position System GPS)信號源中的C/A碼產生器。C/A碼在GPS中實現分址、衛星信號粗捕和精碼(P碼)引導捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實現電路生成,采用MODELSIM、SYNPLIFY工具分別進行仿真和綜合。
上傳時間: 2013-08-31
上傳用戶:pwcsoft
摘要本文介紹了一種用CPLD設計GPS數字通道相關器中C/A碼產生囂的方法,詳細分析了設計原理并給出了相應的仿真結果.這種設計方法已在我們研制的GPS,GLONASS兼容機中得到實際應用。
上傳時間: 2013-09-01
上傳用戶:wangdean1101
C詞法分析器實現,AOE網絡算法實現,KRUSKAL算法實現,PRIM算法實現,計算機圖形學影線填充算法(鍵盤坐標輸入),計算機圖形學影線填充算法(鼠標輸入),人工智能A*算法實現的C語言程序
上傳時間: 2015-01-05
上傳用戶:hwl453472107
CSL is a programming language with C syntax and comprehensive libraries. The compact scripting engine can also be embedded into your own applications as a powerful macro language. Windows Distribution utilities.
標簽: comprehensive programming libraries scripting
上傳時間: 2013-11-27
上傳用戶:xuanchangri