USB封裝USB封裝USB封裝USB封裝USB封裝
上傳時(shí)間: 2013-04-24
上傳用戶(hù):fairy0212
隨著科學(xué)技術(shù)水平的不斷提高,數(shù)字集成電路被廣泛應(yīng)用。通用串行總線(xiàn)USB(Universal Serial Bus)是計(jì)算機(jī)與外圍設(shè)備互連的標(biāo)準(zhǔn)接口之一,是一種點(diǎn)對(duì)點(diǎn)的通信接口,可同時(shí)支持多個(gè)外圍設(shè)備。USB2.0規(guī)范的通信速率非常高,其峰值可達(dá)480Mbit/s,使得它已經(jīng)成為目前最流行的外設(shè)接口標(biāo)準(zhǔn)。FPGA芯片是今后電子產(chǎn)品發(fā)展的趨勢(shì),帶有USB接口的FPGA系統(tǒng)將有很好的市場(chǎng)需求和發(fā)展前景。 論文主要從研究FPGA的結(jié)構(gòu)、Xilinx公司Spartan3F系列中的XC3S400的引腳功能、了解FPGA開(kāi)發(fā)流程、熟悉USB2.0的通信協(xié)議以及驅(qū)動(dòng)的一些基本知識(shí)入手,目的是完成帶有USB接口的FPGA的PCB板的制作和FPGA內(nèi)部程序的編寫(xiě)以及USB固件的開(kāi)發(fā)。結(jié)合了Cypress公司的上位機(jī),開(kāi)發(fā)了基于USB接口的FPGA和PC機(jī)通信系統(tǒng),能夠進(jìn)行數(shù)據(jù)傳輸。論文研究了Xilinx的3S400芯片的內(nèi)部結(jié)構(gòu)和各個(gè)引腳的功能,設(shè)計(jì)了關(guān)于Xilinx的3S400最小系統(tǒng)電路圖,在Xilinx的FPGA的開(kāi)發(fā)環(huán)境,編寫(xiě)了FPGA的代碼。由于FPGA內(nèi)嵌的USB2.0的內(nèi)核價(jià)格昂貴,需要向生產(chǎn)FPGA的芯片廠(chǎng)商購(gòu)買(mǎi),因此論文選擇了外接USB芯片,雖然增加了PCB板的面積,但其開(kāi)發(fā)成本較低,且技術(shù)成熟,大多數(shù)USB通信研究者進(jìn)行廣泛研究。論文在詳細(xì)介紹了USB2.0的通信協(xié)議,Cypress公司生產(chǎn)的CY7C68013芯片的結(jié)構(gòu),以及其固件的開(kāi)發(fā)基礎(chǔ)上,開(kāi)發(fā)了基于FPGA的USB與PC機(jī)的通信系統(tǒng),該通信系統(tǒng)可以和上位機(jī)進(jìn)行點(diǎn)對(duì)點(diǎn)的數(shù)據(jù)傳輸,為大批量的數(shù)據(jù)通信產(chǎn)品的開(kāi)發(fā)提供了研究和生產(chǎn)的基礎(chǔ)。
標(biāo)簽: FPGA USB 通信系統(tǒng)
上傳時(shí)間: 2013-07-26
上傳用戶(hù):xz85592677
·《自動(dòng)化控制雜志》Nuts.and.Volts.28-03.-.Mar.2007.-.Build.a.Test.Bench.Power.Supply
標(biāo)簽: Supply Build Bench Volts
上傳時(shí)間: 2013-07-05
上傳用戶(hù):Altman
圖像處理技術(shù)應(yīng)用越來(lái)越廣泛,特別是工業(yè)檢測(cè)領(lǐng)域。然而,圖像處理技術(shù)應(yīng)用的基礎(chǔ)是圖像的獲取,為了更加靈活地設(shè)計(jì)各種應(yīng)用產(chǎn)品,本課題研究基于FPGA的面陣 CCD驅(qū)動(dòng)傳輸電路設(shè)計(jì),利用該電路能夠獲取高質(zhì)量、高分辨率的圖像,為后續(xù)的圖像處理技術(shù)應(yīng)用打下基礎(chǔ)。本文首先介紹了研究意義、CCD圖像傳感器的發(fā)展以及FPGA的產(chǎn)生與發(fā)展,接著提出了面陣CCD成像系統(tǒng)總體設(shè)計(jì)方案,然后針對(duì)關(guān)鍵電路的設(shè)計(jì)進(jìn)行詳盡的分析和說(shuō)明,這些電路包括時(shí)序發(fā)生電路、存儲(chǔ)器控制電路、USB接口電路以及電源調(diào)理電路。其中時(shí)序發(fā)生電路主要用于產(chǎn)生CCD正常工作所需的各種時(shí)序信號(hào)以及A/D變換芯片AD9824 所需的工作時(shí)序,這些時(shí)序都是由FPGA產(chǎn)生的,文中給出了FPGA邏輯設(shè)計(jì)的基本過(guò)程以及仿真波形。本系統(tǒng)采用SDRAM緩存圖像信號(hào),為了完成SDRAM的寫(xiě)入、讀出以及定時(shí)刷新,利用FPGA生成存儲(chǔ)器控制電路。系統(tǒng)采用USB接口與計(jì)算機(jī)通信,因此FPGA 中設(shè)計(jì)了相應(yīng)邏輯電路與CY7C68013A USB接口芯片實(shí)現(xiàn)信號(hào)握手及數(shù)據(jù)通信,進(jìn)而與 PC機(jī)通信。為了保證各個(gè)芯片正常工作,設(shè)計(jì)電源調(diào)理電路實(shí)現(xiàn)將輸入5V電源轉(zhuǎn)換成多種電壓向各個(gè)芯片供電。經(jīng)過(guò)初步調(diào)試,并根據(jù)仿真結(jié)果判斷驅(qū)動(dòng)傳輸電路基本達(dá)到設(shè)計(jì)要求。關(guān)鍵詞:FPGA,CCD,A/D變換,SDRAM,USB,驅(qū)動(dòng)時(shí)序
上傳時(shí)間: 2013-04-24
上傳用戶(hù):prczsf
·現(xiàn)在國(guó)內(nèi)網(wǎng)站上流行的USB及RS232接口的PIC全系列編程器.
標(biāo)簽: nbsp Programmer PIC Serial
上傳時(shí)間: 2013-06-22
上傳用戶(hù):thh29
·詳細(xì)說(shuō)明:<<USB 2.0 應(yīng)用系統(tǒng)開(kāi)發(fā)實(shí)例精講>>源代碼,包含MP3播放器、UDISK應(yīng)用實(shí)例、USB鍵盤(pán)、USB數(shù)據(jù)采集儀、USB信號(hào)發(fā)生器的所有源碼。采用AT89C5131作為主控制器開(kāi)發(fā)。文件列表: 程序代碼 ........\MP3 ........\...\MP3.C ........\UDISK &nb
標(biāo)簽: nbsp USB 2.0 應(yīng)用系統(tǒng)
上傳時(shí)間: 2013-06-03
上傳用戶(hù):410805624
·海利普變頻器使用說(shuō)明書(shū)(HLP-A)
標(biāo)簽: HLP-A 海 變頻器 使用說(shuō)明書(shū)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):dongbaobao
·文件列表: DSP+Mp3+USB+FAT12的所有源程序。 ...............................\MP3_Decoder_Project ...............................\...................\cc_build_Debug.log ..................
上傳時(shí)間: 2013-04-24
上傳用戶(hù):1136815862
·《自動(dòng)化控制雜志》Nuts.and.Volts.27-12.-.Dec.2006.-.Build.A.Self-Balancing.Robot
標(biāo)簽: Self-Balancing Build Volts Robot
上傳時(shí)間: 2013-06-23
上傳用戶(hù):thinode
資料->【E】光盤(pán)論文->【E5】英文書(shū)籍->Computer[1].Architecture.a.Quantitative.Approach.3rd.Edition.pdf
標(biāo)簽: Architecture Quantitative Computer Approach
上傳時(shí)間: 2013-07-22
上傳用戶(hù):
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1