亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

64位<b>Jmail</b>組件

  • 基于FPGA技術的高性能AES_CBC算法的實現研究

    AES是美國于2000年10月份確立的高級加密標準,該標準的反饋鏈路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全數據網絡的關鍵,要保證在公眾網上傳輸的信息不被竊取和偷聽,必須對數據進行加密。在不影響網絡性能的前提下,快速實現數據加密/解密,對于開發高性能的安全路由器、安全網關等對數據處理速度要求高的通信設備具有重要的意義。 在目前可查詢的基于FPGA技術實現AESCBC的設計中,最快的加/解密速度達到700Mbps/400MHZ。商用CPU奔騰4主頻3.06,用匯編語言編寫程序,全部資源用于加密解密,最快的加密解密速度可以達到1.4Gbps。但根據國外測試結果表明,即使開發的路由器本身就基于高性能的雙64位MIPS網絡處理器,軟件加密解決方案僅能達到路由器所要求的最低吞吐速率600Mbps。 本文首先研究分析了目前幾種實現AESCBC的方法有缺點的情況下,在深入研究影響硬件快速實現AESCBC難點基礎上,設計出一種適應于報文加密解密的硬件快速實現AESCBC的方案,在設計中采用加密解密和密鑰展開并行工作,實現了在線提供子密鑰。在解密中采用了雙隊列技術,實現了報文解密和子密鑰展開協調工作,提高了解密速度。 本文在quartus全面仿真設計方案的基礎上,全面驗證了硬件實現AESCBC方案的正確性,全面分析了本設計加密解密的性能。并且針對設計中的流水線效率低的問題,提出改善流水線性能的方案,設計出報文級并行加密解密方案,并且給出了硬件實現VPN的初步方案。實現了單一模塊加密速度達到1.16Gbps,單一模塊解密速度達到900Mbps,多個模塊并行工作加密解密速度達到6.4Gbps。 論文最后給出了總結與展望。目前實現的AESCBC算法,只能通過仿真驗證其功能的正確性,還需要下載到芯片上做進一步的驗證。要用硬件實現整個IPSec,還要進一步開發基于FPGA的技術??傊?,為了適應路由器發展的需求,還有很多技術需要研究。

    標簽: AES_CBC FPGA 性能 實現研究

    上傳時間: 2013-05-29

    上傳用戶:wangzhen1990

  • Quaturs_Crack_10.0_SP1_Windows

    首先安裝Quartus II 10.0 SP1(默認是32/64-Bit一起安裝):此軟件在Windows XP和Windows 7的32/64位操作系統下都驗證過了,沒有問題!Windows Vista 32/64因為微軟都放棄了,所以沒有驗證,理論上應該可以正常使用。

    標簽: Quaturs_Crack Windows 10.0 SP

    上傳時間: 2013-04-24

    上傳用戶:ruan2570406

  • Altera-jtag0

    首先安裝Quartus II 10.0 SP1(默認是32/64-Bit一起安裝):此軟件在Windows XP和Windows 7的32/64位操作系統下都驗證過了,沒有問題!Windows Vista 32/64因為微軟都放棄了,所以沒有驗證,理論上應該可以正常使用。

    標簽: Altera-jtag

    上傳時間: 2013-04-24

    上傳用戶:hhkpj

  • 單總線多點溫度測量系統(DS18B20)

    主要在于在系統啟動時能利用二叉樹搜索算法自動掃描單總線上的多個DS18B20,并提取它們各自的64位的ROM-ID號!通過這些ID號,就能對單總線上的多個DS18B20分別進行驅動了。每一行都有詳細的標注,決對能節約你的程序閱讀時間。單片機是51系列哈。如果有不明白的,請加QQ:278742825

    標簽: 18B B20 DS 18

    上傳時間: 2013-04-24

    上傳用戶:star_in_rain

  • progisp下載器及USBasp驅動

    AVR/51 progisp下載器及其USBasp驅動(包含xp/win7 32/64位)

    標簽: progisp USBasp 下載器 驅動

    上傳時間: 2013-07-17

    上傳用戶:waizhang

  • Cadence Allegro 16.6破解Crack+高速下載+教程 Win7下可用

    最新Cadence Allegro 16.6破解版,Windows 7下32位和64位,經實際測試,順利運行,請仔細閱讀安裝說明。 后面附有高速百度網盤下載鏈接,壓縮包中包括破解文件及安裝說明,下面 Cadence16.6的版本個人感覺值得更新,有很多更新真心很實用很強大,但最重要的Display net names的功能的加入實在是感激涕零啊,因為當初從AD轉到Cadence16.3時最不習慣的就是PCB上木有NET顯示啊... 小弟win7安裝時破解方法如下: 具體的步驟: 1、安裝licensemanager,問license時,單擊cancel,然后finish. 2、接下來安裝cadence的product,即第二項,直到結束. 3、在任務管理器中確認一下是否有這兩個進程,有就結束掉,即cdsNameServer.exe和cdsMsgServer.exe,沒有就算了.(電腦開機沒運行過Cadence軟件就不用執行這一步). 5、把破解文件夾crack中LicenseManager文件夾下的pubkey、pubkey.exe和lLicenseManagerPubkey.bat放到Cadence\\LicenseManager目錄下并運行lLicenseManagerPubkey.bat (如果是WIN764位操作系統請把cdslmd.exe文件復制到Cadence\\LicenseManager目錄下覆蓋原文件。其他操作系統不用,直接下一步) 6、把破解文件夾crack里crack\\SPB_16.6\\tools的pubkey、pubkey.exe和Tools.bat放到Cadence\\SPB_16.6\\tools目錄下并運行Tools.bat (注意看一下DOS窗口會不會一閃而過,如果運行差不多一分鐘就說明破解成功) 7、打開破解文件夾crack里LicGen文件夾,然后雙擊licgen.bat生成新的license.lic,習慣上把這license文件拷到桌面上放著. 8.在電腦開始菜單中的程序里找到cadence文件夾,點開再點開License Manager,運行License servers configuration Unilily,彈出的對話框中點browes...指向第7步拷貝到桌面上的license.lic,打開 它(open)再點下一步(next),將Host Name項中主機名改成你的電腦系統里的主機名(完整的計算機名稱),然后點下一步按界面提示直到完成第7步. 9.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點開再點開,運行License client configuration Unility,填入5280@(你的主機名),點下一步(next),最后點finish,完成這第8步. 10.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點開再點開,運行Lm Tools,點Config Services項,Path to the license file項中,點Browes指向c:\\cadence\\License Manager\\license.dat(如果看不見icense.dat,請在類型中下拉選擇DAT類型),打開它 (open)再點Save Service.然后啟動一下服務。到此,破解完成. 11、如果以上步驟都完成了,打開軟件提示找不到證書,請打開環境變量,用戶變量中看看 CDS_LIC_FILE 變量值是否為 5280@(你的主機名),如果沒 CDS_LIC_FILE變量名,請添加一個變量。變量名為CDS_LIC_FILE 變量值為 5280@(你的主機名) 12. 64位操作系統,軟件破解完請把cdslmd.exe文件復制到Cadence\\LicenseManager目錄下覆蓋原文件。 附我用的破解文件,希望給win7安裝不成功的有點幫助

    標簽: Cadence Allegro Crack 16.6

    上傳時間: 2013-07-23

    上傳用戶:

  • 微電腦型數學演算式隔離傳送器

    特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高

    標簽: 微電腦 數學演算 隔離傳送器

    上傳時間: 2014-12-23

    上傳用戶:ydd3625

  • Hyperlynx仿真應用:阻抗匹配

    Hyperlynx仿真應用:阻抗匹配.下面以一個電路設計為例,簡單介紹一下PCB仿真軟件在設計中的使用。下面是一個DSP硬件電路部分元件位置關系(原理圖和PCB使用PROTEL99SE設計),其中DRAM作為DSP的擴展Memory(64位寬度,低8bit還經過3245接到FLASH和其它芯片),DRAM時鐘頻率133M。因為頻率較高,設計過程中我們需要考慮DRAM的數據、地址和控制線是否需加串阻。下面,我們以數據線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導入主芯片DSP的數據線D0腳模型。左鍵點芯片管腳處的標志,出現未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對應管腳。 3http://bbs.elecfans.com/ 電子技術論壇 http://www.elecfans.com 電子發燒友點OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數據線對應管腳和3245的對應管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因為我們使用四層板,在表層走線,所以要選用“Microstrip”,然后點“Value”進行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠直線間距1.4inch,對線長為1.7inch)。現在模型就建立好了。仿真及分析下面我們就要為各點加示波器探頭了,按照下圖紅線所示路徑為各測試點增加探頭:為發現更多的信息,我們使用眼圖觀察。因為時鐘是133M,數據單沿采樣,數據翻轉最高頻率為66.7M,對應位寬為7.58ns。所以設置參數如下:之后按照芯片手冊制作眼圖模板。因為我們最關心的是接收端(DRAM)信號,所以模板也按照DRAM芯片HY57V283220手冊的輸入需求設計。芯片手冊中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(不長于3ns):按下邊紅線路徑配置眼圖模板:低8位數據線沒有串阻可以滿足設計要求,而其他的56位都是一對一,經過仿真沒有串阻也能通過。于是數據線不加串阻可以滿足設計要求,但有一點需注意,就是寫數據時因為存在回沖,DRAM接收高電平在位中間會回沖到2V。因此會導致電平判決裕量較小,抗干擾能力差一些,如果調試過程中發現寫RAM會出錯,還需要改版加串阻。

    標簽: Hyperlynx 仿真 阻抗匹配

    上傳時間: 2013-11-05

    上傳用戶:dudu121

  • 使用簡易閂鎖電路保護電源

    設計時需要過一款簡單、低成本的閂鎖電路 (latch circuit) ?圖一顯示的就是這樣一款電路,基本上是一個可控矽整流器(SCR),結合了一些離散組件,只需低成本的元件便可以提供電源故障保護。

    標簽: 閂鎖電路 保護電源

    上傳時間: 2013-11-11

    上傳用戶:zq70996813

  • 微電腦型數學演算式雙輸出隔離傳送器

    特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設計(Wide input range for auxiliary power) 尺寸小,穩定性高(Dimension small and High stability)

    標簽: 微電腦 數學演算 輸出 隔離傳送器

    上傳時間: 2013-11-24

    上傳用戶:541657925

主站蜘蛛池模板: 凤台县| 赫章县| 马关县| 富裕县| 兰坪| 清水县| 永昌县| 漠河县| 崇仁县| 新泰市| 龙江县| 红河县| 岳阳县| 五大连池市| 福海县| 比如县| 济南市| 宕昌县| 宝清县| 开阳县| 吉林市| 延津县| 卓尼县| 德令哈市| 淮北市| 赤城县| 马龙县| 浮山县| 新巴尔虎左旗| 霍城县| 滨州市| 阳谷县| 桐柏县| 遂宁市| 瓮安县| 肇州县| 泸溪县| 大城县| 广水市| 旬邑县| 宁德市|