地鐵信號設備中輸入輸出設備是信號邏輯和現(xiàn)場設備之間的接口,有著四高(高安全,高可靠,高可維護,高可用)要求,目前信號系統(tǒng)廠家的傳統(tǒng)做法是整個信號系統(tǒng)產(chǎn)品由一家公司來完成,可是隨著技算機技術的快速發(fā)展,邏輯部份目前已可以采用通用COTS產(chǎn)品,而輸入輸出部分還是需要各個信號廠家自己設計和生產(chǎn),因此設計出一款通用型的輸入輸出控制器已成地鐵行業(yè)的發(fā)展方向。 為了滿足以上要求,本文從實際應用角度出發(fā),使信號系統(tǒng)的產(chǎn)品更加的開放透明,設計出基于ARM的地鐵用安全型的智能I/O,從而使信號系統(tǒng)設計可以方便地和現(xiàn)場信號設備接口。 在硬件上采用冗余設計,以ARM為主處理器,整個系統(tǒng)無單點硬件故障,采集部分采用動態(tài)異或輸入設計,驅(qū)動部分采用安全驅(qū)動設計。 基于ARM的地鐵用安全智能I/O嚴格遵循歐洲鐵路信號產(chǎn)品的標準,使系統(tǒng)的安全性,可靠性,可用性和可維護性有了充分的保障。 本文主要介紹了地鐵用安全型智能I/O控制器的設計和實現(xiàn),包括設計思想,具體實施,硬件和軟件的設計等。
上傳時間: 2013-06-12
上傳用戶:ljthhhhhh123
傳統(tǒng)的家電采用各自獨立的工作模式,不同家電之間無法通信,這樣就不能有效地安排各種家電協(xié)同工作,容易造成浪費。同時它們無法自動獲取外界的信息,人們無法對其進行遠程操作,難以滿足現(xiàn)代生活的需求。所以開發(fā)智能化的家電及其控制系統(tǒng)己成為當前的研究熱點。 傳統(tǒng)的電話只能進行語音通信,它存在利用率低、功能有限和安全性不好等缺點。近年來,以ARM為代表的高性能專用微處理器的出現(xiàn),以及Linux、Windows CE等操作系統(tǒng)的完善,使嵌入式技術迅速發(fā)展,這為智能IP電話的研發(fā)提供了軟硬件基礎。 現(xiàn)階段家庭網(wǎng)關接入互聯(lián)網(wǎng)的方式主要為有線接入,因為這種方式網(wǎng)絡性能比無線隱定,延時性相對要小,用它來遠程控制智能家電比無線網(wǎng)要安全可靠。要實現(xiàn)智能家電的網(wǎng)絡化,如果采用PC機進行直接進行控制,或者讓每臺家電接入網(wǎng)絡,這樣成本很高,不利于一般家庭的普及。 為此,筆者采用基于.ARM9芯片、Windows CE 4.2嵌入式操作系統(tǒng)的IP電話作為家電的控制中心,智能家電采用ARM9芯片和linux2.4操作系統(tǒng)。各個智能家電與IP電話采用串口進行通信,IP電話采用網(wǎng)口與因特網(wǎng)通信。這樣可以大量的降低成本,而且通信方式比PLC和藍牙通訊技術更安全可靠。 本文以IP電話與智能家電互聯(lián)為切入點,結合ARM、嵌入式Linux和網(wǎng)絡技術,設計出一種較為完善的IP電話與智能家電的控制系統(tǒng)。采用這種方式,使智能家電集電腦、電信和消費類電子產(chǎn)品的特征于一體,讓家電具有信息的獲取、加工、傳遞等功能,提供全方位的信息交換,幫助家電與外部保持信息交流暢通,這樣可以優(yōu)化人們的生活方式,節(jié)約能源費用資金。 筆者完成了系統(tǒng)硬件和軟件設計,并進行了調(diào)試,驗證了所設計系統(tǒng)的有效性和實用性。并力爭將其拓展成為完善的智能家電控制系統(tǒng)。
上傳時間: 2013-04-24
上傳用戶:F0717007
萬用表檢修彩色電視機開關電源,可以輕松學會維修電視機
上傳時間: 2013-08-02
上傳用戶:vendy
本文首先在介紹多用戶檢測技術的原理以及系統(tǒng)模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據(jù)。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術的接收機結構。 接著,針對WCDMA反向鏈路信道結構,介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數(shù)學公式推導和結構框圖,并仿真研究了用戶數(shù)、擴頻比、信道估計精度等參數(shù)對系統(tǒng)性能的影響。 常規(guī)的干擾抵消是基于chip級上的抵消,需要對用戶信號重構,因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權值、干擾抵消級數(shù)等參數(shù)的最佳取值,并進行了算法性能比較。仿真結果驗證了該算法的有效性。 最后,介紹了WCDMA系統(tǒng)移動臺解復用技術的硬件實現(xiàn),在FPGA平臺上分別實現(xiàn)了與基站和安捷倫8960儀表的互聯(lián)互通。
上傳時間: 2013-07-29
上傳用戶:jiangxin1234
隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡是基于話音傳輸業(yè)務的網(wǎng)絡,已不能適應當前的需求.而建設新的寬帶網(wǎng)絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復用技術是把一個單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據(jù)鏈路上進行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡實現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個數(shù)字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動調(diào)整電路的布局,降低關鍵路徑延時,最終滿足設計要求.
上傳時間: 2013-07-16
上傳用戶:asdkin
SignalTap II 內(nèi)嵌邏輯分析儀是Altera 公司Quartus II 軟件中內(nèi)嵌的一種調(diào)試程序,通過把一段執(zhí)行邏輯分析功能 的代碼和客戶的設計組合在一起編譯、布局布線,完成傳統(tǒng)邏輯分析儀的功能。介紹了SignalTap II 的基本內(nèi)容、實現(xiàn)原理以及 在實際工程中的應用環(huán)境。結合ATM交換矩陣的設計實例,詳細闡述了用SignalTapII 對FPGA 調(diào)試的具體方法和調(diào)試步驟, 以及在工程中的使用全過程。分析比較了該方法與傳統(tǒng)的外置式邏輯分析儀的優(yōu)劣,對SignalTap II 應用條件進行了闡述。
標簽: SignalTapII FPGA 邏輯分析儀 調(diào)試
上傳時間: 2013-07-13
上傳用戶:古谷仁美
最新MDK注冊機(mdk4.13)保用到2022年
上傳時間: 2013-05-18
上傳用戶:gzming
第三代移動通信系統(tǒng)及技術是目前通信領域的研究熱點。本系統(tǒng)采用了第三代移動通信系統(tǒng)的部分關鍵技術,采用直接序列擴頻方式實現(xiàn)多路寬帶信號的碼分復用傳輸。在系統(tǒng)設計中,我們綜合考慮了系統(tǒng)性能要求,功能實現(xiàn)復雜度與系統(tǒng)資源利用率,選擇了并行導頻體制、串行滑動相關捕獲方式、延遲鎖相環(huán)跟蹤機制、導頻信道估計方案和相干解擴方式,并在Quartus軟件平臺上采用VHDL語言,在FPGA芯片CycloneEP1C12Q240C8上完成了系統(tǒng)設計。通過對硬件測試板的測試表明文中介紹的方案和設計方法是可行和有效的。并在測試的基礎上對系統(tǒng)提出了改進意見。
標簽: FPGA 多路 分 通信系統(tǒng)
上傳時間: 2013-06-27
上傳用戶:fzy309228829
人臉識別技術繼指紋識別、虹膜識別以及聲音識別等生物識別技術之后,以其獨特的方便、經(jīng)濟及準確性而越來越受到世人的矚目。作為人臉識別系統(tǒng)的重要環(huán)節(jié)—人臉檢測,隨著研究的深入和應用的擴大,在視頻會議、圖像檢索、出入口控制以及智能人機交互等領域有著重要的應用前景,發(fā)展速度異常迅猛。 FPGA的制造技術不斷發(fā)展,它的功能、應用和可靠性逐漸增加,在各個行業(yè)也顯現(xiàn)出自身的優(yōu)勢。FPGA允許用戶根據(jù)自己的需要來建立自己的模塊,為用戶的升級和改進留下廣闊的空間。并且速度更高,密度也更大,其設計方法的靈活性降低了整個系統(tǒng)的開發(fā)成本,F(xiàn)PGA 設計成為電子自動化設計行業(yè)不可缺少的方法。 本文從人臉檢測算法入手,總結基于FPGA上的嵌入式系統(tǒng)設計方法,使用IBM的Coreconnect掛接自定義模塊技術。經(jīng)過訓練分類器、定點化、以及硬件加速等方法后,能夠使人臉檢測系統(tǒng)在基于Xilinx的Virtex II Pro開發(fā)板上平臺上,達到實時的檢測效果。本文工作和成果可以具體描述如下: 1. 算法分析:對于人臉檢測算法,首先確保的是檢測率的準確性程度。本文所采用的是基于Paul Viola和Michael J.Jones提出的一種基于Adaboost算法的人臉檢測方法。算法中較多的是積分圖的特征值計算,這便于進一步的硬件設計。同時對檢測算法進行耗時分析確定運行速度的瓶頸。 2. 軟硬件功能劃分:這一步考慮市場可以提供的資源狀況,又要考慮系統(tǒng)成本、開發(fā)時間等諸多因素。Xilinx公司提供的Virtex II Pro開發(fā)板,在上面有可以供利用的Power PC處理器、可擴展的存儲器、I/O接口、總線及數(shù)據(jù)通道等,通過分析可以對算法進行細致的劃分,實現(xiàn)需要加速的模塊。 3. 定點化:在Adaboost算法中,需要進行大量的浮點計算。這里采用的方法是直接對數(shù)據(jù)位進行操作它提取指數(shù)和尾數(shù),然后對尾數(shù)執(zhí)行移位操作。 4. 改進檢測用的級聯(lián)分類器的訓練,提出可以迅速提高分類能力、特征數(shù)量大大減小的一種訓練方法。 5. 最后對系統(tǒng)的整體進行了驗證。實驗表明,在視頻輸入輸出接入的同時,人臉檢測能夠達到17fps的檢測速度,并且獲得了很好的檢測率以及較低的誤檢率。
標簽: FPGA 人臉檢測 系統(tǒng)設計
上傳時間: 2013-04-24
上傳用戶:大融融rr
在很多高精度計算場合需要采用浮點運算。過去用門電路進行各種運算通常為定點運算,但其計算精度有限。隨著現(xiàn)場可編程門陣(FPGA)的迅速發(fā)展,可以采用FPGA實現(xiàn)浮點運算。 本文首先介紹定點數(shù)和浮點數(shù)的格式,完成基于FPGA的幾種常用浮點運算器的VHDL設計,包括浮點數(shù)與定點數(shù)之間的相互轉換,浮點加法器、減法器、乘法器以及除法器。在這些浮點運算單元電路中采用多級流水線技術,并在某些方面優(yōu)化算法,提高了運算器的性能。在此基礎上討論浮點運算器的應用,通過調(diào)用自主開發(fā)的浮點乘、加模塊設計浮點FIR濾波器,并將其應用于正交中頻采樣,結果表明浮點運算的正交中頻采樣可以得到更高的鏡頻抑制比。最后應用浮點運算模塊設計浮點FFT處理器,在FPGA中實現(xiàn)高精度的FFT處理。
上傳時間: 2013-05-20
上傳用戶:hechao3225