5分鐘學會使用CPLD,經典資料,有想學習CPLD的朋友有福了
標簽: CPLD 分
上傳時間: 2013-08-22
上傳用戶:xmsmh
JTAG CPLD實現源代碼,比用簡單并口調試器快5倍以上。\r\n以前總覺得簡單的并口jtag板速度太慢,特別是調試bootloader的時候,簡直難以忍受。最近沒什么事情,于是補習了幾天vhdl,用cpld實現了一個快速的jtag轉換板。cpld用epm7128stc100-15,晶振20兆,tck頻率5兆。用sjf2410作測試,以前寫50k的文件用時5分鐘,現在則是50秒左右。tck的頻率還可以加倍,但是不太穩定,而且速度的瓶頸已經不在tck這里,而在通訊上面了。\r\n
標簽: JTAG CPLD 源代碼
上傳時間: 2013-09-04
上傳用戶:LANCE
orcad10.5總是裝不上,最近找了個詳細的安裝說明,包括每一步的詳細截圖,適合想安裝1.5版本的朋友使用
標簽: orcad 10.5
上傳時間: 2013-09-09
上傳用戶:kernor
Protel for Windows v1.5 軟件為例來介紹一下高頻電路布線時. Protel 軟件 能提供的一些特殊對策 ...Protel for WindowsV1.5 能提供16 個銅線層和4 個. 電源層 合理選擇層數能大幅度降低印板尺寸能充分利用中間層來設置屏蔽 ...\r\n
標簽: Windows Protel 1.5 for
上傳時間: 2013-09-20
上傳用戶:子虛烏有
keil C 與proteus環境下仿真單片機開發的5個實例,是單片機嵌入式開發的極有價值的參考資料。其中包括了流水燈、走馬燈、1602液晶屏驅動、ds1302、max7221的仿真開發實例,包括c語言代碼。
標簽: proteus keil 環境 仿真
上傳時間: 2013-09-30
上傳用戶:fanboynet
很多網友渴望自己設計電路原理圖(SCH)、電路板(PCB),同時希望從原始SCH到PCB自動布線、再到成品PCB電路板的設計周期可以縮短到1天以內!是不是不可能呢?當然不是,因為現在的EDA軟件已經達到了幾乎無所不能的地步!由于電子很重實踐,可以說,不曾親自設計過PCB電路板的電子工程師,幾乎是不可想象的。 很多電子愛好者都有過學習PROTEL的經歷,本人也是一樣,摸索的學習,耐心的體會,充分的體會什么是成功之母。不希望大家把不必要的時間浪費在學習PROTEL的初期操作上,在這里做這個教程是為了給渴望快速了解和操作PROTEL的初學者們一個走捷徑的機會,教程大家都可以看到,可以省走很多不必要的彎路及快速建立信心,網絡的魅力之一就在于學習的效率很高。由于本人的水平很有限,所以教程做的比較淺,就是教大家:1.畫畫簡單的原理圖(SCH)2.學會創建SCH零件 2.把原理圖轉換成電路板(PCB) 3.對PCB進行自動布線 4.學會創建PCB零件庫 5.學會一些常用的PCB高級技巧。鑒于此,如果您這方面已經是水平很高的專業人士,無需看此教程。 同時也愿這些簡單的圖片教程可以使大家在今后的電子電路設計之路上所向披靡。 關于教程涉及軟件版本:此教程采用的樣板軟件是PROTEL99SE漢化版,99SE是PROTEL家族中目前最穩定的版本,功能強大。采用了*.DDB數據庫格式保存文件,所有同一工程相關的SCH、PCB等文件都可以在同一*.DDB數據庫中并存,非??茖W,利于集體開發和文件的有效管理。還有一個優點就是自動布線引擎很強大。在雙面板的前提下,可以在很短的時間內自動布通任何的超復雜線路! 關于軟件的語言:采用的是主菜單漢化版,有少量的深層對話框是英文的,重要的細節部分都在教程中作了中文注釋,希望大家不要對少量的英文抱有恐懼的心理,敢于勝利是學習的一個前提。再就是不要太急于求成,有一顆平常心可以避免欲速則不達的問題。我可以向大家保證,等大家學會了自動布線,就會對設計PCB信心百倍。 5天(每天2小時),你就可以搞定PROTEL99SE的常規操作了。
標簽: PROTEL 99 SE 圖文教程
上傳時間: 2013-11-18
上傳用戶:wpwpwlxwlx
請注意軟件勿用于商業用途,否則后果自負!請不要做拿手黨,好用大家享!頂起吧!解壓不成功時請把你們解壓軟件升級到最新版本! 附件也有本人學習PADS9.3、CadenceAllegro16.5、orcad軟件以及教程一塊上傳,下載時最好不要用第三方軟件,直接保存就可以了。 PADS9.3安裝說明(兼容win7、xp): 1.參考“PADS9.3圖文安裝方法(WIN7_XP)”完成軟件安裝。 2.參考“PADS9.3”完成破解!破解需要dos環境下完成,具體操作步驟教程有。 3.安裝目錄和源文件都不能是中文目錄 CadenceAllegro16.5(兼容win7、xp)兩個文件下載完成才能解壓,: 1.參考“真正的cadence_16.5_破解方法”按照操作步驟即可。 2.安裝目錄和源文件都不能是中文目錄 注意!??! 如果破解不成功有可能破解文件壞掉了,請把“Cadence_Allegro16.5crack-修正破解方法”文件解壓,用里面破解文件重新破解一遍!
標簽: CadenceAllegro PADS 16.5 win7
上傳時間: 2013-12-22
上傳用戶:butterfly2013
介紹了一種基于低壓、寬帶、軌對軌、自偏置CMOS第二代電流傳輸器(CCII)的電流模式積分器電路,能廣泛應用于無線通訊、射頻等高頻模擬電路中。通過采用0.18 μm工藝參數,進行Hspice仿真,結果表明:電流傳輸器電壓跟隨的線性范圍為-1.04~1.15 V,電流跟隨的線性范圍為-9.02~6.66 mA,iX/iZ的-3 dB帶寬為1.6 GHz。輸出信號的幅度以20dB/decade的斜率下降,相位在低于3 MHz的頻段上保持在90°。
標簽: 電流傳輸器 積分器
上傳時間: 2014-06-20
上傳用戶:lvchengogo
§5.1 頻率響應概述 §5.2 晶體管的高頻等效模型 §5.3 場效應管的高頻等效模型 §5.4 單管放大電路的頻率響應 §5.5 多級放大電路的頻率響應 §5.6 集成運放的頻率響應和頻率補償 §5.7 頻率響應與階躍響應
標簽: 放大電路 頻率響應
上傳時間: 2013-11-12
上傳用戶:CHENKAI
采用微波仿真軟件AWR對電路結構進行了優化和仿真,結果顯示,在5~12 GHz頻帶內,復合晶體管結構的輸出阻抗值更穩定,帶寬得到有效擴展,最高增益達到11 dB,帶內波動<0.5 dB,在9 GHz工作頻率時,其1 dB壓縮點處的輸出功率為26 dBm。
標簽: GHz 12 復合管 功率
上傳時間: 2013-11-04
上傳用戶:marten
蟲蟲下載站版權所有 京ICP備2021023401號-1