亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

4位布斯乘法器模塊及測試模塊

  • [VHDL經典設計26例]--在xilinx芯片上調試通過--[01--1位全加器][02--2選1多路選擇器][03--8位硬件加法器][04--7段數碼顯示譯碼器][05--8位串入并出寄存器][

    [VHDL經典設計26例]--在xilinx芯片上調試通過--[01--1位全加器][02--2選1多路選擇器][03--8位硬件加法器][04--7段數碼顯示譯碼器][05--8位串入并出寄存器][6--8位并入串出寄存器][7--內部三態總線][8--含清零和同步時鐘使能的4位加法計數器][9--數控分頻器][10--4位十進制頻率計][11--譯碼掃描顯示電路][12--用狀態機實現序列檢測器的設計][13--用狀態機對ADC0832電路控制實現SIN函數發生器][14--用狀態機實現ADC0809的采樣電路設計][15--DMA方式A/D采樣控制電路設計][16--硬件電子琴][17--樂曲自動演奏][18--秒表][19--移位相加8位硬件乘法器][20--VGA圖像顯示控制器(彩條)][21--VGA圖像顯示控制器][22--等精度頻率計][23--模擬波形發生器][24--模擬示波器][25--通用異步收發器(UART)][26--8位CPU設計(COP2000)]

    標簽: xilinx VHDL 01 02

    上傳時間: 2014-09-06

    上傳用戶:han_zh

  • Multisim仿真Multisim數電模電仿真實例源碼100例

    Multisim仿真Multisim數電模電仿真實例源碼100例,08數控本二 07.ms1010-10-4串聯型直流穩壓電路(2).ms724小時時鐘(full)改.ms104位數字頻率計.ms10559.ms10ADC電壓顯示1.ms12BIN2BCD電路.ms10FM解調.ms14FM解調.ms14 (Security copy)LED調光電路.pdsprjLM324簡-易-電-子-琴-.ms10MC1496應用2.ms10Multisim 13.0仿真OP07CP兩級放大.rarMUltisim 仿真作品集.zipOCL功率放大器電路.ms12OP07CP兩級差動放大.ms13TL494 5V DC-DC.ms14UC3843升壓控制電路.ms14UC3843芯片的DC-DC升壓電路.ms14XUNKE936防靜電焊臺電路圖.ms12zhongji電路.ms10三極管單按鈕開關電路.ms10三極管線性穩壓電路.ms10三相電源錯相、斷相保護電路.ms10乘法器.ms14交流電源防盜報警器.ms14交通信號燈_X.ms12交通燈(74LS163、74LS153、74LS74).ms13倒計時定時器 (1).ms10倒計時定時器.ms10倒計時定時器A【74LS161 74LS192】.ms10六路20秒聲光顯示計分搶答器.ms14減法.ms12四種波形發生器-741.ms14四路20秒聲光顯示計分搶答器.ms14四路帶計分系統搶答器.rar四路流水燈.ms10四階帶通濾波.ms14四階帶通濾波.ms14 (Security copy)多色流水燈.ms10字發生+共陽數碼管顯示電路.ms10小信號放大電路.ms10差分比例電路+比例放大.ms14搶答器 (1).ms10搶答器.ms10數字時鐘設計2.ms12數字電子鐘仿真電路圖.ms10數字電子鐘仿真電路圖2X.ms10數字鐘X.ms10數字頻率計(帶量程).ms14數字頻率計.ms10李薩如圖.ms10模擬打兵乓球電路.ms10汽車尾燈控制電路2.ms10汽車尾燈顯示控制電路.ms10汽車指示燈設計孫昱.docx混沌電路.ms10火災報警.jpg電容測量電路.ms10電機正反轉接觸器應用.ms12電路2.ms10電路3.ms10電風扇.ms10簡易洗衣機.ms10簡易洗衣機2.ms10簡易洗衣機2當.ms14籃球30秒計時器_X.ms13設計1.ms14設計2.ms14設計2.ms14 (Security copy)設計201405292100八路搶答器.ms10設計201405301500骰子模擬電路.ms10設計201406252300多色流水燈.ms10設計21.ms14設計3.ms14設計3.ms14 (Security copy)路燈節能控制.ms10輸出電壓可調的穩壓源.ms14輸出電壓可調的穩壓源.ms14 (Security copy)鎖相環.ms7音量控制電路.ms10音頻IRF610耳放.ms13音頻功率放大器.ms14

    標簽: multisim

    上傳時間: 2021-12-12

    上傳用戶:

  • 數字邏輯電路的ASIC設計.pdf.rar

    書名:數字邏輯電路的ASIC設計/實用電子電路設計叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學出版社 原價:30.00 出版日期:2004-9-1 ISBN:9787030133960 字數:348000 頁數:293 印次: 版次:1 紙張:膠版紙 開本: 商品標識:8901735 編輯推薦 -------------------------------------------------------------------------------- 內容提要 -------------------------------------------------------------------------------- 本書是“實用電子電路設計叢書”之一。本書以實現高速高可靠性的數字系統設計為目標,以完全同步式電路為基礎,從技術實現的角度介紹ASIC邏輯電路設計技術。內容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計數器、定序器設計及應用等,并介紹了實現最佳設計的各種工程設計方法。 本書可供信息工程、電子工程、微電子技術、計算技術、控制工程等領域的高等院校師生及工程技術人員、研制開發人員學習參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設計=更高可靠性設計方法的實現 1.1 面向高性能系統的設計 1.2 同步電路的不足 1.3 同步電路設計 1.4 ASIC機能設計方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識 2.2 加法電路及其構成方法 2.3 其他輸入信號為3位的邏輯單元 2.4 復合邏輯門電路的調整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設計 4.1 選擇器、解碼器、編碼器 4.2 比較和運算電路的設計 第5章 計數器電路的設計 5.1 計數器設計的基礎 5.2 各種各樣的計數器設計 5.3 LFSR(M系列發生器)的設計 第6章 江遜計數器 6.1 設計高可靠性的江遜計數器 6.2 沖刷順序的組成 第7章 定序器設計 7.1 定序器電路設計的基礎知識 7.2 把江遜計數器制作成狀態機 7.3 一比特熱位狀態機與江遜狀態機 7.4 跳躍動作的設計 第8章 定序器的高可靠化技術 8.1 高可靠性定序器概述 8.2 關注高可靠性江遜狀態機 第9章 定序器的應用設計 9.1 軟件處理與硬件處理 9.2 自動扶梯的設計 9.3 信號機的設計 9.4 數碼存錢箱的設計 9.5 數字鎖相環的設計 第10章 實現最佳設計的方法 10.1 如何杜絕運行錯誤的產生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設定 參考文獻

    標簽: ASIC 數字邏輯電路

    上傳時間: 2013-06-15

    上傳用戶:龍飛艇

  • 基于FPGA/CPLD實現的FFT算法與仿真分析

    可編程邏輯器件FPGA(現場可編程門陣列)和CPLD(復雜可編程邏輯器件)越來越多的應用于數字信號處理領域,與傳統的ASIC(專用集成電路)和DSP(數字信號處理器)相比,基于FPGA和CPLD實現的數字信號處理系統具有更高的實時性和可嵌入性,能夠方便地實現系統的集成與功能擴展。 FFT的硬件結構主要包括蝶形處理器、存儲單元、地址生成單元與控制單元。本文提出的算法在蝶形處理器內引入流水線結構,提高了FFT的運算速度。同時,流水線寄存器能夠寄存蝶形運算中的公共項,這樣在設計蝶形處理器時只用到了一個乘法器和兩個加法器,降低了硬件電路的復雜度。 為了進一步提高FFT的運算速度,本文在深入研究各種乘法器算法的基礎上,為蝶形處理器設計了一個并行乘法器。在實現該乘法器時,本文采用改進的布斯算法,用以減少部分積的個數。同時,使用華萊士樹結構和4-2壓縮器對部分積并行相加。 本文以32點復數FFT為例進行設計與邏輯綜合。通過設計相應的存儲單元,地址生成單元和控制單元完成FFT電路。電路的仿真結果與軟件計算結果相符,證明了本文所提出的算法的正確性。 另外,本文還對設計結果提出了進一步的改進方案,在乘法器內加入一級流水線寄存器,使FFT的速度能夠提高到當前速度的兩倍,這在實時性要求較高的場合具有極高的實用價值。

    標簽: FPGA CPLD FFT 算法

    上傳時間: 2013-07-18

    上傳用戶:wpt

  • 采用MSP430設計的12位心電(ECG)放大器

    采用MSP430設計的12位心電(ECG)放大器 摘要:本文介紹了心電放大器的基本電路構成,以及采用公司的系列單片機對心電信號進行模數轉換處理的方法,還著重探討了采用帶硬件乘法器的系列單片機對心電信號進行濾波處理的方法,并給出了相應的實驗結果。人體心肌產生的電信號傳導到體表之后,由于在體表分布的不同而產生電位差,將這種電壓只有級別的電位差放大并繪制成圖,就得到了心電圖()。心電圖在心血管疾病的臨床診斷中有非常重要的作用。通常采用的心電圖按照導聯數分有單導聯,三導聯,五導聯以及十二導聯等等;按照精度分常用的有位和位精度等等。單導聯,精度低的心電圖常用于進行心電監控以及心率測量。位高精度的心電圖由于可以反映出心電的細微變化,被更加廣泛地應用于臨床診斷、心電分析等地方

    標簽: MSP 430 ECG 放大器

    上傳時間: 2014-12-27

    上傳用戶:yeling1919

  • MSP430系列超低功耗16位單片機原理與應用

    MSP430系列超低功耗16位單片機原理與應用TI公司的MSP430系列微控制器是一個近期推出的單片機品種。它在超低功耗和功能集成上都有一定的特色,尤其適合應用在自動信號采集系統、液晶顯示智能化儀器、電池供電便攜式裝置、超長時間連續工作設備等領域。《MSP430系列超低功耗16位單片機原理與應用》對這一系列產品的原理、結構及內部各功能模塊作了詳細的說明,并以方便工程師及程序員使用的方式提供軟件和硬件資料。由于MSP430系列的各個不同型號基本上是這些功能模塊的不同組合,因此,掌握《MSP430系列超低功耗16位單片機原理與應用》的內容對于MSP430系列的原理理解和應用開發都有較大的幫助。《MSP430系列超低功耗16位單片機原理與應用》的內容主要根據TI公司的《MSP430 Family Architecture Guide and Module Library》一書及其他相關技術資料編寫。  《MSP430系列超低功耗16位單片機原理與應用》供高等院校自動化、計算機、電子等專業的教學參考及工程技術人員的實用參考,亦可做為應用技術的培訓教材。MSP430系列超低功耗16位單片機原理與應用 目錄  第1章 MSP430系列1.1 特性與功能1.2 系統關鍵特性1.3 MSP430系列的各種型號??第2章 結構概述2.1 CPU2.2 代碼存儲器?2.3 數據存儲器2.4 運行控制?2.5 外圍模塊2.6 振蕩器、倍頻器和時鐘發生器??第3章 系統復位、中斷和工作模式?3.1 系統復位和初始化3.2 中斷系統結構3.3 中斷處理3.3.1 SFR中的中斷控制位3.3.2 外部中斷3.4 工作模式3.5 低功耗模式3.5.1 低功耗模式0和模式13.5.2 低功耗模式2和模式33.5.3 低功耗模式43.6 低功耗應用要點??第4章 存儲器組織4.1 存儲器中的數據4.2 片內ROM組織4.2.1 ROM表的處理4.2.2 計算分支跳轉和子程序調用4.3 RAM與外圍模塊組織4.3.1 RAM4.3.2 外圍模塊--地址定位4.3.3 外圍模塊--SFR??第5章 16位CPU?5.1 CPU寄存器5.1.1 程序計數器PC5.1.2 系統堆棧指針SP5.1.3 狀態寄存器SR5.1.4 常數發生寄存器CG1和CG2?5.2 尋址模式5.2.1 寄存器模式5.2.2 變址模式5.2.3 符號模式5.2.4 絕對模式5.2.5 間接模式5.2.6 間接增量模式5.2.7 立即模式5.2.8 指令的時鐘周期與長度5.3 指令集概述5.3.1 雙操作數指令5.3.2 單操作數指令5.3.3 條件跳轉5.3.4 模擬指令的簡短格式5.3.5 其他指令5.4 指令分布??第6章 硬件乘法器?6.1 硬件乘法器的操作6.2 硬件乘法器的寄存器6.3 硬件乘法器的SFR位6.4 硬件乘法器的軟件限制6.4.1 硬件乘法器的軟件限制--尋址模式6.4.2 硬件乘法器的軟件限制--中斷程序??第7章 振蕩器與系統時鐘發生器?7.1 晶體振蕩器7.2 處理機時鐘發生器7.3 系統時鐘工作模式7.4 系統時鐘控制寄存器7.4.1 模塊寄存器7.4.2 與系統時鐘發生器相關的SFR位7.5 DCO典型特性??第8章 數字I/O配置?8.1 通用端口P08.1.1 P0的控制寄存器8.1.2 P0的原理圖8.1.3 P0的中斷控制功能8.2 通用端口P1、P28.2.1 P1、P2的控制寄存器8.2.2 P1、P2的原理圖8.2.3 P1、P2的中斷控制功能8.3 通用端口P3、P48.3.1 P3、P4的控制寄存器8.3.2 P3、P4的原理圖8.4 LCD端口8.5 LCD端口--定時器/端口比較器??第9章 通用定時器/端口模塊?9.1 定時器/端口模塊操作9.1.1 定時器/端口計數器TPCNT1--8位操作9.1.2 定時器/端口計數器TPCNT2--8位操作9.1.3 定時器/端口計數器--16位操作9.2 定時器/端口寄存器9.3 定時器/端口SFR位9.4 定時器/端口在A/D中的應用9.4.1 R/D轉換原理9.4.2 分辨率高于8位的轉換??第10章 定時器?10.1 Basic Timer110.1.1 Basic Timer1寄存器10.1.2 SFR位10.1.3 Basic Timer1的操作10.1.4 Basic Timer1的操作--LCD時鐘信號fLCD?10.2 8位間隔定時器/計數器10.2.1 8位定時器/計數器的操作10.2.2 8位定時器/計數器的寄存器10.2.3 與8位定時器/計數器有關的SFR位10.2.4 8位定時器/計數器在UART中的應用10.3 看門狗定時器11.1.3 比較模式11.1.4 輸出單元11.2 TimerA的寄存器11.2.1 TimerA控制寄存器TACTL11.2.2 捕獲/比較控制寄存器CCTL11.2.3 TimerA中斷向量寄存器11.3 TimerA的應用11.3.1 TimerA增計數模式應用11.3.2 TimerA連續模式應用11.3.3 TimerA增/減計數模式應用11.3.4 TimerA軟件捕獲應用11.3.5 TimerA處理異步串行通信協議11.4 TimerA的特殊情況11.4.1 CCR0用做周期寄存器11.4.2 定時器寄存器的啟/停11.4.3 輸出單元Unit0??第12章 USART外圍接口--UART模式?12.1 異步操作12.1.1 異步幀格式12.1.2 異步通信的波特率發生器12.1.3 異步通信格式12.1.4 線路空閑多處理機模式12.1.5 地址位格式12.2 中斷與控制功能12.2.1 USART接收允許12.2.2 USART發送允許12.2.3 USART接收中斷操作12.2.4 USART發送中斷操作12.3 控制與狀態寄存器12.3.1 USART控制寄存器UCTL12.3.2 發送控制寄存器UTCTL12.3.3 接收控制寄存器URCTL12.3.4 波特率選擇和調制控制寄存器12.3.5 USART接收數據緩存URXBUF12.3.6 USART發送數據緩存UTXBUF12.4 UART模式--低功耗模式應用特性12.4.1 由UART幀啟動接收操作12.4.2 時鐘頻率的充分利用與UART模式的波特率12.4.3 節約MSP430資源的多處理機模式12.5 波特率的計算??第13章 USART外圍接口--SPI模式?13.1 USART的同步操作13.1.1 SPI模式中的主模式--MM=1、SYNC=113.1.2 SPI模式中的從模式--MM=0、SYNC=113.2 中斷與控制功能13.2.1 USART接收允許13.2.2 USART發送允許13.2.3 USART接收中斷操作13.2.4 USART發送中斷操作13.3 控制與狀態寄存器13.3.1 USART控制寄存器13.3.2 發送控制寄存器UTCTL13.3.3 接收控制寄存器URCTL13.3.4 波特率選擇和調制控制寄存器13.3.5 USART接收數據緩存URXBUF13.3.6 USART發送數據緩存UTXBUF??第14章 液晶顯示驅動?14.1 LCD驅動基本原理14.2 LCD控制器/驅動器14.2.1 LCD控制器/驅動器功能14.2.2 LCD控制與模式寄存器14.2.3 LCD顯示內存14.2.4 LCD操作軟件例程14.3 LCD端口功能14.4 LCD與端口模式混合應用實例??第15章 A/D轉換器?15.1 概述15.2 A/D轉換操作15.2.1 A/D轉換15.2.2 A/D中斷15.2.3 A/D量程15.2.4 A/D電流源15.2.5 A/D輸入端與多路切換15.2.6 A/D接地與降噪15.2.7 A/D輸入與輸出引腳15.3 A/D控制寄存器??第16章 其他模塊16.1 晶體振蕩器16.2 上電電路16.3 晶振緩沖輸出??附錄A 外圍模塊地址分配?附錄B 指令集描述?B1 指令匯總B2 指令格式B3 不增加ROM開銷的指令模擬B4 指令說明B5 用幾條指令模擬的宏指令??附錄C EPROM編程?C1 EPROM操作C2 快速編程算法C3 通過串行數據鏈路應用\"JTAG\"特性的EPROM模塊編程C4 通過微控制器軟件實現對EPROM模塊編程??附錄D MSP430系列單片機參數表?附錄E MSP430系列單片機產品編碼?附錄F MSP430系列單片機封裝形式?

    標簽: MSP 430 超低功耗 位單片機

    上傳時間: 2014-05-07

    上傳用戶:lwq11

  • 大學vhdl語言實驗大全,基于max-plus2平臺,內有8-3譯碼器,8位加法器,數字鐘

    大學vhdl語言實驗大全,基于max-plus2平臺,內有8-3譯碼器,8位加法器,數字鐘,數碼顯示,74ls138,8,4位計數器,d,rs觸發器,加法器,交通燈等,此原碼基于長江大學可編程器件實驗箱,如要運行在其他平臺上需要重新定義管腳

    標簽: max-plus vhdl 大學 加法器

    上傳時間: 2013-12-23

    上傳用戶:qiaoyue

  • 中文版-數字信號處理的FPGA實現(第4版)

    1.1  數字信號處理技術概述  1.2  FPGA技術    1.2.1  按顆粒度分類    1.2.2  按技術分類    1.2.3  FPL的基準  1.3  DSP的技術要求  1.4  設計實現    1.4.1  FPGA的結構    1.4.2  Altera EP4CE115F29C7    1.4.3  案例研究:頻率合成器    1.4.4  用知識產權內核進行設計  1.5  練習第2章  計算機算法  2.1  計算機算法概述  2.2  數字表示法    2.2.1  定點數    2.2.2  非傳統定點數    2.2.3  浮點數  2.3  二進制加法器    2.3.1  流水線加法器    2.3.2  模加法器  2.4  二進制乘法器  2.5  二進制除法器    2.5.1  線性收斂的除法算法    2.5.2  快速除法器的設計    2.5.3  陣列除法器  2.6  定點算法的實現  2.7  浮點算法的實現    2.7.1  定點數到浮點數的格式轉換    2.7.2  浮點數到定點數的格式轉換    2.7.3  浮點數乘法    2.7.4  浮點數加法    2.7.5  浮點數除法    2.7.6  浮點數倒數    2.7.7  浮點操作集成    2.7.8  浮點數合成結果  2.8  MAC與SOP    2.8.1  分布式算法基礎    2.8.2  有符號的DA系統    2.8.3  改進的DA解決方案  2.9  利用CORDIC計算特殊函數  2.10  用MAC調用計算特殊函數    2.10.1  切比雪夫逼近    2.10.2  三角函數的逼近    2.10.3  指數函數和對數函數的逼近    2.10.4  平方根函數的逼近  2.11  快速幅度逼近  練習第3章  FIR數字濾波器  3.1  數字濾波器概述  3.2  FIR理論    3.2.1  具有轉置結構的FIR濾波器    3.2.2  FIR濾波器的對稱性……第4章  IIR數字濾波器第5章  多級信號處理第6章  傅立葉變換第7章  通信系統第8章  自適應系統第9章  微處理器設計**0章  圖像和視頻處理

    標簽: fpga 數字信號處理

    上傳時間: 2022-06-11

    上傳用戶:

  • VIP專區-嵌入式/單片機編程源碼精選合集系列(83)

    VIP專區-嵌入式/單片機編程源碼精選合集系列(83)資源包含以下內容:1. TI MSP430 I2C模塊實現 日歷時鐘系統設計方案的源碼 全部代碼.2. 基于TI MSP430 的SmartMedia卡的本地存儲系統源碼.3. Altera CycloneIII_Starter_Kit 開發板原理圖.4. 嵌入式程序.5. 飛利普ARM2132電路原理圖及PCB圖,protel99格式。.6. 在Quartus下使用D觸發器來加入延遲.7. USB轉并口 含有PCB和原理圖 速度已經有所改善.8. Jennic ZigBee中文開發指南.9. cs8900網卡在嵌入式系統中的驅動,網上很少有此網卡驅動的源代碼,并且cs8900的datasheet寫的非常亂,這個網卡驅動是我用了快2個星期弄出來的,分享給大家,希望大家少走彎路..10. 本人購買的嵌入式系統開發板里面帶的光盤資料,非常有用的實時操作系統,源代碼開發..11. 嵌入式系統開發.在S3C44B0X處理器下的一個相當于pc電腦的BIOS,主要實現系統啟動以及初始化功能.非常底層的代碼..12. 杭州立宇泰的s3c2410開發板的USB啟動代碼,里有usb驅動.可降低usb開發的難度..13. 串口阿啊啊 啊啊幾個拉開覺得福阿德司法阿斯頓金卡速度fiao].14. TI公司的AD8361的VHDL控制程序.15. ST71x以太網測試程序.開發環境:ads. 連好網線,在windows下.16. 液晶FM12864-1驅動程序.17. Maxim實時時鐘芯片DS1302驅動程序.18. ADI芯片AD7705驅動程序.19. GM8125芯片的驅動程序.20. 新型網絡芯片enc28j60驅動程序.21. 北京合眾達電子技術有限責任公司用于DSP圖像處理程序設計文獻.22. 基于fpga和sopc的用VHDL語言編寫的EDA含異步清0和同步時鐘使能的加法計數器.23. 基于fpga和sopc的用VHDL語言編寫的EDA7段數碼顯示譯碼器.24. 基于fpga和sopc的用VHDL語言編寫的EDA8段數碼顯示譯碼器.25. 基于fpga和sopc的用VHDL語言編寫的EDA數控分頻器.26. 基于fpga和sopc的用VHDL語言編寫的EDA正弦信號發生器.27. 基于fpga和sopc的用VHDL語言編寫的EDA8位16進制頻率計.28. 基于fpga和sopc的用VHDL語言編寫的EDA序列檢測器.29. 基于fpga和sopc的用VHDL語言編寫的EDA的ADC0809采樣控制電路.30. 基于fpga和sopc的用VHDL語言編寫的EDA數據采集電路和簡易存儲示波器.31. 基于fpga和sopc的用VHDL語言編寫的EDA比較器和D/A器件實現.32. 基于fpga和sopc的用VHDL語言編寫的EDA移位相加硬件乘法器.33. 基于fpga和sopc的用VHDL語言編寫的EDA樂曲硬件演奏電路.34. 基于fpga和sopc的用VHDL語言編寫的EDA乒乓球游戲電路.35. 基于fpga和sopc的用VHDL語言編寫的EDA等精度頻率設計.36. 基于fpga和sopc的用VHDL語言編寫的EDA采樣高速A/D的存儲示波器.37. 基于fpga和sopc的用VHDL語言編寫的EDA信號采集與頻譜分析電路.38. 基于fpga和sopc的用VHDL語言編寫的EDA的DDS信號發生器.39. 基于fpga和sopc的用VHDL語言編寫的EDA數字移相信號發生器.40. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2鼠標鍵盤控制模塊.

    標簽:

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • VHDL源代碼下載

    【經典設計】VHDL源代碼下載~~ 其中經典的設計有:【自動售貨機】、【電子鐘】、【紅綠燈交通信號系統】、【步進電機定位控制系統】、【直流電機速度控制系統】、【計算器】、【點陣列LED顯示控制系統】 基本數字邏輯設計有:【鎖存器】、【多路選擇器】、【三態門】、【雙向輸入|輸出端口】、【內部(緩沖)信號】、【編碼轉換】、【加法器】、【編碼器/譯碼器】、【4位乘法器】、【只讀存儲器】、【RSFF觸發器】、【DFF觸發器】、【JKFF觸發器】、【計數器】、【分頻器】、【寄存器】、【狀態機】

    標簽: VHDL 源代碼

    上傳時間: 2013-05-27

    上傳用戶:shijiang

主站蜘蛛池模板: 东乡族自治县| 富裕县| 竹溪县| 卫辉市| 德保县| 大荔县| 盘锦市| 华蓥市| 夏津县| 平昌县| 肃宁县| 温泉县| 青州市| 绩溪县| 榕江县| 贡嘎县| 义乌市| 绥化市| 韶关市| 余姚市| 阿拉善盟| 榕江县| 旌德县| 兴宁市| 萍乡市| 册亨县| 塔河县| 仁布县| 博湖县| 西乌珠穆沁旗| 文水县| 民县| 盐边县| 盖州市| 安图县| 诏安县| 台东市| 沂南县| 博湖县| 新泰市| 光山县|