亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

3G牌照

  • NS產(chǎn)品的資料

    美國國家半導體公司(National Semiconductor Corporation)宣布推出一款全新的線性均方根(RMS)射頻功率(RF)檢波器,它不但具有業(yè)界最高的精確度,而且動態(tài)范圍可高達40dB。這款型號為 PowerWise? LMH2120 的芯片擴大了無線網(wǎng)絡的覆蓋范圍,并延長了第三代(3G)及第四代(4G)移動電話的電池壽命。

    標簽:

    上傳時間: 2013-05-20

    上傳用戶:wmwai1314

  • 無線485 無線232 無線PLC

    我公司根據(jù)市場實際需求研制生產(chǎn)的DTD433工業(yè)級無線數(shù)傳模組提供高穩(wěn)定、高可靠、低成本的數(shù)據(jù)傳輸,它提供了透明的RS232/RS485接口,具有安裝維護方便、繞射能力強、組網(wǎng)結構靈活、大范圍覆蓋等特點,適合于點多而分散、地理環(huán)境復雜等應用場合。它的工業(yè)級電路設計及精美外殼方便其能夠應用于電力高壓等惡劣的工業(yè)環(huán)境,穩(wěn)定可靠地服務于環(huán)境要求十分苛刻的軍工、地震、水利、工業(yè)等現(xiàn)場。工作在ISM 頻段,用戶無需申請頻率牌照即可使用。DTD433系列無線數(shù)傳模組廣泛應用于無線數(shù)傳領域,典型應用包括遙控、遙感、遙測系統(tǒng)中的數(shù)據(jù)采集、檢測、報警、過程控制等環(huán)節(jié)。

    標簽: 無線 485 232 PLC

    上傳時間: 2013-05-26

    上傳用戶:安首宏A

  • WCDMA數(shù)字直放站數(shù)字上下變頻

    隨著3G網(wǎng)絡建設的展開,移動用戶數(shù)量逐漸增加,用戶和運營商對網(wǎng)絡的質量和覆蓋要求也越來越高。而在實際工作中,基站成本在網(wǎng)絡投資中占有很大比例,并且基站選址是建網(wǎng)的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優(yōu)點在我國移動網(wǎng)絡上有著大量的應用。目前,直放站已成為提高運營商網(wǎng)絡質量、解決網(wǎng)絡盲區(qū)或弱區(qū)問題、增強網(wǎng)絡覆蓋的主要手段之一。但由于傳統(tǒng)的模擬直放站受周邊環(huán)境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統(tǒng)一的協(xié)議規(guī)范,無法滿足系統(tǒng)廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數(shù)字化來解決這些問題。 本文正是以設計新型數(shù)字化直放站為目標,以實現(xiàn)數(shù)字中頻系統(tǒng)為研究重心,圍繞數(shù)字中頻的相關技術而展開研究。 文章介紹了數(shù)字直放站的研究背景和國內外的研究現(xiàn)狀,闡述了數(shù)字直放站系統(tǒng)的設計思想及總體實現(xiàn)框圖,并對數(shù)字直放站數(shù)字中頻部分進行了詳細的模塊劃分。針對其中的數(shù)字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數(shù)倍內插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現(xiàn)方案,最終利用FPGA實現(xiàn)了數(shù)字變頻模塊的設計。 在數(shù)字直放站系統(tǒng)中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現(xiàn)復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現(xiàn)方式,并指出其中間級窄帶濾波器采用內插級聯(lián)的方式實現(xiàn),最后整個算法在FPGA上實現(xiàn)。 在軟件無線電思想的指導下,本文利用系統(tǒng)級的設計方法完成了WCDMA數(shù)字直放站中頻系統(tǒng)設計。遵照3GPP等相關標準,完成了系統(tǒng)的仿真測試和實物測試。最后得出結論:該系統(tǒng)實現(xiàn)了WCDMA數(shù)字直放站數(shù)字中頻的基本功能,并可保證在現(xiàn)有硬件不變的基礎上實現(xiàn)不同載波間平滑過渡、不同制式間輕松升級。

    標簽: WCDMA 數(shù)字 下變頻 直放站

    上傳時間: 2013-04-24

    上傳用戶:趙安qw

  • 高吞吐量LDPC碼編碼構造及其FPGA實現(xiàn)

    低密度校驗碼(LDPC,Low Density Parity Check Code)是一種性能接近香農(nóng)極限的信道編碼,已被廣泛地采用到各種無線通信領域標準中,包括我國的數(shù)字電視地面?zhèn)鬏敇藴省W洲第二代衛(wèi)星數(shù)字視頻廣播標準(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至將來4G通信系統(tǒng)中的核心技術之一。 當今LDPC碼構造的主流方向有兩個,分別是結合準循環(huán)(QC,Quasi Cyclic)移位結構的單次擴展構造和類似重復累積(RA,Repeat Accumulate)碼構造。相應地,主要的LDPC碼編碼算法有基于生成矩陣的算法和基于迭代譯碼的算法。基于生成矩陣的編碼算法吞吐量高,但是需要較多的寄存器和ROM資源;基于迭代譯碼的編碼算法實現(xiàn)簡單,但是吞吐量不高,且不容易構造高性能的好碼。 本文在研究了上述幾種碼構造和編碼算法之后,結合編譯碼器綜合實現(xiàn)的復雜度考慮,提出了一種切實可行的基于二次擴展(Dex,Duplex Expansion)的QC-LDPC碼構造方法,以實現(xiàn)高吞吐量的LDPC碼收發(fā)端;并且充分利用該類碼校驗矩陣準循環(huán)移位結構的特點,結合RU算法,提出了一種新編碼器的設計方案。 基于二次擴展的QC-LDPC碼構造方法,是通過對母矩陣先后進行亂序擴展(Pex,Permutation Expansion)和循環(huán)移位擴展(CSEx,Cyclic Shift Expansion)實現(xiàn)的。在此基礎上,為了實現(xiàn)可變碼長、可變碼率,一般編譯碼器需同時支持多個亂序擴展和循環(huán)移位擴展的擴展因子。本文所述二次擴展構造方法的特點在于,固定循環(huán)移位擴展的擴展因子大小不變,支持多個亂序擴展的擴展因子,使得譯碼器結構得以精簡;構造得到的碼字具有近似規(guī)則碼的結構,便于硬件實現(xiàn);(偽)隨機生成的循環(huán)移位系數(shù)能夠提高碼字的誤碼性能,是對硬件實現(xiàn)和誤碼性能的一種折中。 新編碼器在很大程度上考慮了資源的復用,使得實現(xiàn)復雜度近似與碼長成正比。考慮到吞吐量的要求,新編碼器結構完全拋棄了RU算法中串行的前向替換(FS,F(xiàn)orward Substitution)模塊,同時簡化了流水線結構,由原先RU算法的6級降低為4級;為了縮短編碼延時,設計時安排每一級流水線計算所需的時鐘數(shù)大致相同。 這種碼字構造和編碼聯(lián)合設計方案具有以下優(yōu)勢:相比RU算法,新方案對可變碼長、可變碼率的支持更靈活,吞吐量也更大;相比基于生成矩陣的編碼算法,新方案節(jié)省了50%以上的寄存器和ROM資源,單位資源下的吞吐量更大;相比類似重復累積碼結構的基于迭代譯碼的編碼算法,新方案使高性能LDPC碼的構造更為方便。以上結果都在Xilinx Virtex II pro 70 FPGA上得到驗證。 通過在實驗板上實測表明,上述基于二次擴展的QC-LDPC碼構造和相應的編碼方案能夠實現(xiàn)高吞吐量LDPC碼收發(fā)端,在實際應用中具有很高的價值。 目前,LDPC碼正向著非規(guī)則、自適應、信源信道及調制聯(lián)合編碼方向發(fā)展。跨層聯(lián)合編碼的構造方法,及其對應的編碼算法,也必將成為信道編碼理論未來的研究重點。

    標簽: LDPC FPGA 吞吐量 編碼

    上傳時間: 2013-07-26

    上傳用戶:qoovoop

  • 基于FPGA的數(shù)字收發(fā)機信號處理

    在3G移動通信網(wǎng)絡建設中,如何實現(xiàn)密集城區(qū)的無線網(wǎng)絡覆蓋是目前基站的發(fā)展方向。目前網(wǎng)絡覆蓋理念的核心思想就把傳統(tǒng)宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠單元兩個設備,這樣既節(jié)省空間、降低設置成本,又提高了組網(wǎng)效率。本文研究的數(shù)字收發(fā)機用于WCDMA基站系統(tǒng)的射頻拉遠單元中,實現(xiàn)移動通信網(wǎng)中射頻信號的傳輸工作。 數(shù)字收發(fā)機主要由射頻處理部分、模數(shù)/數(shù)模轉換部分、數(shù)字上下變頻處理部分、接口轉換以及數(shù)字光模塊組成。本文研究的重點是數(shù)字上下變頻處理部分。設計采用軟件無線電的架構和FPGA技術,所設計的數(shù)字上下變頻部分可以在不修改硬件電路的基礎上只需修改軟件部分的參數(shù)則可實現(xiàn)多種頻率的變頻處理,極大地降低了開發(fā)成本,且縮短了開發(fā)周期。 根據(jù)系統(tǒng)設計的設計要求,以及現(xiàn)有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應用公司提供的Dspbuilder作為系統(tǒng)級的開發(fā)工具,應用Quartus Ⅱ作為綜合、布局布線工具實現(xiàn)數(shù)字上下變頻處理部分設計。 本文的主要研究工作包括以下幾個部分: (1)對數(shù)字收發(fā)機的整體結構進行分析研究,確定數(shù)字收發(fā)機的實現(xiàn)結構和各個部分的功能; (2)通過對數(shù)字上下變頻的相關理論的研究,分析出數(shù)字上下變頻的結構、實現(xiàn)方法及性能; (3)通過對數(shù)控振蕩器、CIC濾波器、FIR濾波器進行理論研究、內部實現(xiàn)結構以及性能分析,得出具體的參數(shù)和仿真實現(xiàn)結構; (4)使用FPGA中的IP核技術來實現(xiàn)數(shù)字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進行NCO、CIC、FIR的仿真工作;并得出數(shù)字上下變頻的總體仿真實現(xiàn)結果; (5)對高速收發(fā)通道進行了研究和設計,根據(jù)系統(tǒng)的要求給出了數(shù)據(jù)幀結構,并采用Altera的第三代FPGA產(chǎn)品Stratix Ⅱ GX系列芯片實現(xiàn)了數(shù)字收發(fā)機的信號的串并/并串的接口轉換。為后續(xù)繼續(xù)研究工作奠定基礎。

    標簽: FPGA 數(shù)字 收發(fā)機 信號處理

    上傳時間: 2013-06-21

    上傳用戶:zhuo0008

  • 車牌識別系統(tǒng)的硬件設計與實現(xiàn)

    隨著交通工具的迅猛發(fā)展,智能交通系統(tǒng)(Intelligent TransportationSystems,簡稱ITS)在交通管理中受到廣泛的關注。而在ITS中,車牌識別(LicensePlate Recognition,簡稱LPR)是其核心技術。車牌識別系統(tǒng)主要由數(shù)據(jù)采集和車牌識別算法兩個部分組成。由于車牌清晰程度、攝像機性能、氣候條件等因素的影響,牌照中的字符可能出現(xiàn)不清楚、扭曲、缺損或污跡干擾,這都給識別造成一定難度。因此,在復雜背景中快速準確地進行車牌定位成為車牌識別系統(tǒng)的難點。 本文研究和設計了一種集圖象采集,圖象識別,圖象傳輸?shù)扔谝惑w的實時嵌入式系統(tǒng)。該平臺包括硬件系統(tǒng)設計與應用程序開發(fā)兩個方面,充分利用TI公司的C6000系列DSP強大的并行運算能力、以及FPGA的靈活時序邏輯控制技術,從硬件方面實現(xiàn)系統(tǒng)的高速運行。 本文的主要工作有兩部分組成,具體如下: (1) 在硬件設計方面:實現(xiàn)由A/D、電源、FPGA、DSP以及SDRAM和FLASH所組成的車牌識別系統(tǒng);設計并完成系統(tǒng)的原理圖和印制板圖;完成電路板調試,以及完成FPGA.在高速圖像采集中的veriIog應用程序開發(fā)。 (2) 在軟件開發(fā)方面:完成Philips公司的SAA7113H的配置代碼開發(fā),以及DSP底層的部分驅動程序開發(fā)。 該系統(tǒng)能夠實現(xiàn)25幀每秒的數(shù)字視頻流圖像數(shù)據(jù)的輸出,并由FPGA負責完成一幅720×572數(shù)據(jù)量的圖像采集。DSP負責系統(tǒng)的嵌入式操作,包括系統(tǒng)的控制和車牌識別算法的實現(xiàn)。 目前,嵌入式車牌識別系統(tǒng)硬件平臺已經(jīng)搭建成功,系統(tǒng)軟件代碼程序也已經(jīng)開發(fā)完成。本系統(tǒng)能夠實現(xiàn)高速圖像采集、嵌入式操作與車牌識別算法、UART數(shù)據(jù)通信等功能,具有速度快、穩(wěn)定性高、體積小、功耗低等特點,為車牌識別算法提供一個較好的驗證平臺。

    標簽: 車牌識別系統(tǒng) 硬件設計

    上傳時間: 2013-07-30

    上傳用戶:gdgzhym

  • FPGA擴展接口設計和攝像頭驅動程序

    當前正處于第三代移動通信技術發(fā)展的關鍵時期,各種與3G相關的無線網(wǎng)絡終端的需求量與日俱增。為3G無線網(wǎng)絡終端選擇一個高性能的處理器,并且提供一套完整的系統(tǒng)解決方案,滿足3G時代人們對數(shù)據(jù)通信業(yè)務的需求,無疑是一個有意義且亟待解決的重要問題。 OMAP(Open Multimedia Applications Platform)是美國德州公司(TI)推出的專門為支持第三代(3G)無線終端應用而設計的應用處理器體系結構。OMAP處理器平臺堪稱無線技術發(fā)展的里程碑,它提供了語音、數(shù)據(jù)和多媒體所需的帶寬和功能,可以極低的功耗為高端3G無線設備提供極佳的性能。 本文的研究內容是開發(fā)基于OMAP5910處理器的具有多個擴展接口的嵌入式開發(fā)平臺,以及攝像頭顯示驅動程序,以便能為3G相關的無線網(wǎng)絡終端提供一個系統(tǒng)級的解決方案,本文首先介紹了OMAP技術的特點和優(yōu)點,并對OMAP5910處理器的硬件結構進行了簡單說明,在此基礎上提出了基于OMAP5910嵌入式平臺的FPGA設計,包括用FPGA擴展的接口:觸摸屏接口,硬盤接口,以太網(wǎng)接口;控制的接口:USB口,串口;以及實現(xiàn)的功能:與OMAP5910處理器的通信功能,中斷控制功能,選擇啟動順序功能,復位延時功能。然后介紹了基于OMAP5910的攝像顯示系統(tǒng)的硬件設計,主要包括攝像頭接口和攝像頭模塊,EMIFS和EMIFF接口以及LCD接口。最后描述了嵌入式Linux操作系統(tǒng)下攝像頭驅動程序的完整實現(xiàn)過程。

    標簽: FPGA 擴展 接口設計 攝像頭

    上傳時間: 2013-05-24

    上傳用戶:mfhe2005

  • 基于FPGA的空時分組碼的設計與實現(xiàn)

    隨著第三代移動通信系統(tǒng)(3G)向商業(yè)化的邁進,以及超三代(Beyond 3G) 或被稱之為第四代(4G)移動通信系統(tǒng)的發(fā)展,對更高速率、更大容量和更好服務質量的通信系統(tǒng)的需求正在不斷增長。另一方面,可利用的無線頻譜資源是有限...

    標簽: FPGA 空時分組碼

    上傳時間: 2013-04-24

    上傳用戶:mslj2008

  • GPS系統(tǒng)設計及其FPGA驗證

    近年來,GPS技術迅速發(fā)展,并隨著3G時代的到來,其應用領域日益廣闊,需求量與日俱增。與此同時,隨著電路系統(tǒng)設計越來越復雜,上市時間日益縮短,集成電路設計方法面臨重大變革。因此采用新型方法學來設計GPS接收系統(tǒng)是必要的。 本文基于GPS原理,采用可復用的IP技術和軟硬協(xié)同設計技術,設計了一種高性能的GPS SOC接收系統(tǒng)。論文首先分析了GPS信號解調的原理,提出了一種高性能的捕獲和跟蹤系統(tǒng)結構,詳細說明了其工作流程和設計原理。其次,基于高性能總線的選取提出了整個基帶系統(tǒng)地結構,并闡明了總線上的各個模塊設計方法。采用了直接復用的測試手段和FPGA的測試平臺,縮短開發(fā)周期,而且保證了對整個系統(tǒng)測試的覆蓋率。本文所設計的系統(tǒng)最大特色在于易于集成到其它系統(tǒng)中,并且僅占用10個芯片端口,實現(xiàn)了IP化的設計目的。 最后本文介紹了測試過程中所采用的基于FPGA平臺的仿真驗證方案和測試方法,并給出了最終的測試結果,達到了對衛(wèi)星信號搜索定位的目的。

    標簽: FPGA GPS 系統(tǒng)設計

    上傳時間: 2013-04-24

    上傳用戶:starlet007

  • 全國高校嵌入式系統(tǒng)師資培訓

    2011年全國高校嵌入式系統(tǒng)師資培訓。1.掌握嵌入式系統(tǒng)開發(fā)流程及課程體系設計思路 2.掌握ARM處理器開發(fā)方法 3.了解cortex-m3+ucosII開發(fā)方法 4.掌握Linux系統(tǒng)移植、設備驅動程序開發(fā)方法 5.掌握Android系統(tǒng)移植、應用開發(fā)方法 6.掌握“3G智能機器人”實訓項目的教學實施方法

    標簽: 嵌入式系統(tǒng)

    上傳時間: 2013-05-31

    上傳用戶:dongqiangqiang

主站蜘蛛池模板: 波密县| 开江县| 洮南市| 澄迈县| 日土县| 武鸣县| 大足县| 沧州市| 博乐市| 商丘市| 辛集市| 赤城县| 罗山县| 淮滨县| 桐梓县| 军事| 乐陵市| 积石山| 辽阳县| 镇安县| 周至县| 新乡县| 东光县| 菏泽市| 深州市| 舒城县| 清新县| 巴南区| 沙坪坝区| 关岭| 嵊州市| 吐鲁番市| 祁连县| 安阳市| 全南县| 房产| 南城县| 类乌齐县| 仪征市| 黔江区| 城固县|