摘要:針對新一代高性能單時鐘/機器周期的STC12C系列單片機由于執行速度遠高于傳統的51單片機而不能直接使用原有單片機程序的問題,采用Keil軟件的性能分析器來計算Atmel單片機的執行時間;通過手工計算修改程序段的執行時間,使STC12C系列單片機的執行時間滿足數字溫度傳感器DS18B20的時序要求。測試結果表明STC12C2052能正確讀取DS18B20的溫度轉換值,此方法對于具有時序要求的可編程器件的使用具有一定的參考價值。關鍵詞:STC12C單片機;DS18B20;時序;編程
標簽: STC 12C 18B B20
上傳時間: 2013-11-19
上傳用戶:nairui21
前言 筆者在二月份的文章,針對電話單片機產品作了簡明的開場白,內容涵蓋電話單片機產品定義與特色,產品企劃的考慮重點及電話單片機供貨商的規格比較,這期的內容將介紹盛群(Holtek)電話單片機的原理并說明內崁周邊組件的用途及匯編語言的指令類型,除此之外也將介紹電話機的系統原理與關鍵零組件功能及市場最廣范的產品應用例子。
標簽: 電話 單片機
上傳時間: 2013-11-24
上傳用戶:yangzhiwei
MICROCONTROL MSP430系列單片機的指令系統
標簽: MICROCONTROL 430 MSP 單片機
上傳時間: 2013-11-14
上傳用戶:hulee
摘要:本文描述了用于編程P89C51Rx+/Rx2/66x系列單片機閃速存儲器的三種方法,還詳細討論了系統內編程(ISP),ISP允許在單片機組裝成最終產品時對閃速存儲器編程。本文還敘述了P89C51Rx+/Rx2/66x系列單片機的應用內編程(IAP),IAP允許單片機在嵌入式應用程序系統控制下對閃速存儲器編程.
標簽: Rx 89 51 66
上傳時間: 2013-10-29
上傳用戶:zhouli
基于HT46系列MCU的A/D應用范例 該軟件示例46 系列AD 口的使用
標簽: MCU HT 46 范例
上傳時間: 2014-01-05
上傳用戶:love1314
HT48 MCU讀寫HT24系列EEPROM的應用 HT24 系列的EEPROM 總共8 個管腳,三個為芯片地址腳A0、A1、A2,在單片機對它進行操作時,從SDA 輸入A0、A1、A2 數據和芯片外部A0、A1、A2 所接地址需一一對應。一個為芯片寫保護腳WP,WP 腳接低電平時,芯片可進行讀寫操作;WP 腳接高時,芯片只可進行讀,不可進行寫。另外兩個管腳為電源腳VCC,VSS。
標簽: EEPROM HT MCU 48
上傳時間: 2013-11-03
上傳用戶:jinyao
SDRAM的原理和時序 SDRAM內存模組與基本結構 我們平時看到的SDRAM都是以模組形式出現,為什么要做成這種形式呢?這首先要接觸到兩個概念:物理Bank與芯片位寬。1、 物理Bank 傳統內存系統為了保證CPU的正常工作,必須一次傳輸完CPU在一個傳輸周期內所需要的數據。而CPU在一個傳輸周期能接受的數 據容量就是CPU數據總線的位寬,單位是bit(位)。當時控制內存與CPU之間數據交換的北橋芯片也因此將內存總線的數據位寬 等同于CPU數據總線的位寬,而這個位寬就稱之為物理Bank(Physical Bank,下文簡稱P-Bank)的位寬。所以,那時的內存必須要組織成P-Bank來與CPU打交道。資格稍老的玩家應該還記 得Pentium剛上市時,需要兩條72pin的SIMM才能啟動,因為一條72pin -SIMM只能提供32bit的位寬,不能滿足Pentium的64bit數據總線的需要。直到168pin-SDRAM DIMM上市后,才可以使用一條內存開機。不過要強調一點,P-Bank是SDRAM及以前傳統內存家族的特有概念,RDRAM中將以通道(Channel)取代,而對 于像Intel E7500那樣的并發式多通道DDR系統,傳統的P-Bank概念也不適用。2、 芯片位寬 上文已經講到SDRAM內存系統必須要組成一個P-Bank的位寬,才能使CPU正常工作,那么這個P-Bank位寬怎么得到呢 ?這就涉及到了內存芯片的結構。 每個內存芯片也有自己的位寬,即每個傳輸周期能提供的數據量。理論上,完全可以做出一個位寬為64bit的芯片來滿足P-Ban k的需要,但這對技術的要求很高,在成本和實用性方面也都處于劣勢。所以芯片的位寬一般都較小。臺式機市場所用的SDRAM芯片 位寬最高也就是16bit,常見的則是8bit。這樣,為了組成P-Bank所需的位寬,就需要多顆芯片并聯工作。對于16bi t芯片,需要4顆(4×16bit=64bit)。對于8bit芯片,則就需要8顆了。以上就是芯片位寬、芯片數量與P-Bank的關系。P-Bank其實就是一組內存芯片的集合,這個集合的容量不限,但這個集合的 總位寬必須與CPU數據位寬相符。隨著計算機應用的發展,
標簽: SDRAM 時序
上傳時間: 2013-11-04
上傳用戶:zhuimenghuadie
串行下載線的原理圖 SI Prog - Serial Interface for PonyProg
標簽: 串行 下載線 原理圖 電路圖
上傳時間: 2013-11-09
上傳用戶:zhishenglu
黑金fpga開發板的原理圖
標簽: fpga 4CE DB4 DB
上傳用戶:xjz632
賽靈思采用專為 FPGA 定制的芯片制造工藝和創新型統一架構,讓 7 系列 FPGA 的功耗較前一代器件降低一半以上。
標簽: FPGA 賽靈思 功耗 減
上傳時間: 2013-11-18
上傳用戶:liaofamous
蟲蟲下載站版權所有 京ICP備2021023401號-1