如果整個(gè)B端口都是懸空的話,那么abc的結(jié)果就是:0b110011** 如果B端口第7位接GND 、第0位接VCC 、其它位懸空,那么abc的結(jié)果就是:0b010011*1 (PB7工作在“短路”狀態(tài)) 其中“*”表示不確定,理想狀態(tài)下可以看作0
標(biāo)簽: AVR_IO
上傳時(shí)間: 2013-11-21
上傳用戶:gy592333
1 緒論 6 1.1 加速器 6 1.2 粒子和射線 6 1.3 加速器的分類 8 1.4 加速器的用途 9 1.5 加速器的一般構(gòu)成 11 1.6 加速器的主要指標(biāo) 12 2 電子直線加速器概述 15 2.1 電子直線加速器的一般構(gòu)成 15 2.2 高頻行波電場(chǎng)的加速作用 17 2.3 電子在加速過程中速度變化規(guī)律 21 2.4 同步加速條件 23 3 相對(duì)論效應(yīng)修正 26 3.1 電子速度的相對(duì)論效應(yīng) 26 3.2 電子質(zhì)量的相對(duì)論效應(yīng) 27 3.3 相對(duì)論的質(zhì)能關(guān)系定律及速度修正系數(shù) 29 3.4 計(jì)及質(zhì)量變化引起的修正 32 3.5 計(jì)及電子束本身磁場(chǎng)效應(yīng)的修正 35
標(biāo)簽: 電子學(xué)
上傳時(shí)間: 2013-11-21
上傳用戶:Breathe0125
無繩電話機(jī)原理使用與維修_許涌清 第一章 一般常識(shí) 1.什么是無繩電話機(jī)? 2.無繩電話機(jī)有何特點(diǎn)? 3.無繩電話機(jī)有幾種主要類型? 4.無繩電話與無線電話有何區(qū)別? 5.無繩電話與對(duì)講機(jī)有何區(qū)別? 6.無繩電話與大哥大有何區(qū)別? 7.無繩電話與二哥大有何區(qū)別? 8.市面上的無繩電話機(jī)都差不多嗎? 9.功能越多的無繩電話機(jī)越高級(jí)嗎? 10.什么是低檔無繩電話機(jī)? 11.什么是中檔無繩電話機(jī)? 12.什么是高檔無繩電話機(jī)? 13.無繩電話機(jī)有哪些主要特殊元件? 14.無繩電話機(jī)中的天線有哪些種類? 15.無繩電話機(jī)中的電池有何特點(diǎn)? 16.無繩電話機(jī)中的單片機(jī)有何特點(diǎn)? 17.無繩電話機(jī)對(duì)家用電器有何影響? 18.家用電器對(duì)無繩電話機(jī)有何影響? 19.市場(chǎng)上的無繩電話機(jī)都存在什么問題? 20.高級(jí)無繩電話機(jī)保密嗎? 21.無繩電話機(jī)上常見的英文是什么?
標(biāo)簽: 無繩電話機(jī)
上傳時(shí)間: 2013-11-05
上傳用戶:Huge_Brother
21天學(xué)通C++ 中文第四版 康博創(chuàng)作室 翻譯
標(biāo)簽: 翻譯
上傳時(shí)間: 2013-11-10
上傳用戶:wxhwjf
怎樣使用Nios II處理器來構(gòu)建多處理器系統(tǒng) Chapter 1. Creating Multiprocessor Nios II Systems Introduction to Nios II Multiprocessor Systems . . . . . . . . . . . . . . 1–1 Benefits of Hierarchical Multiprocessor Systems . . . . . . . . . . . . . . . 1–2 Nios II Multiprocessor Systems . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–2 Multiprocessor Tutorial Prerequisites . . . . . . . . . . . . . . . . . . . . . . . 1–3 Hardware Designs for Peripheral Sharing . . . . . . . . . . . .. . . . . . . . 1–3 Autonomous Multiprocessors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–3 Multiprocessors that Share Peripherals . . . . . . . . . . . . . . . . . . . . . . 1–4 Sharing Peripherals in a Multiprocessor System . . . . . . . . . . . . . . . . . 1–4 Sharing Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–6 The Hardware Mutex Core . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–7 Sharing Peripherals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .. . . . . . 1–8 Overlapping Address Space . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–8 Software Design Considerations for Multiple Processors . . .. . . . . 1–9 Program Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–9 Boot Addresses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .. 1–13 Debugging Nios II Multiprocessor Designs . . . . . . . . . . . . . . . . 1–15 Design Example: The Dining Philosophers’ Problem . . . . .. . . 1–15 Hardware and Software Requirements . . . . . . . . . . . . . . . .. . . 1–16 Installation Notes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–17 Creating the Hardware System . . . . . . . . . . . . . . .. . . . . . 1–17 Getting Started with the multiprocessor_tutorial_start Design Example 1–17 Viewing a Philosopher System . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–18 Philosopher System Pipeline Bridges . . . . . . . . . . . . . . . . . . . . . 1–19 Adding Philosopher Subsystems . . . . . . . . . . . . . . . . . . . . . . . . . . 1–21 Connecting the Philosopher Subsystems . . . . . . . . . . . . .. . . . . 1–22 Viewing the Complete System . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–27 Generating and Compiling the System . . . . . . . . . . . . . . . . . .. 1–28
上傳時(shí)間: 2013-11-21
上傳用戶:lo25643
目錄 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫(kù) 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計(jì)規(guī)則 18 PCB設(shè)計(jì)注意事項(xiàng) 20 畫板心得 22 DRC 規(guī)則英文對(duì)照 22 一、Error Reporting 中英文對(duì)照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯(cuò)誤的各類型(共 12 項(xiàng)) 22 B :Violations Associated Components 有關(guān)元件符號(hào)電氣錯(cuò)誤(共 20 項(xiàng)) 22 C : violations associated with document 相關(guān)的文檔電氣錯(cuò)誤(共 10 項(xiàng)) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯(cuò)誤(共 19 項(xiàng)) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯(cuò)誤 (3 項(xiàng) ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項(xiàng) ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項(xiàng)) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項(xiàng)) 25 Violations Associated withBuses欄 —總線電氣錯(cuò)誤類型 25 Violations Associated with Components欄 ——元件電氣錯(cuò)誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯(cuò)誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯(cuò)誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯(cuò)誤類型 28
上傳時(shí)間: 2013-11-21
上傳用戶:旭521
工藝流程波峰焊中的成型工作,是生產(chǎn)過程中效率最低的部分之一,相應(yīng)帶來了靜電損壞風(fēng)險(xiǎn)并使交貨期延長(zhǎng),還增加了出錯(cuò)的機(jī)會(huì)。雙面貼裝A面布有大型IC器件,B面以片式元件為主充分利用PCB空間,實(shí)現(xiàn)安裝面積最小化,效率高單面混裝* 如果通孔元件很少,可采用回流焊和手工焊的方式一面貼裝、另一面插裝* 如果通孔元件很少,可采用回流焊和手工焊的方式
上傳時(shí)間: 2013-11-10
上傳用戶:jelenecheung
Pspice教程課程內(nèi)容:在這個(gè)教程中,我們沒有提到關(guān)于網(wǎng)絡(luò)表中的Pspice 的網(wǎng)絡(luò)表文件輸出,有關(guān)內(nèi)容將會(huì)在后面提到!而且我想對(duì)大家提個(gè)建議:就是我們不要只看波形好不好,而是要學(xué)會(huì)分析,分析不是分析的波形,而是學(xué)會(huì)分析數(shù)據(jù),找出自己設(shè)計(jì)中出現(xiàn)的問題!有時(shí)候大家可能會(huì)看到,其實(shí)電路并沒有錯(cuò),只是有時(shí)候我們的仿真設(shè)置出了問題,需要修改。有時(shí)候是電路的參數(shù)設(shè)計(jì)的不合理,也可能導(dǎo)致一些莫明的錯(cuò)誤!我覺得大家做一個(gè)分析后自己看看OutFile文件!點(diǎn),就可以看到詳細(xì)的情況了!基本的分析內(nèi)容:1.直流分析2.交流分析3.參數(shù)分析4.瞬態(tài)分析進(jìn)階分析內(nèi)容:1. 最壞情況分析.2. 蒙特卡洛分析3. 溫度分析4. 噪聲分析5. 傅利葉分析6. 靜態(tài)直注工作點(diǎn)分析數(shù)字電路設(shè)計(jì)部分淺談附錄A: 關(guān)于Simulation Setting的簡(jiǎn)介附錄B: 關(guān)于測(cè)量函數(shù)的簡(jiǎn)介附錄C:關(guān)于信號(hào)源的簡(jiǎn)介
上傳時(shí)間: 2013-10-14
上傳用戶:31633073
針對(duì)飛機(jī)艙門氣動(dòng)加載試驗(yàn)的特點(diǎn),分析了21個(gè)加載通道的測(cè)控要求,應(yīng)用分布式控制方案,采用上下位機(jī)結(jié)構(gòu);選用PCI板卡及合理的調(diào)理電路設(shè)計(jì),完成了下位機(jī)的采集通信功能;上位機(jī)中,在labWindows/CVl平臺(tái)下實(shí)現(xiàn)了了監(jiān)督控制與數(shù)據(jù)采集,利用多線程機(jī)制及多媒體定時(shí)器技術(shù),保證了多通道分布式系統(tǒng)中的實(shí)時(shí)性要求,該電氣設(shè)計(jì)在地面模擬飛行試驗(yàn)中工作良好,充分滿足了試驗(yàn)的各項(xiàng)指標(biāo)要求。
標(biāo)簽: 分布式控制 驗(yàn)電 測(cè)控 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-11-21
上傳用戶:
電子發(fā)燒友網(wǎng):本資料是關(guān)于單片機(jī)及接口技術(shù)這門課程的期末考試試卷及答案的詳解。 8.當(dāng)需要從MCS-51單片機(jī)程序存儲(chǔ)器取數(shù)據(jù)時(shí),采用的指令為( )。 a)MOV A, @R1 b)MOVC A, @A + DPTR c)MOVX A, @ R0 d)MOVX A, @ DPTR 二、填空題(每空1分,共30分) 1.一個(gè)完整的微機(jī)系統(tǒng)由 和 兩大部分組成。 2.8051 的引腳RST是____(IN腳還是OUT腳),當(dāng)其端出現(xiàn)____電平時(shí),8051進(jìn)入復(fù)位狀態(tài)。8051一直維持這個(gè)值,直到RST腳收到____電平,8051才脫離復(fù)位狀態(tài),進(jìn)入程序運(yùn)行狀態(tài),從ROM H單元開始取指令并翻譯和執(zhí)行。 3.半導(dǎo)體存儲(chǔ)器分成兩大類 和 ,其中 具有易失性,常用于存儲(chǔ) 。
標(biāo)簽: 單片機(jī) 接口技術(shù) 試卷
上傳時(shí)間: 2015-01-03
上傳用戶:wfl_yy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1