無意間在網(wǎng)上找到這本書,已經(jīng)絕版了也很難找到所以放上來分享給大家,提供大家學(xué)習(xí) 本書對SCSI的介紹偏重於軟件開發(fā)方面。在介紹了SCSI的基本概念後,介紹了SCSI編程的程序化方法,並在DOS和Windows下研究了ASPI(高級SCSI編程接口),在Windows和Windows NT下研究了ASPI32的擴(kuò)展,在介紹SCSI在UNIX平臺的應(yīng)用時(shí),把重點(diǎn)放在了Linux平臺上
上傳時(shí)間: 2014-01-07
上傳用戶:qunquan
Cadence Allegro是一款專業(yè)的PCB設(shè)計(jì)軟件,是世界上最大的電子設(shè)計(jì)技術(shù)和配套服務(wù)的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設(shè)計(jì)軟件,它的知名度在全球電子設(shè)計(jì)行業(yè)領(lǐng)域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領(lǐng)導(dǎo)者。allegro主要用于PCB設(shè)計(jì)布線,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設(shè)計(jì),pcb編輯和自動布局布線mcm電路設(shè)計(jì)、高速pcb版圖的設(shè)計(jì)仿真等等。包括:* Concept HDL原理圖設(shè)計(jì)輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設(shè)計(jì)規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進(jìn)的MCM封裝設(shè)計(jì)工具allegro 特點(diǎn)1.系統(tǒng)軟件互聯(lián)服務(wù)平臺可以跨集成電路、封裝和PCB協(xié)同設(shè)計(jì)性能卓越互聯(lián)。2.應(yīng)用平臺的協(xié)同設(shè)計(jì)方式,技術(shù)工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費(fèi)和減少設(shè)計(jì)周期時(shí)間。4.管束驅(qū)動器的Allegro步驟包含高級作用用以設(shè)計(jì)捕獲、信號完整性和物理學(xué)完成。5.因?yàn)樗€獲得CadenceEncounter與Virtuoso服務(wù)平臺的適用。6.Allegro協(xié)同設(shè)計(jì)方式促使高效率的設(shè)計(jì)鏈協(xié)作變成實(shí)際。
標(biāo)簽: Allegro
上傳時(shí)間: 2022-06-20
上傳用戶:canderile
Cadence Allegro是一款專業(yè)的PCB設(shè)計(jì)軟件,是世界上最大的電子設(shè)計(jì)技術(shù)和配套服務(wù)的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設(shè)計(jì)軟件,它的知名度在全球電子設(shè)計(jì)行業(yè)領(lǐng)域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領(lǐng)導(dǎo)者。allegro主要用于PCB設(shè)計(jì)布線,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設(shè)計(jì),pcb編輯和自動布局布線mcm電路設(shè)計(jì)、高速pcb版圖的設(shè)計(jì)仿真等等。包括:* Concept HDL原理圖設(shè)計(jì)輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設(shè)計(jì)規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進(jìn)的MCM封裝設(shè)計(jì)工具allegro 特點(diǎn)1.系統(tǒng)軟件互聯(lián)服務(wù)平臺可以跨集成電路、封裝和PCB協(xié)同設(shè)計(jì)性能卓越互聯(lián)。2.應(yīng)用平臺的協(xié)同設(shè)計(jì)方式,技術(shù)工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費(fèi)和減少設(shè)計(jì)周期時(shí)間。4.管束驅(qū)動器的Allegro步驟包含高級作用用以設(shè)計(jì)捕獲、信號完整性和物理學(xué)完成。5.因?yàn)樗€獲得CadenceEncounter與Virtuoso服務(wù)平臺的適用。6.Allegro協(xié)同設(shè)計(jì)方式促使高效率的設(shè)計(jì)鏈協(xié)作變成實(shí)際。
標(biāo)簽: Allegro
上傳時(shí)間: 2022-06-20
上傳用戶:canderile
Cadence Allegro是一款專業(yè)的PCB設(shè)計(jì)軟件,是世界上最大的電子設(shè)計(jì)技術(shù)和配套服務(wù)的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設(shè)計(jì)軟件,它的知名度在全球電子設(shè)計(jì)行業(yè)領(lǐng)域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領(lǐng)導(dǎo)者。allegro主要用于PCB設(shè)計(jì)布線,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設(shè)計(jì),pcb編輯和自動布局布線mcm電路設(shè)計(jì)、高速pcb版圖的設(shè)計(jì)仿真等等。包括:* Concept HDL原理圖設(shè)計(jì)輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設(shè)計(jì)規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進(jìn)的MCM封裝設(shè)計(jì)工具allegro 特點(diǎn)1.系統(tǒng)軟件互聯(lián)服務(wù)平臺可以跨集成電路、封裝和PCB協(xié)同設(shè)計(jì)性能卓越互聯(lián)。2.應(yīng)用平臺的協(xié)同設(shè)計(jì)方式,技術(shù)工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費(fèi)和減少設(shè)計(jì)周期時(shí)間。4.管束驅(qū)動器的Allegro步驟包含高級作用用以設(shè)計(jì)捕獲、信號完整性和物理學(xué)完成。5.因?yàn)樗€獲得CadenceEncounter與Virtuoso服務(wù)平臺的適用。6.Allegro協(xié)同設(shè)計(jì)方式促使高效率的設(shè)計(jì)鏈協(xié)作變成實(shí)際。
標(biāo)簽: Allegro
上傳時(shí)間: 2022-06-20
上傳用戶:canderile
Cadence Allegro是一款專業(yè)的PCB設(shè)計(jì)軟件,是世界上最大的電子設(shè)計(jì)技術(shù)和配套服務(wù)的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設(shè)計(jì)軟件,它的知名度在全球電子設(shè)計(jì)行業(yè)領(lǐng)域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領(lǐng)導(dǎo)者。allegro主要用于PCB設(shè)計(jì)布線,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設(shè)計(jì),pcb編輯和自動布局布線mcm電路設(shè)計(jì)、高速pcb版圖的設(shè)計(jì)仿真等等。包括:* Concept HDL原理圖設(shè)計(jì)輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設(shè)計(jì)規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進(jìn)的MCM封裝設(shè)計(jì)工具allegro 特點(diǎn)1.系統(tǒng)軟件互聯(lián)服務(wù)平臺可以跨集成電路、封裝和PCB協(xié)同設(shè)計(jì)性能卓越互聯(lián)。2.應(yīng)用平臺的協(xié)同設(shè)計(jì)方式,技術(shù)工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費(fèi)和減少設(shè)計(jì)周期時(shí)間。4.管束驅(qū)動器的Allegro步驟包含高級作用用以設(shè)計(jì)捕獲、信號完整性和物理學(xué)完成。5.因?yàn)樗€獲得CadenceEncounter與Virtuoso服務(wù)平臺的適用。6.Allegro協(xié)同設(shè)計(jì)方式促使高效率的設(shè)計(jì)鏈協(xié)作變成實(shí)際。
標(biāo)簽: Allegro
上傳時(shí)間: 2022-06-20
上傳用戶:canderile
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(94)資源包含以下內(nèi)容:1. 本文介紹了嵌入式系統(tǒng)的概念, 分析了μC/OS 的內(nèi)核結(jié)構(gòu), 并詳細(xì)介紹了在具有ARM 體系結(jié)構(gòu)的S3C44B0 微處理器 上進(jìn)行μC/OS 操作系統(tǒng)的移植和應(yīng)用程序及驅(qū)動程序的開發(fā)。.2. 本文介紹了嵌入式系統(tǒng)的概念, 分析了μC/OS 的內(nèi)核結(jié)構(gòu), 并詳細(xì)介紹了在具有ARM 體系結(jié)構(gòu)的S3C44B0 微處理器 上進(jìn)行μC/OS 操作系統(tǒng)的移植和應(yīng)用程序及驅(qū)動程序的開發(fā)。.3. 介紹嵌入式開發(fā)適合初學(xué)者的學(xué)習(xí)及有一定工作經(jīng)驗(yàn)的人作為參考手冊.4. 通過C++和GLUT.5. ht芯片通過IO口讀寫I2C芯片的匯編源代碼.6. 該文檔為dsp c6000系列的原理圖資料,對于嵌入式開發(fā)者很有使用價(jià)值..7. 12864液晶的驅(qū)動程序.8. 一個(gè)完整的ASM程序.9. 單相電子式液晶電能表源程序已經(jīng)是成熟產(chǎn)品的程序。.10. 一個(gè)用C語言控制的讀寫7022.11. 51開發(fā)板的源程序.12. sofia-sip-1.12.4.13. CPLD EPM7256原理圖PCB圖.14. 嵌入式LINUX 的驅(qū)動程序。采用2410的開發(fā)板全部可以通用(如使用引腳不同只要重新改腳定義).15. 著名EDA工具軟件VCS得技術(shù)資料。pdf格式。.16. 非常好完的游戲.17. keil c中io的編程.18. keil c中BUZZ的運(yùn)用.19. Lcd的編成.20. 射頻卡讀卡電路和程序,以及網(wǎng)絡(luò)芯片8019的電路和程序,功能是實(shí)現(xiàn)一個(gè)射頻卡讀卡,讀出數(shù)據(jù)傳輸?shù)缴衔粰C(jī).通過網(wǎng)絡(luò)..21. 這是一個(gè)串口通信程序.22. 該源碼實(shí)現(xiàn)了為現(xiàn)場人員創(chuàng)建擁有GUI的嵌入式數(shù)據(jù)庫,現(xiàn)場人員通過獲得數(shù)據(jù)可以進(jìn)行薪水調(diào)查,數(shù)據(jù)包括職位,企業(yè)類型,年收入,閱歷.23. * 一、功能: Timestamp驅(qū)動演示代碼. * 二、該源碼需要硬件開發(fā)板的支持,因?yàn)镮SS對Timestamp定時(shí)器的模擬還不夠精確 * 如果將該源碼運(yùn)行于ISS模式下,將得不到精確的結(jié).24. rtl8019驅(qū)動程序及其main函數(shù)的源碼.25. C++嵌入系統(tǒng)實(shí)例不是很全,總共7個(gè)分別是2,3,5,6,7,8,9.26. C++嵌入系統(tǒng)實(shí)例不是很全,總共7個(gè)分別是2,3,5,6,7,8,9.27. C++嵌入系統(tǒng)實(shí)例不是很全,總共7個(gè)分別是2,3,5,6,7,8,9.28. C++嵌入系統(tǒng)實(shí)例不是很全,總共7個(gè)分別是2,3,5,6,7,8,9.29. WINCE MFC COM sample. (from EVC高級編程及其應(yīng)用開發(fā)).30. 三星ARM9的LCD驅(qū)動板原理圖和PCB圖.31. 我設(shè)計(jì)的CAN總線模塊.32. 三星ARM9 S3C2410 核心板原理圖與PCB圖.33. 我用三星ARM9 S3C2410 做的掌上電腦 原理圖與pcb圖.34. 一個(gè)大公司的ARM9開發(fā)板原理圖.35. cypress fx2 firmware代碼示例.36. cypress ezusb driver 代碼模板.37. 不錯(cuò)的X86匯編代碼示例.38. 匯編代碼示例.39. 非常好的匯編代碼示例.40. 本人以前做的些東西.
上傳時(shí)間: 2013-06-09
上傳用戶:eeworm
用Matlab軟件以及雅克比迭代和高斯-賽德爾迭代解方程組Ax=b,分析、比較其結(jié)果
上傳時(shí)間: 2015-04-04
上傳用戶:123456wh
高斯亞當(dāng)消去法 GAUSSJ(A[],N,B[])用這個(gè)子過程實(shí)現(xiàn)高斯亞當(dāng)消去法
上傳時(shí)間: 2015-08-29
上傳用戶:541657925
// 帶有列主元的高斯消元法 // 功能: 求解線性方程組 Ax = b // 參數(shù): A - 指向n*n系數(shù)矩陣的指針 // b - 常數(shù)向量的指針 // n - 方程組的維數(shù) // 返回值:0 - 如果成功。線性方程組的解保存在 b 中 // 1 - 求解失敗
上傳時(shí)間: 2013-12-18
上傳用戶:xcy122677
用全選主元高斯消去法求解N復(fù)系數(shù)階線性方程組AX=B
上傳時(shí)間: 2015-11-25
上傳用戶:ggwz258
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1