多路智力搶答器課程設(shè)計[1]multisim
上傳時間: 2013-10-20
上傳用戶:RQB123
一、 尺寸:長63mmX寬48mmX高16mm 二、 主要芯片:FR1205(NMOS) 三、 輸入控制電壓:直流5V 輸出控制電壓12V~55V,電流為44A 四、串口下載程序 五、 特點: 1、輸入控制電源與被控電源隔離 2、具有四路輸出信號指示。 3、具有四路光耦隔離 4、四路輸入信號低電平有效時有效 5、輸入使用排針可方便與單片機設(shè)備相連 6、輸出使用接線端子可方便接被控設(shè)備供電電源 7、輸出可控制5—55V直流電源
標(biāo)簽: 場效應(yīng)管 使用說明 模塊
上傳時間: 2013-10-09
上傳用戶:zhf01y
用ADC0832設(shè)計的兩路電壓表1 源代碼
上傳時間: 2014-01-05
上傳用戶:momofiona
這是多路模擬信號采集器,歡迎大家下載觀看
上傳時間: 2013-12-09
上傳用戶:wfl_yy
多路復(fù)用器、模擬開關(guān)設(shè)計指南
標(biāo)簽: 多路復(fù)用器 模擬開關(guān) 設(shè)計指南
上傳時間: 2013-11-22
上傳用戶:guojin_0704
Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage, most of the amplifi er designshave incorporated differential inputs and outputs to regainand maximize total output signal swing. Since many lowvoltageapplications are single-ended, the questions arise,“How can I use a differential I/O amplifi er in a single-endedapplication?” and “What are the implications of suchuse?” This Design Note addresses some of the practicalimplications and demonstrates specifi c single-endedapplications using the 3GHz gain-bandwidth LTC6406differential I/O amplifi er.
標(biāo)簽: 單端應(yīng)用 差分 放大器
上傳時間: 2013-11-23
上傳用戶:rocketrevenge
緒論 3線性及邏輯器件新產(chǎn)品優(yōu)先性計算領(lǐng)域4PCI Express®多路復(fù)用技術(shù)USB、局域網(wǎng)、視頻多路復(fù)用技術(shù)I2C I/O擴展及LED驅(qū)動器RS-232串行接口靜電放電(ESD)保護服務(wù)器/存儲10GTL/GTL+至LVTTL轉(zhuǎn)換PCI Express信號開關(guān)多路復(fù)用I2C及SMBus接口RS-232接口靜電放電保護消費醫(yī)療16電源管理信號調(diào)節(jié)I2C總線輸入/輸出擴展電平轉(zhuǎn)換靜電放電保護 手持設(shè)備22電平轉(zhuǎn)換音頻信號路由I2C基帶輸入/輸出擴展可配置小邏輯器件靜電放電保護鍵區(qū)控制娛樂燈光顯示USB接口工業(yè)自動化31接口——RS-232、USB、RS-485/422繼電器及電機控制保持及控制:I2C I/O擴展信號調(diào)節(jié)便攜式工業(yè)(掌上電腦/掃描儀) 36多路復(fù)用USB外設(shè)卡接口接口—RS-232、USB、RS-485/422I2C控制靜電放電保護 對于任意外部接口連接器的端口來說,靜電放電的沖擊一直是對器件可靠性的威脅。許多低電壓核心芯片或系統(tǒng)級的特定用途集成電路(ASIC)提供了器件級的人體模型(HBM)靜電放電保護,但無法應(yīng)付系統(tǒng)級的靜電放電。一個卓越的靜電放電解決方案應(yīng)該是一個節(jié)省空間且經(jīng)濟高效的解決方案,可保護系統(tǒng)的相互連接免受外部靜電放電的沖擊。
上傳時間: 2013-10-18
上傳用戶:mikesering
振蕩電路的設(shè)計-實用電子路
上傳時間: 2013-11-02
上傳用戶:moerwang
通過NE555的巧妙使用,構(gòu)成的以NE555和CD40017為一體的二十路流水燈
標(biāo)簽: 流水燈 電路圖設(shè)計
上傳時間: 2013-10-26
上傳用戶:lalaruby
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時間: 2013-10-22
上傳用戶:pei5
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1