亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高階譜估計時延

  • 具集成反激式控制器的高功率PoE PD接口

    時至今日,以太網(wǎng)供電 (PoE) 技術(shù)仍在當(dāng)今的網(wǎng)絡(luò)世界中不斷地普及。由供電設(shè)備 (PSE) 提供並傳輸至受電設(shè)備 (PD) 輸入端的 12.95W 功率是一種通用電源

    標(biāo)簽: PoE 集成 反激式控制器 PD接口

    上傳時間: 2013-11-06

    上傳用戶:xmsmh

  • 降壓型同步控制器可采用低至2.2V的工作輸入電源

    許多電信和計算應(yīng)用都需要一個能夠從非常低輸入電壓獲得工作電源的高效率降壓型 DC/DC 轉(zhuǎn)換器。高輸出功率同步控制器 LT3740 就是這些應(yīng)用的理想選擇,該器件能把 2.2V 至 22V 的輸入電源轉(zhuǎn)換為低至 0.8V 的輸出,並提供 2A 至 20A 的負(fù)載電流。其應(yīng)用包括分布式電源繫統(tǒng)、負(fù)載點(diǎn)調(diào)節(jié)和邏輯電源轉(zhuǎn)換。

    標(biāo)簽: 2.2 降壓型 同步控制器 輸入

    上傳時間: 2013-12-30

    上傳用戶:arnold

  • 對于電源故障保護(hù)應(yīng)用,超級電容器能夠替代后備電池

    在越來越多的短時間能量存貯應(yīng)用以及那些需要間歇式高能量脈衝的應(yīng)用中,超級電容器找到了自己的用武之地。電源故障保護(hù)電路便是此類應(yīng)用之一,在該電路中,如果主電源發(fā)生短時間故障,則接入一個後備電源,用於給負(fù)載供電

    標(biāo)簽: 電源故障保護(hù) 后備電池 超級電容器

    上傳時間: 2014-01-08

    上傳用戶:lansedeyuntkn

  • 基于LabVIEW的高精度電流源設(shè)計與實現(xiàn)

    基于LabVIEW的高精度電流源設(shè)計與實現(xiàn)

    標(biāo)簽: LabVIEW 高精度 電流源設(shè)計

    上傳時間: 2013-11-11

    上傳用戶:cuiyashuo

  • 高電源抑制比帶隙基準(zhǔn)電路設(shè)計

    介紹一種高電源抑制比帶隙基準(zhǔn)電路的設(shè)計與驗證

    標(biāo)簽: 高電源抑制 帶隙基準(zhǔn) 電路設(shè)計

    上傳時間: 2013-10-08

    上傳用戶:642778338

  • 一種高電源抑制比全工藝角低溫漂CMOS基準(zhǔn)電壓源

    基于SMIC0.35 μm的CMOS工藝,設(shè)計了一種高電源抑制比,同時可在全工藝角下的得到低溫漂的帶隙基準(zhǔn)電路。首先采用一個具有高電源抑制比的基準(zhǔn)電壓,通過電壓放大器放大得到穩(wěn)定的電壓,以提供給帶隙核心電路作為供電電源,從而提高了電源抑制比。另外,將電路中的關(guān)鍵電阻設(shè)置為可調(diào)電阻,從而可以改變正溫度電壓的系數(shù),以適應(yīng)不同工藝下負(fù)溫度系數(shù)的變化,最終得到在全工藝角下低溫漂的基準(zhǔn)電壓。Cadence virtuoso仿真表明:在27 ℃下,10 Hz時電源抑制比(PSRR)-109 dB,10 kHz時(PSRR)達(dá)到-64 dB;在4 V電源電壓下,在-40~80 ℃范圍內(nèi)的不同工藝角下,溫度系數(shù)均可達(dá)到5.6×10-6 V/℃以下。

    標(biāo)簽: CMOS 高電源抑制 工藝 基準(zhǔn)電壓源

    上傳時間: 2014-12-03

    上傳用戶:88mao

  • 可替代整合型MOSFET的獨(dú)立元件

    在電源設(shè)計中,工程人員時常會面臨控制 IC 驅(qū)動電流不足的問題,或者因為閘極驅(qū)動損耗導(dǎo)致控制 IC 功耗過大。為解決這些問題,工程人員通常會採用外部驅(qū)動器。目前許多半導(dǎo)體廠商都有現(xiàn)成的 MOSFET 積體電路驅(qū)動器解決方案,但因為成本考量,工程師往往會選擇比較低價的獨(dú)立元件。

    標(biāo)簽: MOSFET 獨(dú)立元件

    上傳時間: 2013-11-19

    上傳用戶:阿譚電器工作室

  • DDR記憶體電源

    CMOS 邏輯系統(tǒng)的功耗主要與時脈頻率、系統(tǒng)內(nèi)各閘極輸入電容及電源電壓有關(guān),裝置尺寸縮小後,電源電壓也隨之降低,使得閘極大幅降低功耗。這種低電壓裝置擁有更低的功耗和更高的運(yùn)作速度,因此系統(tǒng)時脈頻率可升高至 Ghz 範(fàn)圍。

    標(biāo)簽: DDR 記憶體 電源

    上傳時間: 2013-10-14

    上傳用戶:immanuel2006

  • 折衷選擇輸入電容鏈波電流的線壓范圍

    透過增加輸入電容,可以在獲得更多鏈波電流的同時,還能藉由降低輸入電容的壓降來縮小電源的工作輸入電壓範(fàn)圍。這會影響電源的變壓器圈數(shù)比以及各種電壓與電流應(yīng)力(current stresscurrent stress current stresscurrent stress current stress current stress )。電容鏈波電流額定值越大,應(yīng)力越小,電源效率也就越高。

    標(biāo)簽: 輸入電容 電流

    上傳時間: 2013-11-11

    上傳用戶:jelenecheung

  • 基于硅堆的猝發(fā)高壓脈沖源初步實驗研究

    為了產(chǎn)生驅(qū)動多幅閃光照相的高重頻猝發(fā)高壓電脈沖,開展了基于硅堆隔離的猝發(fā)高壓脈沖發(fā)生裝置的可行性研究。對普通整流硅堆脈沖條件的導(dǎo)通電流,反向關(guān)斷時間進(jìn)行了實驗研究;采用脈沖形成線產(chǎn)生矩形脈沖,利用不同長度傳輸線的傳輸時延產(chǎn)生多脈沖,以硅堆隔離的方式實現(xiàn)多脈沖在負(fù)載的輸出。研究表明:硅堆在500 ns脈寬條件下,其電流過載至少736倍,關(guān)斷時間約200 ns,硅堆的絕緣恢復(fù)時間決定產(chǎn)生脈沖的最高重復(fù)頻率。

    標(biāo)簽: 實驗 高壓脈沖源

    上傳時間: 2013-11-20

    上傳用戶:稀世之寶039

主站蜘蛛池模板: 长岭县| 阿克苏市| 上虞市| 定安县| 泸定县| 胶州市| 治县。| 开封市| 长兴县| 炎陵县| 江山市| 正定县| 凭祥市| 商水县| 秦皇岛市| 尉犁县| 大厂| 阿拉善右旗| 安远县| 衡山县| 胶南市| 利川市| 安达市| 华坪县| 鄱阳县| 衡水市| 四川省| 三门峡市| 柳州市| 呼伦贝尔市| 禹城市| 高唐县| 新巴尔虎左旗| 织金县| 元江| 海城市| 河北区| 田林县| 东乌| 诏安县| 桃园县|