燃料電池電動汽車DC/DC變換器的諸如工作電壓、電流、效率、體積、重量、溫度這些參數(shù)指標中溫度參數(shù)是一個尤為重要的參數(shù)。如何對DC/DC變換器內部多點溫度參數(shù)進行實時監(jiān)測從而為DC/DC變換器提供可靠的溫度參數(shù)就成為本課題的直接來源和選題依據(jù)。 USB總線具有即插即用、使用方便、易于擴展以及抗干擾能力強等其它總線無法比擬的優(yōu)點。如今USB已經(jīng)成為PC上的標準接口,并迅速占領了計算機中、低速外設的市場。而且隨著計算機功能的不斷強大,虛擬儀器技術也在不斷發(fā)展。它代表了測量與控制技術的未來發(fā)展方向。本課題的研究目的就是希望將USB總線技術和虛擬儀器技術應用到測量系統(tǒng)中,充分利用實驗室現(xiàn)有的資源,設計一個基于USB總線和LabVIEW的多路溫度測試儀。 在了解DC/DC變換器內部主電路的拓撲結構的基礎上,考慮測試系統(tǒng)抗干擾技術,選用擴展了USB功能的微控制器芯片STM32F103和高精度溫度傳感器PT1000完成了基于恒流源的多通道溫度檢測電路原理圖與印刷電路板設計。在學習USB協(xié)議和電子芯片數(shù)據(jù)手冊的基礎上編寫了測試儀的下位機固件程序。通過LabVIEW中的NI—VISA開發(fā)驅動程序實現(xiàn)上位機與USB設備的通信功能。在LabVIEW虛擬儀器軟件開發(fā)平臺中編寫用戶界面并建立合理的報表生成系統(tǒng),有效存儲數(shù)據(jù)提供用戶查詢。 直接在LabVIEW環(huán)境下通過NI—VISA開發(fā)能驅動用戶USB系統(tǒng)應用程序,完全避開了以前開發(fā)USB驅動程序的復雜性,大大縮短了開發(fā)周期,節(jié)省了開發(fā)成本。設計完畢后對系統(tǒng)進行了軟硬件聯(lián)調,通道標定和現(xiàn)場試驗,并進行了精度分析。實驗結果表明課題在這一研究過程中取得了預期的良好結果。
上傳時間: 2013-06-07
上傳用戶:kennyplds
雙向DC/DC變換器(Bi-directionalDC/DCconverters)是能夠根據(jù)需要調節(jié)能量雙向傳輸?shù)闹绷?直流變換器。隨著科技的發(fā)展,雙向DC/DC變換器的應用需求越來越多,正逐步應用到無軌電車、地鐵、列車、電動車等直流電機驅動系統(tǒng),直流不間斷電源系統(tǒng),航天電源等場合。一方面,雙向DC/DC變換器為這些系統(tǒng)提供能量,另一方面,又使可回收能量反向給供電端充電,從而節(jié)約能量。 大多數(shù)雙向DC/DC變換器采用復雜的輔助網(wǎng)絡來實現(xiàn)軟開關技術,本文所研究的Buck/Boost雙向的DC/DC變換器從拓撲上解決器件軟開關的問題;由于Buck/Boost雙向DC/DC變換器的電流紋波較大,這會帶來嚴重的電磁干擾,本文結合Buck/Boost雙向DC/DC變換器拓撲與磁耦合技術使電感電流紋波減小;由于在同一頻率下不同負載時電流紋波不同,本文在控制時根據(jù)負載改變PWM頻率,從而使輕載時的電流紋波均較小。 本文所研究的雙向DC/DC變換器采用DSP處理器進行控制,其原因在于:目前沒有專門用于控制該Buck/Boost雙向DC/DC變換器的控制芯片,而DSP具有多路的高分辨率PWM,通過對DSP寄存器的配置可以實現(xiàn)Buck/Boost雙向DC/DC變換器的控制PWM;DSP具有多路高速的A/D轉換接口,并可以通過配合PWM完成對反饋采樣,具備一定的濾波功能。 本文所研究的數(shù)字雙向DC/DC變換器實現(xiàn)了在Buck模式下功率MOSFET的零電壓開通及零電壓關斷,電感電流的交迭使其電感輸出端電流紋波明顯變小,輕載時PWM頻率的提升也使得電流紋波變小。
上傳時間: 2013-06-08
上傳用戶:cy_ewhat
近年來,以電池作為電源的微電子產(chǎn)品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設計技術正成為微電子行業(yè)研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設計低電壓、低功耗的運算放大器非常必要。在實現(xiàn)低電壓、低功耗設計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現(xiàn)低壓、低功耗的目標而不實現(xiàn)優(yōu)良的性能(如高速)是不大妥當?shù)摹?論文對國內外的低電壓、低功耗模擬電路的設計方法做了廣泛的調查研究,分析了這些方法的工作原理和各自的優(yōu)缺點,在吸收這些成果的基礎上設計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設計輸入級時,選擇了兩級直接共源一共柵輸入級結構;為穩(wěn)定運放輸出共模電壓,設計了共模負反饋電路,并進行了共模回路補償;在偏置電路設計中,電流鏡負載并不采用傳統(tǒng)的標準共源-共柵結構,而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結構;為了提高效率,在設計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調零電阻的密勒補償技術對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數(shù),對整個運放電路進行了設計,并通過了HSPICE軟件進行了仿真。結果表明,當接有5 pF負載電容和20 kΩ負載電阻時,所設計的CMOS運放的靜態(tài)功耗只有9.6 mW,時延為16.8ns,開環(huán)增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設計的BiCMOS運放的靜態(tài)功耗達到10.2 mW,時延為12.7 ns,開環(huán)增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術指標都達到了設計要求。
標簽: CMOSBiCMOS 低壓 低功耗
上傳時間: 2013-06-29
上傳用戶:saharawalker
高速電路設計實踐,主要是相對硬件線路設計
上傳時間: 2013-04-24
上傳用戶:bruce5996
藍牙(Bluetooth)技術是近年來國外先進國家研究發(fā)展最快的短程無線通信技術之一,能夠廣泛地應用于工業(yè)短距離無線控制裝置、近距離移動無線控制設備、機器人控制、辦公自動化及多媒體娛樂設備等局部范圍內無線數(shù)據(jù)傳輸?shù)念I域中。在我國,由于對藍牙技術的研究還處于研究開發(fā)的初級階段, 還沒有形成藍牙數(shù)據(jù)短距離無線通信的一套開放性應用標準。 在無線音頻傳輸領域內,傳統(tǒng)的基于模擬調制方式的無線音頻傳輸由于抗干擾能力較差,傳輸?shù)囊纛l質量會受到較大的影響,而國內市場上的藍牙音頻產(chǎn)品僅支持單聲道語音傳輸。所以,對基于藍牙技術的高品質多通道音頻傳輸技術的研究將具有一定的技術創(chuàng)新性,在無線音頻傳輸領域也具有較為廣闊的市場前景。 本文以嵌入式藍牙技術與音頻信號傳輸系統(tǒng)為研究開發(fā)課題,參考國外藍牙技術協(xié)議標準,利用功能模塊單元與嵌入式技術,目標是研制一種基于嵌入式開發(fā)應用的高品質雙聲道藍牙無線音頻傳輸系統(tǒng)。本系統(tǒng)通過對雙聲道線性模擬音源的數(shù)字化MP3編解碼處理,結合基于嵌入式應用的簡化后的HCI層藍牙應用協(xié)議,實現(xiàn)了藍牙信道帶寬內的高品質雙聲道音頻信號點對點的傳輸。 在硬件設計上,系統(tǒng)采用了模塊化設計思想。發(fā)送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負責音頻信號的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負責MP3數(shù)據(jù)幀的高速傳輸以及藍牙接口協(xié)議控制;無線模塊采用藍牙單芯片解決方案(集成藍牙射頻、基帶和鏈路管理等),負責MP3數(shù)據(jù)幀的射頻發(fā)送和接收。模塊與模塊之間采用工業(yè)標準接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設計上,系統(tǒng)主要由藍牙協(xié)議解釋、傳輸控制和芯片驅動三部分構成。在藍牙協(xié)議解釋上,系統(tǒng)采用了基于HCI層的ACL數(shù)據(jù)包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數(shù)據(jù)傳輸技術;芯片驅動主要指對MAS3587的基本配置。 對目標系統(tǒng)的測試實驗采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實驗項目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實驗結果表明,輸入音源在經(jīng)過MP3編碼、發(fā)射、接收及MP3解碼后,音頻質量基本上沒受影響,實際雙聲道音質接近于CD音質,而無線傳輸?shù)目煽啃赃h高于模擬無線音頻傳輸,幾乎沒有斷音與錯音,充分體現(xiàn)了嵌入式藍牙無線技術的優(yōu)勢。
上傳時間: 2013-05-27
上傳用戶:稀世之寶039
隨著通信技術的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實時、準確等特點已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強、傳輸距離等優(yōu)點越來越受人們的關注。本論文以FPGA為核心芯片,結合數(shù)字化技術和時分復用技術,提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設計方案,并詳細分析方案的設計過程。 系統(tǒng)分A/D轉換、D/A轉換和FPGA數(shù)據(jù)處理三大模塊化進行設計,F(xiàn)PGA數(shù)據(jù)處理模塊實現(xiàn)了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數(shù)字信號的復接解復接仿真,同時完成了視頻信號的A/D轉換和數(shù)字視頻信號的D/A轉換功能,最終實現(xiàn)了八路視頻信號在一根光纖上實時傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質量指標要求。各路視頻信號的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標準,系統(tǒng)具高集成度、靈活性等特點,能廣泛應用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關鍵詞:FPGA,光纖傳輸,視頻信號
標簽: FPGA 多路 光纖傳輸系統(tǒng)
上傳時間: 2013-06-05
上傳用戶:zxh1986123
隨著科學技術的快速發(fā)展和數(shù)據(jù)采集系統(tǒng)的廣泛應用,人們對數(shù)據(jù)采集系統(tǒng)的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規(guī)范,以其使用方便、易于擴展、速度快等優(yōu)點而被廣泛地應用于數(shù)據(jù)采集系統(tǒng)中。現(xiàn)場可編程門陣列最大的特點是結構靈活,開發(fā)周期較短,適合于實時信號處理,已被廣泛應用于通信、數(shù)據(jù)采集、圖像處理等諸多領域。 @@ 本文充分利用USB和FPGA的上述優(yōu)點,設計了一種基于USB2.0技術和FPGA技術相結合的高速數(shù)據(jù)采集系統(tǒng)。 @@ 首先,對數(shù)據(jù)采集基本理論及系統(tǒng)相關技術進行了簡單地介紹。 @@ 其次,對以ADC轉換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數(shù)據(jù)采集系統(tǒng)進行了硬件設計和分析,并在此設計的基礎上給出相應的原理圖、PCB。硬件設計主要包括FPGA與ADC和FX2之間的接口電路設計以及硬件邏輯設計。 @@ 再次,根據(jù)系統(tǒng)需求,對系統(tǒng)軟件部分進行了設計,分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機中的WindowsXP系統(tǒng)下利用GPD編寫USB設備驅動程序;三是充分了解FX2的主要功能特點,并編寫出應用程序。 @@ 最后,對系統(tǒng)的軟硬件進行了調試,給出了調試結果和分析,對出現(xiàn)的問題給出了解決方案。結果表明,系統(tǒng)符合設計要求。 @@關鍵詞:USB2.0;FPGA;SOPC;數(shù)據(jù)采集;固件;
上傳時間: 2013-06-21
上傳用戶:cath
矩陣運算是描述許多工程問題中不可缺少的數(shù)學關系,矩陣運算具有執(zhí)行效率好、速度快、集成度高等優(yōu)點,并且隨著動態(tài)可配置技術的發(fā)展,靈活性也有了很大的提高。因此,尋找矩陣運算的高速實現(xiàn)方法是具有很大的現(xiàn)實意義,能夠為高速運算應用提供技術支持。 為了提高研究成果的實用性與商用性,本文主要針對某種體積小、運算速度和性能要求很高的特殊場合設計并實現(xiàn)基于FPGA的矩陣運算功能。通過系統(tǒng)地研究FPGA功能結構、設計原理、DSP接口、IEEE-754標準,深入學習浮點數(shù)及矩陣的基礎運算以及硬件編程語言等內容,根據(jù)矩陣運算的特點和原理,討論了硬件設計方面重點對具體核心器件結構、特點以及有關FPGA的設計流程和控制器Verilog HDL硬件編程語言代碼方面內容,確定了基于FPGA浮點運算及矩陣運算單元的Verilog HDL設計方法,在Quartus II平臺上對其仿真、記錄運算結果,并對采集到的數(shù)據(jù)結果進行了深入分析與總結。 本設計通過幾種矩陣算法利用FPGA和MATLAB分別進行了實現(xiàn)測試,驗證了設計結果的正確性,證明了本設計中矩陣運算速率的實用性與高效性,提高了系統(tǒng)資源利用率和系統(tǒng)可靠性,為今后在工程、軍事、通訊等生產(chǎn)生活各個領域應用打下良好基礎。
上傳時間: 2013-07-07
上傳用戶:xuanjie
激光打標是指利用高能量密度的激光束在物件表面作永久性標刻。激光打標以其“打標速度快、性能穩(wěn)定、打標質量好”等優(yōu)勢,獲得了日益廣泛的應用。傳統(tǒng)的激光打標系統(tǒng)一般是基于ISA總線或PCI總線的,運動控制卡必須插在計算機的PCI插槽內,且不支持熱捅拔,影響了控制卡的穩(wěn)定性;以單片機為主控制器的激光打標控制卡雖然成本低、運行可靠,但由于其運算速度慢、存儲容量有限,限制了它的應用范圍。 運動控制卡是激光打標系統(tǒng)的核心組成部分。本文設計了一種新型的基于USB總線,以FPGA為主控單元的振鏡掃描式激光打標控制卡,它利用了USB總線高速、穩(wěn)定、易用和FPGA資源豐富、處理能力強、易擴展等優(yōu)點,將PC機強大的信息處理能力與運動控制卡的運動控制能力相結合,具有信息處理能力強、開放程度高、使用方便的特點。 本文首先介紹了激光打標的原理,激光打標技術的發(fā)展現(xiàn)狀以及激光打標系統(tǒng)的組成結構。在對USB總線技術作了簡要介紹后,詳細討論了激光打標控制卡的硬件電路設計,包括USB接口電路,F(xiàn)PGA主控單元電路,D/A單元電路,存儲器電路,I/O接口電路等。接著對USB接口單元的固件程序和FPGA中USB接口功能模塊、D/A寫控制功能模塊和SRAM讀寫控制功能模塊的程序做了詳細設計,通過軟硬件調試,控制卡實現(xiàn)了USB通信,輸出兩路模擬信號,SRAM數(shù)據(jù)讀寫,數(shù)字量輸入輸出等功能。
上傳時間: 2013-04-24
上傳用戶:prczsf
卷積碼是廣泛應用于衛(wèi)星通信、無線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現(xiàn)結構比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術的不斷發(fā)展,使用FPGA實現(xiàn)Viterbi譯碼器的設計方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設計可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應用需求,具有很重要的現(xiàn)實意義。 本文設計了基于FPGA的高速Viterbi譯碼器。在對Viterbi譯碼算法深入研究的基礎上,重點研究了Viterbi譯碼器核心組成模塊的電路實現(xiàn)算法。本設計中分支度量計算模塊采用只計算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結構保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結構,大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語言編寫程序,實現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎上,擴展了Viterbi譯碼器的通用性,使其能夠對不同的卷積碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對各種模式的譯碼器進行全面仿真驗證,Xilinx ISE8.2i時序分析報告表明譯碼器布局布線后最高譯碼速度可達200MHz。在FPGA和DSP組成的硬件平臺上進一步測試譯碼器,譯碼器運行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對本文設計的Viterbi譯碼器的譯碼性能進行了分析,仿真結果表明,在同等條件下,本文設計的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當。
上傳時間: 2013-06-24
上傳用戶:myworkpost