基于FPGA的線型CCD高速驅(qū)動(dòng)采集一控制板設(shè)計(jì)摘要:線型CCD圖像傳感器在工業(yè)檢測(cè)、圖像測(cè)量和機(jī)器視覺等方面有著廣泛的應(yīng)用。本文針對(duì)CCD測(cè)量應(yīng)用系統(tǒng)中的前端處理、驅(qū)動(dòng)控制和信號(hào)采集,設(shè)計(jì)制作了一款基于FPGA的高速驅(qū)動(dòng)采集 體化控制板。該控制板選用了Altera公司的Cyclone系列FPGA和TI公司的專用圖像信號(hào)處理芯片VSP5010,由FPGA對(duì)VSP5010進(jìn)行配置,生成雙路CCD驅(qū)動(dòng)脈沖,控制接收A/D變換后的圖像數(shù)據(jù),并以適當(dāng)?shù)慕涌诜绞綄⒉杉瘮?shù)據(jù)送入計(jì)算機(jī)以便進(jìn)行后期處理。該控制板將CCD的驅(qū)動(dòng)脈沖產(chǎn)生和圖像數(shù)據(jù)采集集于一體,有效簡(jiǎn)化了CCD測(cè)量應(yīng)用系統(tǒng)前端的外部電路設(shè)計(jì),提高了圖像數(shù)據(jù)采集速率和質(zhì)量,并具有靈活性強(qiáng),易于擴(kuò)展等特點(diǎn)。關(guān)鍵詞:線型CCD:FPGA:AFE:驅(qū)動(dòng):數(shù)據(jù)采集
標(biāo)簽: fpga ccd 高速驅(qū)動(dòng)采集
上傳時(shí)間: 2022-06-22
上傳用戶:
文檔為線陣CCD高速圖像采集與處理系統(tǒng)總結(jié)文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,
上傳時(shí)間: 2022-06-26
上傳用戶:kingwide
近年來(lái),隨著科學(xué)技術(shù)尤其是電子信息技術(shù)的飛速發(fā)展,人類對(duì)數(shù)據(jù)采集的需求也不斷增加,數(shù)據(jù)采集系統(tǒng)已經(jīng)被廣泛的應(yīng)用于民生、醫(yī)療、國(guó)防、教育、科技等各個(gè)領(lǐng)域,高速數(shù)據(jù)采集技術(shù)的研究是整個(gè)數(shù)據(jù)采集系統(tǒng)的難點(diǎn)和重點(diǎn)。數(shù)據(jù)采集系統(tǒng)和我們的生活息息相關(guān),并且高采樣率的數(shù)據(jù)采集系統(tǒng)已經(jīng)在很多場(chǎng)合得到應(yīng)用。比如在航空航天領(lǐng)域,火管噴氣流量的動(dòng)態(tài)測(cè)量,風(fēng)洞測(cè)試中對(duì)不同物理量的信息采集,以及衛(wèi)星遙感遙測(cè)等場(chǎng)合均需要實(shí)時(shí)分析和控制采集來(lái)的大量高速數(shù)據(jù)信息。又比如在生物光潛分析、醫(yī)用CT三維重建系統(tǒng)以及散裂中子源的光通信等研究中也要求在非常短的時(shí)間內(nèi)處理非常龐大的試驗(yàn)數(shù)據(jù)。還有在氣象、雷達(dá)、地震預(yù)報(bào)等領(lǐng)域,工程師們會(huì)根據(jù)這些應(yīng)用場(chǎng)合中信號(hào)實(shí)時(shí)性強(qiáng)、傳輸速度快的特點(diǎn),通過(guò)獲取一種能夠完全記錄現(xiàn)場(chǎng)信號(hào)的設(shè)備,并利用這些設(shè)備獲取實(shí)驗(yàn)數(shù)據(jù)的手段,來(lái)構(gòu)建各類模型和實(shí)物系統(tǒng),因此數(shù)據(jù)采集中的速度、實(shí)時(shí)性、可靠性以及存儲(chǔ)特性都是這些領(lǐng)域所要研究和關(guān)注的問(wèn)題]。
標(biāo)簽: pcie 數(shù)據(jù)采集 fpga
上傳時(shí)間: 2022-07-11
上傳用戶:20125101110
隨著現(xiàn)代科學(xué)技術(shù)的迅速發(fā)展和人們對(duì)數(shù)據(jù)采集技術(shù)要求的日益提 高,近年來(lái)數(shù)據(jù)采集技術(shù)得到了長(zhǎng)足的發(fā)展,主要表現(xiàn)為精度越來(lái)越高, 傳輸?shù)乃俣仍絹?lái)越快。但是各種基于ISA、PCI 等總線的數(shù)據(jù)采集系統(tǒng)存 在著安裝麻煩、受計(jì)算機(jī)插槽數(shù)量、地址、中斷資源的限制、可擴(kuò)展性 差等缺陷,嚴(yán)重的制約了它們的應(yīng)用范圍。USB 總線的出現(xiàn)很好的解決了 上述問(wèn)題,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司為解決傳 統(tǒng)總線的不足而推出的一種新型串行通信標(biāo)準(zhǔn)。為了適應(yīng)高速傳輸?shù)男?要,2004 年4月,這些公司在原來(lái)1.1 協(xié)議的基礎(chǔ)上制定了USB2.0 傳輸 協(xié)議,使傳輸速度達(dá)到了480Mb/s。該總線具有安裝方便、高帶寬、易擴(kuò) 展等優(yōu)點(diǎn),已經(jīng)逐漸成為現(xiàn)代數(shù)據(jù)采集傳輸?shù)陌l(fā)展趨勢(shì)。 以高速數(shù)字信號(hào)處理器(DSPs)為基礎(chǔ)的實(shí)時(shí)數(shù)字信號(hào)處理技術(shù)近 年來(lái)發(fā)展迅速,并獲得了廣泛的應(yīng)用。TMS320C6713 是德州儀器公司 ( Texas Instrument ) 推出的浮點(diǎn)DSPs , 其峰值處理能力達(dá)到了 1350MFLOPS,是目前國(guó)際上性能最高的DSPs 之一。同時(shí)該DSPs 接口豐 富,擴(kuò)展能力強(qiáng),非常適合于做主控芯片。 基于TMS320C6713 和USB2.0,本文設(shè)計(jì)了一套多路實(shí)時(shí)信號(hào)采集系 統(tǒng)。該設(shè)計(jì)充分利用了高速數(shù)字信號(hào)處理器TMS320C6713 和USB 芯片 CY7C68001 的各種優(yōu)點(diǎn),實(shí)現(xiàn)了傳輸速度快,采樣精度高,易于擴(kuò)展,接口簡(jiǎn)單的特點(diǎn)。在本文中詳細(xì)討論了各種協(xié)議和功能模塊的設(shè)計(jì)。本文 的設(shè)計(jì)主要分為硬件部分和軟件部分,其中硬件部分包括模擬信號(hào)輸入 模塊,AD 數(shù)據(jù)采集模塊,USB 模塊,所有的硬件模塊都在TMS320C6713 的協(xié)調(diào)控制下工作,軟件部分包括DSP 程序和PC 端程序設(shè)計(jì)。總的設(shè)計(jì) 思想是以TMS320C6713為核心,通過(guò)AD 轉(zhuǎn)換,將采集的數(shù)據(jù)傳送給 TMS320C6713 進(jìn)行數(shù)據(jù)處理,并將處理后的數(shù)據(jù)經(jīng)過(guò)USB 接口傳送到上位 機(jī)。
上傳時(shí)間: 2013-04-24
上傳用戶:fudong911
本文研究的課題主要是基于ARM平臺(tái)和GSM短消息之上的遠(yuǎn)程電機(jī)數(shù)據(jù)采集和實(shí)時(shí)監(jiān)控。應(yīng)用背景是城市污水泵站的無(wú)線監(jiān)測(cè)和控制系統(tǒng)的實(shí)現(xiàn)需求,該系統(tǒng)采用分布式控制技術(shù)和無(wú)線通訊的方式,統(tǒng)一調(diào)配全市污雨水的排放,汛期社會(huì)效益非常突出。但是采用專用無(wú)線通訊設(shè)備,專用性很強(qiáng)且價(jià)格較為昂貴,無(wú)法實(shí)現(xiàn)高速聯(lián)接,不易于更新?lián)Q代。 對(duì)于眾多城市的雨污水泵站控制系統(tǒng),本文提出的低成本的智能控制系統(tǒng)和GSM短消息相結(jié)合的技術(shù)非常實(shí)用。它可以有效地減輕工作人員的勞動(dòng)強(qiáng)度,降低企業(yè)的生產(chǎn)成本。同時(shí),GSM網(wǎng)絡(luò)所具有的強(qiáng)大功能,人們可以期待高度開放、使用靈活方便、功能強(qiáng)大的低成本智能控制系統(tǒng)的出現(xiàn),特別是在舊有泵站的技術(shù)改造中。 在本文中主要就這一技術(shù)的幾個(gè)關(guān)鍵部分比如被控電機(jī)的數(shù)據(jù)采集和監(jiān)控信息的短消息編解碼傳輸做了深入探討。對(duì)GSM短消息協(xié)議的研究和編解碼傳輸?shù)膶?shí)現(xiàn)是本文研究的難點(diǎn)和重點(diǎn)。GSM短消息協(xié)議是一個(gè)很復(fù)雜的通信協(xié)議,要想掌握它還必須理解GSM系統(tǒng)協(xié)議的相關(guān)部分,這就要求研究者必須有比較深厚的通信技術(shù)知識(shí)。
上傳時(shí)間: 2013-06-19
上傳用戶:gonuiln
嵌入式圖像采集系統(tǒng)具有體積小、成本低、穩(wěn)定性高等優(yōu)點(diǎn),在遠(yuǎn)程監(jiān)控、可視電話、計(jì)算機(jī)視覺、網(wǎng)絡(luò)會(huì)議等領(lǐng)域應(yīng)用廣泛。為克服傳統(tǒng)基于單片機(jī)的圖像采集系統(tǒng)的種種不足,本文提出了一種新的解決方案,利用高速的ARM9嵌入式微處理器S3C2410A為硬件核心,搭配USB攝像頭,結(jié)合Linux構(gòu)建了一套嵌入式的圖像采集系統(tǒng)。USB攝像頭有著容易購(gòu)買、性價(jià)比高等優(yōu)點(diǎn),但長(zhǎng)期以來(lái)將其直接應(yīng)用于嵌入式系統(tǒng)卻很困難。隨著ARM微處理器的廣泛應(yīng)用,嵌入式系統(tǒng)的性能得到了極大的提升。人們逐漸將操作系統(tǒng)引入其中,方便系統(tǒng)的管理和簡(jiǎn)化應(yīng)用程序的開發(fā)。Linux是一個(gè)免費(fèi)開源的優(yōu)秀操作系統(tǒng),將其移植到嵌入式系統(tǒng)中能夠?qū)ο到y(tǒng)進(jìn)行高效地管理、極大地方便應(yīng)用程序的開發(fā)。嵌入式的Linux操作系統(tǒng)繼承了Linux的優(yōu)良特性,還有著節(jié)約資源,實(shí)時(shí)性強(qiáng)等優(yōu)點(diǎn)。在本方案中以嵌入式Linux操作系統(tǒng)為基礎(chǔ),借助其對(duì)USB、網(wǎng)絡(luò)等的強(qiáng)大支持能力來(lái)構(gòu)建高度靈活的圖像采集系統(tǒng)。通過(guò)利用Linux操作系統(tǒng)內(nèi)建的video4Linux對(duì)攝像頭進(jìn)行編程,實(shí)現(xiàn)了將USB攝像頭采集到的視頻數(shù)據(jù)進(jìn)行顯示和存為圖片的功能。本文中具體講述了嵌入式的軟硬件平臺(tái)的構(gòu)建,USB攝像頭的驅(qū)動(dòng)開發(fā),圖像采集應(yīng)用程序的實(shí)現(xiàn)等。本文提出的嵌入式圖像采集方案適用于市面上絕大多數(shù)流行的USB攝像頭,還能把得到的圖像通過(guò)以太網(wǎng)傳輸以實(shí)現(xiàn)遠(yuǎn)程的監(jiān)控。這套方案利用應(yīng)用程序編程接口video4linux所提供的數(shù)據(jù)結(jié)構(gòu)、應(yīng)用函數(shù)等,實(shí)現(xiàn)了在Linux環(huán)境下采集USB攝像頭圖像數(shù)據(jù)的功能,并運(yùn)用嵌入式的GUI開發(fā)工具Qt/Embedded來(lái)編寫最終的應(yīng)用程序?qū)崿F(xiàn)了美觀的用戶界面。充分運(yùn)用Linux操作系統(tǒng)和其工具的強(qiáng)大功能來(lái)實(shí)現(xiàn)圖像采集, 對(duì)基于Linux內(nèi)核的后續(xù)圖像應(yīng)用開發(fā)具有實(shí)用意義。本系統(tǒng)完全基于開放的平臺(tái)和模塊化的實(shí)現(xiàn)方法,具有良好的可移植性,可方便地進(jìn)行各種擴(kuò)展。這種方案所實(shí)現(xiàn)的圖像采集系統(tǒng)成本低,靈活性高,性能好,是一種優(yōu)良的解決方案。本文詳細(xì)介紹了這種基于Linux系統(tǒng)和S3C2410A平臺(tái)的嵌入式圖像采集系統(tǒng)。關(guān)鍵詞:嵌入式,ARM,USB,圖像采集,Linux
上傳時(shí)間: 2013-06-05
上傳用戶:bangbangbang
矩陣運(yùn)算是描述許多工程問(wèn)題中不可缺少的數(shù)學(xué)關(guān)系,矩陣運(yùn)算具有執(zhí)行效率好、速度快、集成度高等優(yōu)點(diǎn),并且隨著動(dòng)態(tài)可配置技術(shù)的發(fā)展,靈活性也有了很大的提高。因此,尋找矩陣運(yùn)算的高速實(shí)現(xiàn)方法是具有很大的現(xiàn)實(shí)意義,能夠?yàn)楦咚龠\(yùn)算應(yīng)用提供技術(shù)支持。 為了提高研究成果的實(shí)用性與商用性,本文主要針對(duì)某種體積小、運(yùn)算速度和性能要求很高的特殊場(chǎng)合設(shè)計(jì)并實(shí)現(xiàn)基于FPGA的矩陣運(yùn)算功能。通過(guò)系統(tǒng)地研究FPGA功能結(jié)構(gòu)、設(shè)計(jì)原理、DSP接口、IEEE-754標(biāo)準(zhǔn),深入學(xué)習(xí)浮點(diǎn)數(shù)及矩陣的基礎(chǔ)運(yùn)算以及硬件編程語(yǔ)言等內(nèi)容,根據(jù)矩陣運(yùn)算的特點(diǎn)和原理,討論了硬件設(shè)計(jì)方面重點(diǎn)對(duì)具體核心器件結(jié)構(gòu)、特點(diǎn)以及有關(guān)FPGA的設(shè)計(jì)流程和控制器Verilog HDL硬件編程語(yǔ)言代碼方面內(nèi)容,確定了基于FPGA浮點(diǎn)運(yùn)算及矩陣運(yùn)算單元的Verilog HDL設(shè)計(jì)方法,在Quartus II平臺(tái)上對(duì)其仿真、記錄運(yùn)算結(jié)果,并對(duì)采集到的數(shù)據(jù)結(jié)果進(jìn)行了深入分析與總結(jié)。 本設(shè)計(jì)通過(guò)幾種矩陣算法利用FPGA和MATLAB分別進(jìn)行了實(shí)現(xiàn)測(cè)試,驗(yàn)證了設(shè)計(jì)結(jié)果的正確性,證明了本設(shè)計(jì)中矩陣運(yùn)算速率的實(shí)用性與高效性,提高了系統(tǒng)資源利用率和系統(tǒng)可靠性,為今后在工程、軍事、通訊等生產(chǎn)生活各個(gè)領(lǐng)域應(yīng)用打下良好基礎(chǔ)。
上傳時(shí)間: 2013-07-07
上傳用戶:xuanjie
隨著微電子技術(shù)的高速發(fā)展,實(shí)時(shí)圖像處理在多媒體、圖像通信等領(lǐng)域有著越來(lái)越廣泛的應(yīng)用。FPGA就是硬件處理實(shí)時(shí)圖像數(shù)據(jù)的理想選擇,基于FPGA的圖像處理專用系統(tǒng)的研究將成為信息產(chǎn)業(yè)的新熱點(diǎn)。 @@ 本文詳細(xì)介紹了一種基于FPGA開發(fā)板的實(shí)時(shí)圖像采集與顯示系統(tǒng),該系統(tǒng)由前端視頻采集單元、圖像存儲(chǔ)單元、圖像顯示單元三部分組成。它的主要功能有:對(duì)攝像頭送來(lái)的視頻數(shù)據(jù)進(jìn)行采集,并采用PHILIPS公司的專用視頻解碼芯片SAA7113將模擬視頻轉(zhuǎn)化成數(shù)字視頻;將采集進(jìn)來(lái)的數(shù)據(jù)存儲(chǔ)到FPGA開發(fā)板內(nèi)嵌的SDRAM中;采用PHILIPS公司的專用視頻編碼芯片SAA7121將數(shù)字視頻信號(hào)轉(zhuǎn)換為模擬信號(hào)送顯示器輸出。 @@ 系統(tǒng)在Quartus II 5.0、Model Sim6.0軟件平臺(tái)下開發(fā)并在硬件上得到實(shí)現(xiàn),達(dá)到預(yù)期效果。FPGA實(shí)現(xiàn)圖像采集顯示是一種有效,簡(jiǎn)便、經(jīng)濟(jì)的方法,因此該課題具有廣闊的應(yīng)用前景和市場(chǎng)價(jià)值。 @@關(guān)鍵詞:FPGA,I2C總線,視頻采集,SDRAM,視頻顯示
標(biāo)簽: FPGA 視頻采集 顯示系統(tǒng)
上傳時(shí)間: 2013-06-06
上傳用戶:rhl123
隨著計(jì)算機(jī)和自動(dòng)化測(cè)量技術(shù)的日益發(fā)展,測(cè)量?jī)x器和計(jì)算機(jī)的關(guān)系日益密切。計(jì)算機(jī)的很多成果很快就應(yīng)用到測(cè)量和儀器領(lǐng)域,與計(jì)算機(jī)相結(jié)合已經(jīng)成為測(cè)量?jī)x器和自動(dòng)測(cè)試系統(tǒng)發(fā)展的必然趨勢(shì)。高度集成的現(xiàn)場(chǎng)可編程門陣列(FPGA)是超大規(guī)模集成電路和計(jì)算機(jī)輔助設(shè)計(jì)技術(shù)發(fā)展的結(jié)果,由于FPGA器件具備集成度高、體積小、可以利用基于計(jì)算機(jī)的開發(fā)平臺(tái),用編寫軟件的方法來(lái)實(shí)現(xiàn)專門硬件的功能等優(yōu)點(diǎn),大大推動(dòng)了數(shù)字系統(tǒng)設(shè)計(jì)的單片化、自動(dòng)化,縮短了單片數(shù)字系統(tǒng)的設(shè)計(jì)周期、提高了設(shè)計(jì)的靈活性和可靠性。 本文研究基于網(wǎng)絡(luò)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)問(wèn)題。論文完成了以FPGA結(jié)構(gòu)為系統(tǒng)硬件平臺(tái),uClinux為核心的系統(tǒng)的軟件平臺(tái)設(shè)計(jì),進(jìn)行信號(hào)的采集和遠(yuǎn)程網(wǎng)絡(luò)監(jiān)測(cè)的功能。 論文從軟硬件兩方面入手,闡述了基于FPGA器件進(jìn)行數(shù)據(jù)采集的硬件系統(tǒng)設(shè)計(jì)方法,以及基于uClinux操作系統(tǒng)的設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)和應(yīng)用程序設(shè)計(jì)。 硬件方面,F(xiàn)PGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述語(yǔ)言在Xilinx公司提供的ISE輔助設(shè)計(jì)軟件中實(shí)現(xiàn)FPGA編程。將微處理器MicroBlaze、數(shù)據(jù)存儲(chǔ)器、程序存儲(chǔ)器、以太網(wǎng)控制器、數(shù)模轉(zhuǎn)換控制器等數(shù)字邏輯電路通過(guò)CoreConnect技術(shù)用OPB總線集成在同一個(gè)FPGA內(nèi)部,形成一個(gè)可編程的片上系統(tǒng)(SOPC)。采用基于FPGA的SOPC設(shè)計(jì)的突出優(yōu)點(diǎn)是不必更換芯片就可以實(shí)現(xiàn)設(shè)計(jì)的改進(jìn)和升級(jí),同時(shí)也可以降低成本和提高可靠性。 軟件方面,為了更好更有效地管理和拓展系統(tǒng)功能,移植了uClinux到MicroBlaze軟處理器上,設(shè)計(jì)實(shí)現(xiàn)了平臺(tái)上的ADC設(shè)備驅(qū)動(dòng)程序和數(shù)據(jù)采集應(yīng)用程序。并通過(guò)修訂內(nèi)核,實(shí)現(xiàn)了利用以太網(wǎng)TCP/IP協(xié)議來(lái)訪問(wèn)數(shù)據(jù)采集程序獲得的數(shù)據(jù)。
標(biāo)簽: FPGA 以太網(wǎng) 數(shù)據(jù)采集系統(tǒng)
上傳時(shí)間: 2013-05-23
上傳用戶:晴天666
隨著數(shù)碼技術(shù)的不斷發(fā)展,數(shù)字圖像處理的應(yīng)用領(lǐng)域不斷擴(kuò)大,其實(shí)時(shí)處理技術(shù)成為研究的熱點(diǎn)。VLSI技術(shù)的迅猛發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA(現(xiàn)場(chǎng)可編程門陣列)的特點(diǎn)使其非常適用于進(jìn)行一些基于像素級(jí)的圖像處理。 傳統(tǒng)的圖像顯示系統(tǒng)必須連接到PC才能觀察圖像視頻,存在著高速實(shí)時(shí)性、穩(wěn)定性問(wèn)題。本設(shè)計(jì)脫離高清晰工業(yè)相機(jī)必須與PC連接才可以觀看到高清晰圖像的束縛,實(shí)現(xiàn)系統(tǒng)的小型化。針對(duì)130萬(wàn)像素彩色1/2英寸鎂光CMOS圖像傳感器,提出用硬件實(shí)現(xiàn)Bayer格式到RGB格式轉(zhuǎn)換的設(shè)計(jì)方案,完成由黑白圖像到高清彩色圖像的轉(zhuǎn)換,用SDRAM作緩存,輸出標(biāo)準(zhǔn)VGA信號(hào),可直接連接VGA顯示器、投影儀等設(shè)備進(jìn)行實(shí)時(shí)的視頻圖像觀看,與模擬相機(jī)740X576分辨率(480線)圖像相比,設(shè)計(jì)圖像畫質(zhì)相當(dāng)于1280X1024分辨率(750線),最高幀率25fps,整個(gè)結(jié)構(gòu)應(yīng)用FPGA作為主控制器,用少量的緩存代替?zhèn)鹘y(tǒng)的大容量存儲(chǔ),加快了運(yùn)算速率,減小了電路規(guī)模,滿足圖像實(shí)時(shí)處理的要求,使展現(xiàn)出來(lái)的視頻圖像得到質(zhì)的飛躍。可以廣泛應(yīng)用于工業(yè)控制和遠(yuǎn)程監(jiān)控等領(lǐng)域。 論文研究的重點(diǎn)是采用altera公司EP2C芯片前端驅(qū)動(dòng)CMOS圖像傳感器,實(shí)時(shí)采集Bayer圖像象素,分析研究CFA圖像插值算法,實(shí)現(xiàn)了基于FPGA的實(shí)時(shí)線性插值算法,能夠?qū)斎胧敲肯袼?bit、分辨率為1280×1204的Bayer模式圖像數(shù)據(jù)進(jìn)行實(shí)時(shí)重構(gòu),輸出彩色RGB圖像。由端口FIFO作為數(shù)據(jù)緩沖,存儲(chǔ)一幀圖像到高速SDRAM,構(gòu)建VGA顯示控制器,實(shí)現(xiàn)對(duì)輸入是每像素24bit(RGB101010)、分辨率為640×480、幀頻25HZ彩色圖像進(jìn)行實(shí)時(shí)顯示。 整個(gè)模塊結(jié)構(gòu)包括電源模塊單元等、CMOS成像單元、FPGA數(shù)據(jù)處理單元、SDRAM控制單元、VGA顯示接口單元。 最后,對(duì)系統(tǒng)進(jìn)行了調(diào)試。經(jīng)實(shí)驗(yàn)驗(yàn)證,系統(tǒng)達(dá)到了實(shí)時(shí)性,能正確和可靠的工作。整個(gè)設(shè)計(jì)模塊能夠滿足高幀率和高清晰的實(shí)時(shí)圖像處理,占用系統(tǒng)資源很少,用較少的時(shí)間完成了圖像數(shù)據(jù)的轉(zhuǎn)換,提高了效率。
標(biāo)簽: FPGA 實(shí)時(shí)圖像采集 與處理系統(tǒng)
上傳時(shí)間: 2013-06-08
上傳用戶:zhengjian
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1