隨著我國加入WTO,我國逐漸成為世界縫制設備生產和銷售中心。在縫制設備行業占據極其重要地位的繡花機行業也因此而得到迅速發展,我國繡花機產量已占據全球繡花機產量的70%。但是,我國的繡花機行業在發展的過程中仍存在和面臨著很多問題。一方面是產品結構和產品質量,我國的繡花機主要以中低檔為主,在噪聲、刺繡質量、效率、產品壽命以及維護性等方面與國外先進機型存在較大差距;另一方面是技術實力和創新能力,作為繡花機全部技術核心的控制器,國內能開發的公司屈指可數,缺乏有效的競爭,且技術實力和創新能力無法與國際企業相抗衡。 針對上述情況,本文分析了繡花機的工作原理和當前主流繡花機的控制方式及特點,在研究室已完成的中低速平繡型工業繡花機課題的基礎上,設計了一種基于硬實時嵌入式操作系統WinCE5.0,以32位RISC架構ARM9處理器S3C2440A為主控芯片,以MAXII系列CPLDEPM1270為接口芯片的高速繡花機控制器。整個繡花機以高速,高質量為目標,以伺服電機作為主軸驅動,步進電機作為X/Y軸驅動,帶USB接口和Ethernet接口,預留特種繡接口,帶高分辨率彩色觸摸屏,功能豐富,操作方便。 本文分7章,第一章闡述了課題背景,繡花機發展現狀和關鍵技術;第二章從原理出發完成了需求分析,硬件和操作系統選型和項目規劃;第三章完成了總體硬件系統設計并重點介紹了驅動系統,CPLD單元,主控制板的設計和各種資源的分配;第四章在分析WinCE及其項目開發流程和環境構建的基礎上,完成了軟件的總體框架設計并介紹了相關設計要點。第五章主要是驅動程序和運動控制模塊并以步進電機驅動的開發為例介紹了流驅動的開發過程和相關的技術要點。第六章設計了一種自主的內部花樣格式并完成了相應的測試。最后一章是對本課題的總結和展望。 本文不僅從項目研究與開發和軟件工程的高度詳細探討了基丁ARM和WinCE5.0的繡花機控制器的整個開發過程,也具體的從硬件設計,資源配置,軟件編寫,驅動開發,運動控制和花樣處理等多個方面進行了深入的分析和研究。本課題的工作對于高速高檔繡花機的開發具有很好的參考價值和實踐意義,對于提升國內繡花機行業在高端市場與國外企業的競爭力,提升民族品牌價值,改變國內繡花機控制器被少數公司所壟斷,增加良性有效競爭有積極影響。
上傳時間: 2013-06-29
上傳用戶:qazwsxedc
想成為PCB高速設計高手,請看世界級的PCB設計水準。
標簽: 高速電路板
上傳時間: 2013-04-24
上傳用戶:英雄
近年來,隨著控制系統規模的擴大和總線技術的發展,對數據采集和傳輸技術提出了更高的要求。目前,很多設備需要實現從單串口通信到多路串口通信的技術改進。同時,隨著以太網技術的發展和普及,這些設備的串行數據需要通過網絡進行傳輸,因而有必要尋求一種解決方案,以實現技術上的革新。 本文分別對串行通信和基于TCP/IP協議的以太網通信進行研究和分析,在此基礎上,設計一個嵌入式系統一基于APM處理器的多路串行通信與以太網通信系統,來實現F8-DCS系統中多路串口數據采集和以太網之間的數據傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現狀和以太網技術的發展動態,通過比較傳統的多路串口通信系統的優缺點,設計出了一種采用CPID技術和CAN總線技術相結合的新型技術,并結合F8-DCS系統數據量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據課題的實際需求,對系統進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網通信接口以及二者之間的數據傳輸接口的電路設計。在軟件設計上,對系統的啟動代碼、串行通信協議、串口驅動以及多串口與網口間雙向數據傳輸等進行了詳細的論述。最后,將上述技術應用于某大型火電廠主機F8-DCS系統I/O通訊網絡的測試與分析,達到了設計要求。
上傳時間: 2013-07-31
上傳用戶:aeiouetla
本文設計的井下網絡分站作為“煤礦安全自動檢測、監控及管理系統”的一個重要的組成部分,以ARM微控制器為核心,以操作系統μC/OS-Ⅱ為操作平臺,采用TCP/IP協議棧實現了分站的網絡通信功能,很好的解決了當前煤礦企業安全監控系統通信協議不一致的問題。 在硬件方面,嚴格按照《煤礦安全監控系統通用技術要求》完成了監控分站的總體硬件設計,并通過驅動網卡芯片RTL8019AS實現了以太網連接。選用PHILIPS的32位ARM芯片LPC2214作為分站的控制芯片,它帶有16KB的靜態RAM和256KB的高速FLASH,包含8路10位A/D,還有多個串行接口,可使用的GPIO高達76個(使用了外部存儲器),很好了滿足了分站外接傳感器的多樣化要求。在人機對話方面,系統擴展了128×64的液晶和1×4的鍵盤。在通信方面,采用TCP/IP協議與地面主機進行通信,將各種參數傳送到地面主機進行復雜的運算處理。 在軟件方面,介紹了嵌入式操作系統μC/OS-Ⅱ的移植過程,并在此基礎上分析了TCP/IP協議棧的實現;制定了統一的數據交換格式;通信過程中采用了標準的TCP/IP協議;詳細介紹了幾個主要程序模塊的編程思路,如LCD顯示、外部輸入頻率信號的計數及數據存儲,并給出了在實際編程過程中遇到的問題及解決方法。 本監控分站根據《本質安全型“i”》標準將外部接入設備和分站作了電氣隔離,該分站具有2路A/D數據采集;6路光電隔離數字量輸入;2路光電隔離數字量輸出對外部設備進行遠程管理和控制;人機接口提供人機交互界面,提供按鍵操作和數據顯示;RS485通信接口負責與外界設備進行通信;網絡通信接口負責為各種監測監控系統提供兼容的接入接口;非易失性鐵電存儲器作為數據存儲區以保證掉電后存儲數據不丟失。
上傳時間: 2013-04-24
上傳用戶:13160677563
雖然印制電路板(PCB)布線在高速電路中具有關鍵的作用,但它往往是電路設計過程的最后幾個步驟之一。高速 PCB 布線有很多方面的問題,關于這個題目已有人撰寫了大量的文獻。本文主要從實踐的角度來探討高速電路的布線問題。主要目的在于幫助新用戶當設計高速電路 PCB 布線時對需要考慮的多種不同問題引起注意。另一個目的是為已經有一段時間沒接觸PCB 布線的客戶提供一種復習資料。由于版面有限,本文不可能詳細地論述所有的問題,但是我們將討論對提高電路性能、縮短設計時間、節省修改時間具有最大成效的關鍵部分。
上傳時間: 2013-04-24
上傳用戶:DanXu
高速數字電路設計教材 華為黑魔手冊翻譯
上傳時間: 2013-07-20
上傳用戶:ZHWKLIU
本文首先在介紹多用戶檢測技術的原理以及系統模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術的接收機結構。 接著,針對WCDMA反向鏈路信道結構,介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數學公式推導和結構框圖,并仿真研究了用戶數、擴頻比、信道估計精度等參數對系統性能的影響。 常規的干擾抵消是基于chip級上的抵消,需要對用戶信號重構,因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權值、干擾抵消級數等參數的最佳取值,并進行了算法性能比較。仿真結果驗證了該算法的有效性。 最后,介紹了WCDMA系統移動臺解復用技術的硬件實現,在FPGA平臺上分別實現了與基站和安捷倫8960儀表的互聯互通。
上傳時間: 2013-07-29
上傳用戶:jiangxin1234
偏振模色散(PMD)是限制光通信系統向高速率和大容量擴展的主要障礙,尤其是160Gb/s光傳輸系統中,由PMD引起的脈沖畸變現象更加嚴重。為了克服PMD帶來的危害,國內外已經開始了對PMD補償的研究。但是目前的補償系統復雜、成本高且補償效果不理想,因此采用前向糾錯(FEC)和偏振擾偏器配合抑制PMD的方法,可以實現低成本的PMD補償。 在實驗中將擾偏器連入光時分復用系統,通過觀察其工作前后的脈沖波形,發現擾偏器的應用改善了系統的性能。隨著系統速率的提高,對擾偏器速率的要求也隨之提高,目前市場上擾偏器的速率無法滿足160Gb/s光傳輸系統要求。通過對偏振擾偏器原理的分析,決定采用高速控制電路驅動偏振控制器的方法來實現高速擾偏器的設計。擾偏器采用鈮酸鋰偏振控制器,其響應時間小于100ns,是目前偏振控制器能夠達到的最高速率,但是將其用于160Gb/s高速光通信系統擾偏時,這個速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補鈮酸鋰偏振控制器速率低的問題。通過對幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產生隨機數據,FPGA芯片具有豐富的I/O引腳,工作頻率高,可以實現大量數據的快速并行輸出。這樣的方案可以充分發揮DSP和FPGA各自的優勢。另外對數模轉換芯片也要求響應速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設計。在QuartusⅡ集成環境中進行FPGA的開發,使用VHDL語言和原理圖輸入法進行電路設計。 本文設計的偏振擾偏器在高速控制電路的驅動下,可以實現大量的數據處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應用于160Gb/s光通信系統中進行PMD補償。
上傳時間: 2013-04-24
上傳用戶:suxuan110425
近年來,隨著微電子技術的高速發展,數字圖像壓縮編碼技術的逐漸成熟,實時圖象處理在多媒體、HDTV、圖像通信等領域有著越來越廣泛的應用,圖像壓縮/解壓的IC芯片也已成為多媒體技術的核心,實現這些算法芯片的研究成為信息產業的新熱點.該文基于FPGA設計了JPEG圖像壓縮編解碼芯片,通過改進算法優化結構,在合理地利用硬件資源的條件下,有效地挖掘出算法內在的并行性.在JPEG編碼器設計中,改進了JEONG的DCT變換算法,采用流水線優化算法解決時間并行性問題,提高了DCT/IDCT模塊的運算速度;設計了基于查找表結構的定點乘法器,便于在設計中共享乘法單元,以適應流水線設計的要求;依據Huffman編碼表的規律性,采用并行查找表結構,用較少的存儲單元完成Huffman編解碼的運算,同時也提高了編解碼速度.在JPEG解碼器設計中,根據Huffman碼字本身的特點和JPEG標準,設計了一種Huffman碼字分組結構,基于該結構提出分組Huffman查找表及地址編碼的設計方法,進而完成了新的快速Huffman解碼算法及其模塊設計.整個設計及其各個模塊都在ALTERA公司的EDA工具QUARTUSII平臺上進行了邏輯綜合及功能和時序仿真.綜合和仿真結果表明,基于FPGA的JPEG圖像編解碼芯片消耗很少的FPGA硬件資源,達到了較高的工作頻率,在速度和資源利用率方面均達到了較優的狀態,可滿足實時JPEG圖像編解碼的要求.在邏輯設計的基礎上,該設計可以進一步作硬件仿真和實驗,將源代碼燒錄進FPGA芯片,作為獨立器件或有自主知識產權的JPEG IP模塊,應用于可視電話、手機和會議電視等低成本JPEG編解碼系統的實現.
上傳時間: 2013-05-31
上傳用戶:yuying4000
現代自動化生產技術迅猛發展,對保證其產品質量的檢測技術也提出了更高的要求,許多傳統的檢測手段已不能滿足現代化大生產的需求.而在計算機視覺理論基礎上發展起來的視覺檢測技術以其高精度、非接觸、自動化程度高等優點滿足了現代生產過程在線檢測的要求,逐漸由實驗室走向工業現場,得到了日益廣泛的應用.隨著現代生產節拍的不斷加快,以及檢測節點的增多,處理數據量的增大,對視覺檢測系統的測量速度提出了更高的要求,而在現有的檢測系統中,實現100%實時在線檢測的關鍵問題是提高視覺圖像的處理速度,從而提高整個視覺檢測系統的處理速度.因此該文提出基于FPGA的高速圖像處理系統的設計方案,得到了國家"十五"攻關項目"光學數碼柔性通用坐標測量機"的資助.該文針對以下三個方面進行研究并取得一定的成果:(一)高速圖像處理硬件解決方案的研究通過分析現有的幾種實現高速圖像處理的方法的優缺點,提出了基于現場可編程邏輯器件FPGA(Field Programmable Gate Array)技術的高速圖像處理系統的方案,并構建了其硬件平臺.(二)基于USB總線的通訊采用USB專用接口芯片,實現高速圖像處理系統與PC機的通訊驗證硬件設計的正確性.(三)基于FPGA的圖像處理的研究分析圖像處理的特點及其基本的方法,初步研究了基于FPGA的圖像低層次處理的硬件化方法的實現.
上傳時間: 2013-04-24
上傳用戶:tb_6877751