亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高速數(shù)(shù)字電路設(shè)(shè)計(jì)(jì)

  • eRDP 電子潛水計(jì)算機(jī) 使用手冊 Introducing the eRDP - The Next Generation Dive Planner

    eRDP 電子潛水計(jì)算機(jī) 使用手冊 Introducing the eRDP - The Next Generation Dive Planner

    標(biāo)簽: eRDP Introducing Generation Planner

    上傳時(shí)間: 2015-12-27

    上傳用戶:kikye

  • eRDP 電子潛水計(jì)算機(jī) 使用手冊簡報(bào) Use this presentation to introduce the eRDP to new divers, experienced divers

    eRDP 電子潛水計(jì)算機(jī) 使用手冊簡報(bào) Use this presentation to introduce the eRDP to new divers, experienced divers and dive professionals.

    標(biāo)簽: divers eRDP presentation experienced

    上傳時(shí)間: 2014-01-22

    上傳用戶:asasasas

  • 準(zhǔn)確的電源排序可防止系統(tǒng)受損

    諸如電信設(shè)備、存儲模塊、光學(xué)繫統(tǒng)、網(wǎng)絡(luò)設(shè)備、服務(wù)器和基站等許多復(fù)雜繫統(tǒng)都采用了 FPGA 和其他需要多個(gè)電壓軌的數(shù)字 IC,這些電壓軌必須以一個(gè)特定的順序進(jìn)行啟動(dòng)和停機(jī)操作,否則 IC 就會遭到損壞。

    標(biāo)簽: 電源排序 防止

    上傳時(shí)間: 2014-12-24

    上傳用戶:packlj

  • 10A高性能負(fù)載點(diǎn)DCDC微型模塊

    電路板裝配、PCB 布局和數(shù)字 IC 集成的進(jìn)步造就了新一代的高密度安裝、高性能繫統(tǒng)。

    標(biāo)簽: DCDC 10A 性能 微型模塊

    上傳時(shí)間: 2013-10-17

    上傳用戶:RQB123

  • altera Quartus II FSM使用 可設(shè)定時(shí)間波形

    altera Quartus II FSM使用 可設(shè)定時(shí)間波形,手動(dòng)調(diào)整波形頻率。 (含電路)

    標(biāo)簽: Quartus altera FSM II

    上傳時(shí)間: 2016-02-13

    上傳用戶:kbnswdifs

  • 本文是以數(shù)位訊號處理器DSP(Digital Singal Processor)之核心架構(gòu)為主體的數(shù)位式溫度控制器開發(fā)

    本文是以數(shù)位訊號處理器DSP(Digital Singal Processor)之核心架構(gòu)為主體的數(shù)位式溫度控制器開發(fā),而其主要分為硬體電路與軟體程式兩部分來完成。而就硬體電路來看分為量測電路模組、DSP周邊電路及RS232通訊模組、輸出模組三個(gè)部分,其中在輸出上可分為電流輸出、電壓輸出以及binary command給加熱驅(qū)動(dòng)裝置, RS232 除了可以與PC聯(lián)絡(luò)外也可以與具有CPU的熱能驅(qū)動(dòng)器做命令傳輸。在計(jì)畫中分析現(xiàn)有工業(yè)用加熱驅(qū)動(dòng)裝置和溫度曲線的關(guān)係,並瞭解其控制情況。軟體方面即是溫控器之中央處理器程式,亦即DSP控制程式,其中包括控制理論、感測器線性轉(zhuǎn)換程式、I/O介面及通訊協(xié)定相關(guān)程式。在控制法則上,提出一個(gè)新的加熱體描述模型,然後以前饋控制為主並輔以PID控制,得到不錯(cuò)的控制結(jié)果。

    標(biāo)簽: Processor Digital Singal DSP

    上傳時(shí)間: 2013-12-24

    上傳用戶:zjf3110

  • 一份射頻PCB設(shè)計(jì)的經(jīng)驗(yàn)總結(jié)。涉及到手機(jī)

    一份射頻PCB設(shè)計(jì)的經(jīng)驗(yàn)總結(jié)。涉及到手機(jī),GPS,等高頻電路的PCB設(shè)計(jì)方法。

    標(biāo)簽: PCB

    上傳時(shí)間: 2017-07-21

    上傳用戶:sssl

  • MP3 PCB布局設(shè)計(jì)指南

    印刷電路板(PCB )設(shè)計(jì)佈局指南,主要應(yīng)用註釋

    標(biāo)簽: mp3 pcb

    上傳時(shí)間: 2021-11-30

    上傳用戶:

  • 微電腦型數(shù)學(xué)演算式隔離傳送器

    特點(diǎn): 精確度0.1%滿刻度 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設(shè)計(jì) 尺寸小,穩(wěn)定性高

    標(biāo)簽: 微電腦 數(shù)學(xué)演算 隔離傳送器

    上傳時(shí)間: 2014-12-23

    上傳用戶:ydd3625

  • IC封裝製程簡介(IC封裝制程簡介)

    半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會發(fā)光而使LED發(fā)亮,如圖六所示。     半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。

    標(biāo)簽: 封裝 IC封裝 制程

    上傳時(shí)間: 2014-01-20

    上傳用戶:蒼山觀海

主站蜘蛛池模板: 新密市| 凯里市| 南平市| 顺昌县| 晋城| 额尔古纳市| 志丹县| 黄龙县| 乐平市| 海城市| 大悟县| 泸定县| 上犹县| 武宣县| 泰和县| 白银市| 安乡县| 安宁市| 任丘市| 通州市| 天水市| 五华县| 大化| 巩留县| 旬阳县| 东乌| 象州县| 靖安县| 绥中县| 边坝县| 延庆县| 龙陵县| 额敏县| 龙南县| 东光县| 汤原县| 永州市| 屏东市| 江阴市| 平度市| 武汉市|