高速數據采集系統設計和CPCI接口研究(碩士論文)
標簽: CPCI 高速數據 采集 系統設計
上傳時間: 2013-12-18
上傳用戶:1159797854
介紹一個基于USB2.0接口和DSP的高速數據采集處理系統的工作原理、設計及實現。該高速數據采集處理系統采用TI公司TMS320C6000數字信號處理器和CYPRESS公司的USB2.0接口芯片,可以實現高速采集和實時處理,有著廣泛的應用前景。
標簽: USB 2.0 CYPRESS C6000
上傳時間: 2016-03-13
上傳用戶:wyc199288
PDIUSBD12 是一款帶有并行總線和局部DMA傳輸能力的高速USB 接口器件固件設計的目標就是 使PDIUSBD12 在USB 上達到最大的傳輸速率外圍設備例如打印機掃描儀外部的海量存儲器和數碼 相機都可使用PDIUSBD12 在USB 上傳輸數據這些設備的CPU 要忙于處理許多設備控制和數據以及圖像 處理等任務PDIUSBD12 的固件設計成完全的中斷驅動當CPU 處理前臺任務時USB 的傳輸可在后臺 進行這就確保了最佳的傳輸速率和更好的軟件結構同時簡化了編程和調試 后臺ISR 中斷服務程序和前臺主程序循環之間的數據交換通過事件標志和數據緩沖區來實現例 如PDIUSBD12 的批量輸出端點可使用循環的數據緩沖區當PDIUSBD12 從USB 收到一個數據包那 么就對CPU 產生一個中斷請求CPU 立即響應中斷在ISR中固件將數據包從PDIUSBD12 內部緩沖區 移到循環數據緩沖區并在隨后清零PDIUSBD12 的內部緩沖區以使能接收新的數據包CPU 可以繼續它當 前的前臺任務直到完成例如打印當前頁然后返回到主循環檢查循環緩沖區內是否有新的數據并開始其 它的前臺任務
標簽: PDIUSBD USB 12 DMA
上傳時間: 2016-04-10
上傳用戶:13160677563
《ALTERA FPGA/CPLD高級篇》高速DDR存儲器數據接口設計實例
標簽: ALTERA FPGA CPLD DDR
上傳時間: 2014-01-08
上傳用戶:zmy123
《ALTERA FPGACPLD高級篇》高速串行差分接口(HSDI)設計實例
標簽: FPGACPLD ALTERA HSDI 高速串行
上傳時間: 2014-12-08
上傳用戶:xjz632
高速DSP與外圍器件的接口配置主要是速度匹配與接口形式
標簽: DSP 外圍器件 接口配置 接口
上傳時間: 2013-12-31
上傳用戶:sclyutian
基于USB2.0接口的高速數據傳輸系統設計
標簽: USB2 接口 高速數據傳輸 系統設計
上傳時間: 2013-12-17
上傳用戶:jhksyghr
USB2.0接口和DSP構成的高速數據采集系統的分析和設計
標簽: USB 2.0 DSP 接口
上傳時間: 2016-07-10
上傳用戶:稀世之寶039
基于USB接口的高速數據采集系統,基于USB接口的高速數據采集系統
標簽: USB 接口 高速數據 采集系統
上傳時間: 2016-07-28
上傳用戶:520
高速掃描采樣單片機與PC機接口板的設計.PDF
標簽: 采樣 單片機 PC機
上傳時間: 2014-08-18
上傳用戶:wuyuying
蟲蟲下載站版權所有 京ICP備2021023401號-1