先進(jìn)的系統(tǒng)架構(gòu)和集成電路設(shè)計技術(shù),使得模數(shù)轉(zhuǎn)換器 (ADC) 制造商得以開發(fā)出更高速率和分辨率,更低功耗的產(chǎn)品。這樣,當(dāng)設(shè)計下一代的系統(tǒng)時,ADC設(shè)計人員已經(jīng)簡化了很多系統(tǒng)平臺的開發(fā)。例如,同時提高ADC采樣率和分辨率可簡化多載波、多標(biāo)準(zhǔn)軟件無線電系統(tǒng)的設(shè)計。這些軟件無線電系統(tǒng)需要具有數(shù)字采樣非常寬頻范圍,高動態(tài)范圍的信號的能力,以同步接收遠(yuǎn)、近端發(fā)射機(jī)的多種調(diào)制方式的高頻信號。同樣,先進(jìn)的雷達(dá)系統(tǒng)也需要提高ADC采樣率和分辨率,以改善靈敏度和精度。在滿足了很多應(yīng)用的具體需求,ADC的主要性能有了很大的提高的同時,ADC的功耗也有數(shù)量級的下降,進(jìn)一步簡化了系統(tǒng)散熱設(shè)計和更小尺寸產(chǎn)品的設(shè)計。
標(biāo)簽: FemtoCharge ADC 高分辨率 低功耗
上傳時間: 2013-10-22
上傳用戶:meiguiweishi
現(xiàn)代相控陣?yán)走_(dá)為了保證空間功率合成精度需要高精度的雷達(dá)信號,設(shè)計實現(xiàn)了一種以AD9959為核心的高精度多通道雷達(dá)信號源。信號源利用多片AD9959產(chǎn)生32路正弦波、線性調(diào)頻以及相位編碼等多種信號形式,并設(shè)計采用AD8302對多路信號的幅度和相位進(jìn)行檢測與調(diào)整。該信號源已應(yīng)用實際工程中,現(xiàn)場實驗結(jié)果表明,該信號源系統(tǒng)產(chǎn)生的高頻信號頻率穩(wěn)定度高、相位幅度一致性好,完全滿足對信號源的性能指標(biāo)的要求。
標(biāo)簽: 9959 AD 高精度 多通道
上傳時間: 2013-11-22
上傳用戶:lo25643
電子科技大學(xué)教學(xué)文檔
標(biāo)簽: 編碼器 電子科技 大學(xué) 譯碼器
上傳時間: 2013-12-26
上傳用戶:skfreeman
OPA2227 高精度、低噪聲運算放大器
標(biāo)簽: 2227 OPA 高精度 低噪聲
上傳時間: 2013-11-09
上傳用戶:zxh122
基于555定時器的高精度鋸齒波發(fā)生器設(shè)計
標(biāo)簽: 555 定時器 高精度 鋸齒波發(fā)生器
上傳時間: 2013-10-08
上傳用戶:88mao
利用鎖相環(huán)(PLL)和YTO相結(jié)合,設(shè)計出一種頻率合成器。實現(xiàn)了3~7 GHz的頻率覆蓋和低于0.2 Hz的頻率分辨率。全頻段相噪均在-108 dBc/Hz@10 kHz以下,具有較高的實用價值。
標(biāo)簽: 寬帶 高分辨率 頻率合成器
上傳時間: 2013-10-31
上傳用戶:258彼岸
提出一種基于USB的彩色CCD高清圖像采集系統(tǒng)設(shè)計方案。圖像數(shù)據(jù)的來源采用的是SONY公司的 ICX205AK芯片,結(jié)合USB2.0接口,復(fù)雜可編程邏輯器件CPLD設(shè)計了一個高速的彩色CCD圖像采集系統(tǒng)。文中詳細(xì)闡述了系統(tǒng)內(nèi)不同模塊的硬件電路設(shè)計思路和軟件運行流程。整個系統(tǒng)由電源系統(tǒng)、CCD傳感器、A/D模數(shù)轉(zhuǎn)換器、CPLD控制器、USB2.0高速接口、上位機(jī)控制程序等各個部分組成。本系統(tǒng)的硬件電路可以協(xié)調(diào)正常工作完成分辨率為140萬的高清圖像采集,最高采集幀率達(dá)7.5 frame/s。
標(biāo)簽: USB CCD 彩色 圖像采集系統(tǒng)
上傳時間: 2013-10-24
上傳用戶:tianming222
X電容是指跨于L-N之間的電容器, Y電容是指跨于L-G/N-G之間的電容器。(L=Line, N=Neutral, G=Ground).
標(biāo)簽: 電容
上傳時間: 2014-12-23
上傳用戶:haohao
共源共柵級放大器可提供較高的輸出阻抗和減少米勒效應(yīng),在放大器領(lǐng)域有很多的應(yīng)用。本文提出一種COMS工藝下簡單的高擺幅共源共柵偏置電路,且能應(yīng)用于任意電流密度。根據(jù)飽和電壓和共源共柵級電流密度的定義,本文提出器件寬長比與輸出電壓擺幅的關(guān)系,并設(shè)計一種高擺幅的共源共柵級偏置電路。
標(biāo)簽: CMOS 工藝 共源共柵 偏置電路
上傳用戶:debuchangshi
運算放大器作為模擬集成電路設(shè)計的基礎(chǔ),同時作為DAC校準(zhǔn)電路的一部分,本次設(shè)計一個高增益全差分跨導(dǎo)型運算放大器。
標(biāo)簽: 增益 運算 放大器設(shè)計
上傳用戶:dvfeng
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1