亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

飛思卡爾單片機編程

  • SD卡調(diào)試所用的資料

    這是一些對SD卡操作必須知道的一些原理和應(yīng)用編程。

    標(biāo)簽: SD卡 調(diào)試

    上傳時間: 2013-08-02

    上傳用戶:sh19831212

  • IC卡標(biāo)準(zhǔn)14443-4

    IC卡標(biāo)準(zhǔn)14443-4,全英文標(biāo)準(zhǔn)文件,第4部分--傳輸協(xié)議,1999年版本。

    標(biāo)簽: 14443 IC卡 標(biāo)準(zhǔn)

    上傳時間: 2013-04-24

    上傳用戶:zhaiyanzhong

  • IC卡門禁系統(tǒng)原理及設(shè)計

    講述基于51單片機的IC卡門禁系統(tǒng)的原理講述,電路圖設(shè)計仿真及c語言程序,

    標(biāo)簽: IC卡 門禁 系統(tǒng)原理

    上傳時間: 2013-05-25

    上傳用戶:luominghua

  • 網(wǎng)卡芯片RTL8019AS中文資料

    網(wǎng)卡芯片RTL8019AS中文資料,不想看英文的可以參考一下這個文檔^_^

    標(biāo)簽: 8019 RTL AS 網(wǎng)卡芯片

    上傳時間: 2013-08-05

    上傳用戶:as275944189

  • 基于FPGA的ADC并行測試方法研究

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。    本研究通過在FPGA內(nèi)部實現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現(xiàn)了ADC參數(shù)的評估算法。在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內(nèi)2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結(jié)果表明,通過在FPGA內(nèi)配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。FPGA片內(nèi)實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復(fù)制,就可實現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活?;贔PGA的ADC并行測試方法易于實現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統(tǒng)。

    標(biāo)簽: FPGA ADC 并行測試 方法研究

    上傳時間: 2013-06-07

    上傳用戶:gps6888

  • 基于FPGA的PCI接口的設(shè)計

    PCI(Peripheral Component Interconnect)局部總線是微型計算機中處理器、存儲器與外圍控制部件、擴展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機總線標(biāo)準(zhǔn)占有重要地位,基于PCI標(biāo)準(zhǔn)的接口設(shè)計已經(jīng)成為相關(guān)項目開發(fā)中的一個重要的選擇。    目前,現(xiàn)場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應(yīng)用。由于其具有規(guī)模大,開發(fā)過程投資小,可反復(fù)編程,且支持軟硬件協(xié)同設(shè)計等特點,因此已逐步成為復(fù)雜數(shù)字硬件電路設(shè)計的首選。    PCI接口的開發(fā)有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進行設(shè)計。    本論文采用自上而下(Top-To-Down)和模塊化的設(shè)計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設(shè)計了一個PCI接口核,并通過自行設(shè)計的試驗板對其進行驗證。為使設(shè)計準(zhǔn)確可靠,在具體模塊的設(shè)計中廣泛采用流水線技術(shù)和狀態(tài)機的方法。    論文最終設(shè)計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內(nèi)外設(shè),與通用計算機成功進行了通訊。    論文對PCI接口進行了功能仿真,仿真結(jié)果和PCI協(xié)議的要求一致,表明本論文設(shè)計正確。把設(shè)計下載進FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設(shè)計中系統(tǒng)的需要。本文最后還給出試驗板的具體設(shè)計步驟及驅(qū)動程序的安裝。

    標(biāo)簽: FPGA PCI 接口的設(shè)計

    上傳時間: 2013-07-28

    上傳用戶:372825274

  • 期刊論文:基于聲卡的LabVIEW數(shù)據(jù)采集與分析系統(tǒng)設(shè)計

    ·論文摘要:利用聲卡DSP技術(shù)和LabVIEW多線程技術(shù),提出了一種基于聲卡的數(shù)據(jù)采集與分析的廉價設(shè)計方案,具有實現(xiàn)簡單、界面友好、性能穩(wěn)定可靠等優(yōu)點。在LabVIEW環(huán)境中實現(xiàn)了音頻信號的采集分析及數(shù)據(jù)存盤重載。PC上配置多塊聲卡即可構(gòu)成實時、高信噪比的多通道數(shù)據(jù)采集系統(tǒng)??梢酝茝V到語音識別、環(huán)境噪聲監(jiān)測和實驗室測量等多種領(lǐng)域,應(yīng)用前景廣闊。

    標(biāo)簽: LabVIEW 論文 聲卡

    上傳時間: 2013-06-18

    上傳用戶:changeboy

  • 非接觸式IC卡讀寫器設(shè)計

    ·非接觸式IC卡讀寫器設(shè)計

    標(biāo)簽: 非接觸式 IC卡 讀寫器

    上傳時間: 2013-04-24

    上傳用戶:asdfasdfd

  • 射頻識別(RFID)技術(shù)—無線電感應(yīng)的應(yīng)答器和非接觸IC 卡的原理與應(yīng)用

    ·射頻識別(RFID)技術(shù)——無線電感應(yīng)的應(yīng)答器和非接觸IC 卡的原理與應(yīng)用【德】Klaus Finkenzeller著 陳大才譯 王卓人審譯/電子工業(yè)出版社/344頁/2001年6月出版

    標(biāo)簽: RFID nbsp IC 射頻識別

    上傳時間: 2013-06-03

    上傳用戶:lrx1992

  • 單片微型機原理·接口·通信·控制

    ·單片微型機原理·接口·通信·控制

    標(biāo)簽: 微型機 接口 通信 控制

    上傳時間: 2013-04-24

    上傳用戶:shuiyuehen1987

主站蜘蛛池模板: 石林| 独山县| 柳河县| 广平县| 宣城市| 苏尼特右旗| 志丹县| 许昌县| 天峻县| 郁南县| 台州市| 朝阳市| 米泉市| 民勤县| 谢通门县| 宿州市| 元氏县| 台中市| 乐安县| 成武县| 额敏县| 万州区| 临朐县| 岳阳市| 伊宁县| 寻甸| 彰化市| 增城市| 澄江县| 揭东县| 东辽县| 开化县| 万州区| 双辽市| 滨州市| 台南县| 图们市| 平顺县| 竹溪县| 罗田县| 道孚县|