亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

預(yù)(yù)測(cè)方法

  • DSP運(yùn)算方法研究

    簡(jiǎn)要介紹了DSP的發(fā)展歷程、技術(shù)應(yīng)用、基本特點(diǎn)以及在我國(guó)市場(chǎng)的前景情況,并詳細(xì)闡述了DSP結(jié)構(gòu)的主要特點(diǎn)和基本功能,介紹了DSP的工作原理和運(yùn)算方法,對(duì)DSP的數(shù)值計(jì)算測(cè)試方法進(jìn)行了深入的研究和探索,著重論述了DSP的數(shù)值表示方法、核心運(yùn)算功能測(cè)試算法以及各種復(fù)雜指令的應(yīng)用,對(duì)測(cè)試過(guò)程中主要的關(guān)鍵和難點(diǎn)進(jìn)行闡述。

    標(biāo)簽: DSP 運(yùn)算 方法研究

    上傳時(shí)間: 2013-10-31

    上傳用戶:ddddddd

  • MATLAB與PSpice數(shù)據(jù)接口技術(shù)

    摘 要 瞬態(tài)仿真領(lǐng)域的許多工作需要獲得可視化數(shù)據(jù), 仿真電路不能將輸出參數(shù)繪制成圖形時(shí)研究工作將受到很大影響. 而權(quán)威電路仿真軟件PSpice 在這個(gè)方面不盡如人意. 本文提出了一種有效的解決辦法: 通過(guò)MATLAB 編程搭建一個(gè)PSpice 與MATLAB 的數(shù)據(jù)接口,使PSpice輸出數(shù)據(jù)文件可以導(dǎo)入到MATLAB中繪制圖形. 這令我們能夠很方便地獲得數(shù)據(jù)的規(guī)律以有效地分析仿真結(jié)果, 這項(xiàng)技術(shù)對(duì)于教學(xué)和工程實(shí)踐都有比較實(shí)際的幫助.關(guān)鍵詞: 瞬態(tài)仿真 仿真程序 PSpice MATLAB 可視化數(shù)據(jù)The Data Transfer from Pspice to MATLABWu hao Ning yuanzhong Liang yingAbstract Many works in the area of transient simulation has shown how a emulator such asPSpice can be interfaced to an control analysis package such as MATLAB to get viewdata. Thepaper describes how such interfaces can be made using the MATLAB programming. The platformas a typical platform will solve the problem that PSpice software sometimes can not draw the datato a picture. It can make us find the rule from numerous data very expediently, so we can analyzethe outcome of the simulation. And it also can be used in the field of education.Keywords Transient Simulation Emulator PSpice MATLAB Viewdata1 引言科學(xué)研究和工程應(yīng)用常需要進(jìn)行電路仿真 PSpice可進(jìn)行直流 交流 瞬態(tài)等基本電路特性分析 也可進(jìn)行蒙托卡諾 MC 統(tǒng)計(jì)分析 最壞情況 Wcase 分析 優(yōu)化設(shè)計(jì)等復(fù)雜電路特性分析 它是國(guó)際上仿真電路的權(quán)威軟件 而MATLAB的主要特點(diǎn)有 高效方便的矩陣和數(shù)組運(yùn)算 編程效率高 結(jié)構(gòu)化面向?qū)ο?方便的繪圖功能 用戶使用方便 工具箱功能強(qiáng)大 兩者各有著重點(diǎn) 兩種軟件結(jié)合應(yīng)用 對(duì)研究工作有很重要的意義香港理工大學(xué)Y. S. LEE 等人首先將PSpice和MATLAB結(jié)合 開(kāi)發(fā)了電力電子電路優(yōu)化用的CAD 程序MATSPICE[6] 將兩者相結(jié)合的關(guān)鍵在于 如何用MATLAB 獲取PSpice的仿真數(shù)據(jù) 對(duì)此參考文獻(xiàn) 6 里沒(méi)有詳細(xì)敘述 本文著重說(shuō)明用MATLAB 讀取PSpice仿真數(shù)據(jù)的具體方法本論文利用MATLAB對(duì)PSpice仿真出的數(shù)據(jù)處理繪制出后者無(wú)法得到或是效果不好的仿真圖形 下面就兩者結(jié)合使用的例子 進(jìn)行具體說(shuō)明

    標(biāo)簽: MATLAB PSpice 數(shù)據(jù) 接口技術(shù)

    上傳時(shí)間: 2013-10-20

    上傳用戶:wuchunzhong

  • 1.2 FPGA的設(shè)計(jì)方法與要求

    1.2 FPGA的設(shè)計(jì)方法與要求。

    標(biāo)簽: FPGA 1.2 設(shè)計(jì)方法

    上傳時(shí)間: 2014-12-28

    上傳用戶:JIMMYCB001

  • 基于Altera MegaCore實(shí)現(xiàn)FFT的方法

    基于Altera MegaCore實(shí)現(xiàn)FFT的方法

    標(biāo)簽: MegaCore Altera FFT

    上傳時(shí)間: 2013-10-11

    上傳用戶:sjy1991

  • 用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)

    用ModelSimSE進(jìn)行功能仿真和時(shí)序仿真的方法(ALTERA篇)

    標(biāo)簽: ModelSimSE ALTERA 功能仿真 時(shí)序仿真

    上傳時(shí)間: 2013-10-20

    上傳用戶:hehuaiyu

  • 嵌入式邏輯分析儀SignalTap_Ⅱ的具體設(shè)置方法

    嵌入式邏輯分析儀SignalTap_Ⅱ的具體設(shè)置方法

    標(biāo)簽: SignalTap 嵌入式 邏輯分析儀

    上傳時(shí)間: 2013-11-10

    上傳用戶:xhwst

  • 基于FPGA火車狀態(tài)機(jī)的實(shí)現(xiàn)方法

    基于FPGA火車狀態(tài)機(jī)的實(shí)現(xiàn)方法,詳細(xì)見(jiàn)資料

    標(biāo)簽: FPGA 火車 實(shí)現(xiàn)方法 狀態(tài)

    上傳時(shí)間: 2013-10-09

    上傳用戶:行者Xin

  • 基于FPGA的交通路口車流量檢測(cè)方法研究

    為了使車流在交通路口順暢通過(guò),通常需要統(tǒng)計(jì)一個(gè)交通信號(hào)燈周期內(nèi)的車流量,以實(shí)現(xiàn)交通信號(hào)燈的自動(dòng)配時(shí)。文中提出了一種交通路口的車流量檢測(cè)算法。通過(guò)在道路前方設(shè)置檢測(cè)線,進(jìn)而統(tǒng)計(jì)檢測(cè)線灰度變化的情況,即可統(tǒng)計(jì)出通過(guò)的車流量。并對(duì)其進(jìn)行FPGA的硬件仿真。實(shí)驗(yàn)結(jié)果表明,此方法實(shí)現(xiàn)簡(jiǎn)單,運(yùn)算處理速度快,能夠得到較滿意的結(jié)果。

    標(biāo)簽: FPGA 交通路口 車流量檢測(cè) 方法研究

    上傳時(shí)間: 2013-10-12

    上傳用戶:1406054127

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號(hào)發(fā)生器的基本原理和采用FPGA實(shí)現(xiàn)DDS信號(hào)發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實(shí)現(xiàn)的正弦信號(hào)發(fā)生器的優(yōu)缺點(diǎn),其中重點(diǎn)分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對(duì)DDS原理上存在的幅度量化雜散,利用FPGA時(shí)鐘頻率可調(diào)的特點(diǎn),重點(diǎn)提出了基于FPGA實(shí)現(xiàn)的DDS正弦信號(hào)發(fā)生器的兩種改進(jìn)方法,經(jīng)過(guò)MATLAB仿真驗(yàn)證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。

    標(biāo)簽: FPGA DDS 雜散分析

    上傳時(shí)間: 2013-10-09

    上傳用戶:ssj927211

  • FPGA-CPLD芯片設(shè)置方法

    FPGA-CPLD芯片設(shè)置方法

    標(biāo)簽: FPGA-CPLD 芯片設(shè)置

    上傳時(shí)間: 2013-10-28

    上傳用戶:whymatalab2

主站蜘蛛池模板: 斗六市| 湖北省| 凌源市| 吉木萨尔县| 怀仁县| 梨树县| 曲水县| 岚皋县| 石景山区| 静宁县| 定襄县| 卢湾区| 尉氏县| 泰和县| 广东省| 微山县| 响水县| 攀枝花市| 阿图什市| 布拖县| 南雄市| 延吉市| 霍林郭勒市| 祁门县| 兰坪| 孝昌县| 灵寿县| 武汉市| 河东区| 开封市| 福海县| 铜山县| 黄石市| 弥渡县| 青神县| 五华县| 资阳市| 平果县| 会理县| 镇坪县| 江油市|