量子密鑰分配是密碼學(xué)與量子力學(xué)相結(jié)合的產(chǎn)物,它是以量子態(tài)為信息載體,利用量子力學(xué)的一些原理來傳輸和保護(hù)信息。通常把通信雙方以量子態(tài)為信息載體,利用量子力學(xué)原理,通過量子信道傳輸,在保密通信雙方之間建立共享密鑰的方法,稱為量子密鑰分配,其安全性是由量子力學(xué)中的“海森堡測(cè)不準(zhǔn)關(guān)系”(測(cè)不準(zhǔn)原理)及“量子不可復(fù)制定理”(非克隆定理)或糾纏粒子的相干性和非定域性等量子特性來保證的。量子密鑰分配不是用于傳輸密文,而是用于建立、傳輸密碼本,即在保密通信雙方分配密鑰,俗稱量子密碼通信。
上傳時(shí)間: 2013-11-06
上傳用戶:竺羽翎2222
利用甚低頻電波傳播的可預(yù)測(cè)性,對(duì)其信號(hào)場(chǎng)強(qiáng)進(jìn)行預(yù)測(cè),實(shí)現(xiàn)通信效果的精確預(yù)報(bào),可提高對(duì)潛通信效能.論述了應(yīng)用MapX技術(shù)和波導(dǎo)模式理論開發(fā)甚低頻通信信號(hào)場(chǎng)強(qiáng)預(yù)測(cè)系統(tǒng)的基本思路、功能設(shè)計(jì)和實(shí)現(xiàn)方法.實(shí)際應(yīng)用表明,該系統(tǒng)預(yù)測(cè)結(jié)果與實(shí)測(cè)數(shù)據(jù)相吻合,具有很高的工程應(yīng)用價(jià)值.
標(biāo)簽: MapX 低頻通信 信號(hào) 場(chǎng)強(qiáng)
上傳時(shí)間: 2013-10-31
上傳用戶:dapangxie
非接觸感應(yīng)式靜電測(cè)量?jī)x表,讀數(shù)要經(jīng)過乘數(shù)k與測(cè)量距離d的關(guān)系換算才能得出被測(cè)靜電體的靜電電壓,為解決這一人工換算及測(cè)量過程繁瑣問題,提出了利用超聲測(cè)距技術(shù)與非接觸式靜電測(cè)量技術(shù)一體化靜電測(cè)量方式及其設(shè)計(jì)方法,研究了超聲測(cè)距技術(shù)用于非接觸式靜電測(cè)量一體化設(shè)計(jì)的參數(shù)與精度要求和相對(duì)測(cè)距方法應(yīng)用,進(jìn)行了超聲測(cè)距與非接觸式靜電測(cè)量一體化原理與整機(jī)結(jié)構(gòu)設(shè)計(jì)的可行性驗(yàn)證。
標(biāo)簽: 超聲測(cè)距技術(shù) 測(cè)量 設(shè)計(jì)方法 非接觸
上傳時(shí)間: 2013-11-03
上傳用戶:windypsm
機(jī)械動(dòng)目標(biāo)顯示(AMTI)技術(shù)廣泛應(yīng)用于機(jī)械雷達(dá)系統(tǒng),用于抑制和衰減地物等靜止物體的背景回?fù)苄盘?hào)。文中根據(jù)AMTI的基本原理,提出利用AMTI抑制箔條慢動(dòng)雜波的方法,并建立基于AMTI的機(jī)械雷達(dá)信號(hào)處理系統(tǒng)模型......
上傳時(shí)間: 2013-10-13
上傳用戶:wmwai1314
1KHz正弦波信號(hào)
標(biāo)簽: 1KHz 正弦波信號(hào)
上傳時(shí)間: 2014-05-28
上傳用戶:希醬大魔王
1KHz正弦波信號(hào)
標(biāo)簽: 1KHz 正弦波信號(hào)
上傳時(shí)間: 2013-11-30
上傳用戶:skfreeman
PCB的可制造性與可測(cè)試性,很詳細(xì)的pcb學(xué)習(xí)資料。
上傳時(shí)間: 2015-01-01
上傳用戶:tou15837271233
在激光測(cè)距系統(tǒng)中,微弱回波信號(hào)的檢測(cè)處理一直是一個(gè)難題。本文主要討論了激光測(cè)距接收系統(tǒng)的實(shí)現(xiàn)方法,這種測(cè)距方法既適用于短距離的測(cè)量又適用于長(zhǎng)距離的測(cè)量。首先介紹了脈沖式激光測(cè)距的原理,在此原理的基礎(chǔ)上,結(jié)合FPGA的高速信號(hào)處理能力,設(shè)計(jì)了高精度激光測(cè)距接收系統(tǒng),并設(shè)計(jì)了回波信號(hào)接收與計(jì)數(shù)電路模塊。
標(biāo)簽: FPGA 激光測(cè)距 回波信號(hào) 高速采集
上傳時(shí)間: 2015-01-01
上傳用戶:非衣2016
Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設(shè)計(jì)電路的Verilog HDL模型。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類型共有以下五種: 系統(tǒng)級(jí)(system):用高級(jí)語言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊的外部性能的模型。 算法級(jí)(algorithm):用高級(jí)語言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)算法的模型。 RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理這些數(shù)據(jù)的模型。 門級(jí)(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。 一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計(jì)的模塊交互的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。 Verilog HDL行為描述語言作為一種結(jié)構(gòu)化和過程性的語言,其語法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語言具有以下功能: · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。 · 用延遲表達(dá)式或事件表達(dá)式來明確地控制過程的啟動(dòng)時(shí)間。 · 通過命名的事件來觸發(fā)其它過程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。 · 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。 · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。 · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。 · Verilog HDL語言作為一種結(jié)構(gòu)化的語言也非常適合于門級(jí)和開關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能: - 提供了完整的一套組合型原語(primitive); - 提供了雙向通路和電阻器件的原語; - 可建立MOS器件的電荷分享和電荷衰減動(dòng)態(tài)模型。 Verilog HDL的構(gòu)造性語句可以精確地建立信號(hào)的模型。這是因?yàn)樵赩erilog HDL中,提供了延遲和輸出強(qiáng)度的原語來建立精確程度很高的信號(hào)模型。信號(hào)值可以有不同的的強(qiáng)度,可以通過設(shè)定寬范圍的模糊值來降低不確定條件的影響。 Verilog HDL作為一種高級(jí)的硬件描述編程語言,有著類似C語言的風(fēng)格。其中有許多語句如:if語句、case語句等和C語言中的對(duì)應(yīng)語句十分相似。如果讀者已經(jīng)掌握C語言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對(duì)Verilog HDL某些語句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)Verilog HDL中的基本語法逐一加以介紹。
標(biāo)簽: Verilog_HDL
上傳時(shí)間: 2014-12-04
上傳用戶:cppersonal
本資料是關(guān)于Nexys3板卡的培訓(xùn)資料。Nexys 開發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開發(fā)平臺(tái)。它擁有48M字節(jié)的外部存儲(chǔ)器(包括2個(gè)非易失性的相變存儲(chǔ)器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達(dá)到38M字節(jié)/秒。 Nexys3開發(fā)板可以通過添加一些低成本的外設(shè)Pmods (可以多達(dá)30幾個(gè))和Vmods (最新型外設(shè))來實(shí)現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機(jī)驅(qū)動(dòng)裝置,和實(shí)現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費(fèi)的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設(shè)計(jì)套件),以及其他工具。 圖 Nexys3板卡介紹
上傳時(shí)間: 2013-10-24
上傳用戶:caiqinlin
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1