亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

非線性模型

  • 射頻功放數(shù)字預(yù)失真技術(shù)研究及其FPGA實(shí)現(xiàn).rar

    隨著無(wú)線通信技術(shù)的不斷發(fā)展和社會(huì)需求的日益增長(zhǎng),對(duì)通信系統(tǒng)的傳輸質(zhì)量和容量的要求也越來(lái)越大?,F(xiàn)代通信系統(tǒng)為了追求更高的數(shù)據(jù)速率和頻譜效率,更趨向于采用非恒定包絡(luò)的調(diào)制方式,而非恒定包絡(luò)調(diào)制方式對(duì)功率放大器的非線性非常敏感,加上現(xiàn)代通信系統(tǒng)對(duì)功率放大器的效率提出了更高的要求,以及功率放大器本身有限的線性度,這就使功率放大器線性化技術(shù)成為無(wú)線通信系統(tǒng)的關(guān)鍵技術(shù)之一。 本文對(duì)功率放大器的線性化技術(shù)進(jìn)行了系統(tǒng)的研究。首先,介紹功率放大器的非線性特性、記憶效應(yīng)產(chǎn)生原理和常見(jiàn)的各種線性化技術(shù),重點(diǎn)研究了目前流行的自適應(yīng)數(shù)字預(yù)失真技術(shù)原理。其次,介紹了功率放大器的無(wú)記憶模型和有記憶模型,以及兩種實(shí)用的預(yù)失真實(shí)現(xiàn)方法--查表法和多項(xiàng)式法,在此基礎(chǔ)上重點(diǎn)研究了基于QRD_RLS自適應(yīng)算法的記憶多項(xiàng)式法預(yù)失真技術(shù),對(duì)該算法進(jìn)行了Matlab仿真分析,為后面的FPGA實(shí)現(xiàn)奠定基礎(chǔ)。最后,確定了數(shù)字預(yù)失真實(shí)現(xiàn)的架構(gòu),介紹了與QRD_RLS算法實(shí)現(xiàn)相關(guān)的CORDIC技術(shù)、復(fù)數(shù)Givens旋轉(zhuǎn)及Systolic陣等原理,詳細(xì)闡述了基于CORDIC技術(shù)的復(fù)數(shù)QRD_RLS算法的Systolic實(shí)現(xiàn),從而在FPGA上實(shí)現(xiàn)了數(shù)字預(yù)失真。 在軟件無(wú)線電思想的指導(dǎo)下,本文利用System Generator軟件完成了基于QRD_RLS算法的記憶多項(xiàng)式法的數(shù)字預(yù)失真的FPGA設(shè)計(jì),并且在硬件平臺(tái)上檢驗(yàn)了預(yù)失真效果。

    標(biāo)簽: FPGA 射頻功放 數(shù)字預(yù)失真

    上傳時(shí)間: 2013-04-24

    上傳用戶:84425894

  • 基于FPGA通信原理實(shí)驗(yàn)系統(tǒng)的研究.rar

    通信與信息技術(shù)行業(yè)飛速發(fā)展,已成為我國(guó)支柱產(chǎn)業(yè)之一。隨著該行業(yè)的迅速發(fā)展,社會(huì)對(duì)具備實(shí)際動(dòng)手能力人才的需求也不斷增加,高校通信教學(xué)改革勢(shì)在必行。在最初的通信原理實(shí)驗(yàn)設(shè)備中每個(gè)實(shí)驗(yàn)獨(dú)立占用一塊硬件資源,隨著EDA技術(shù)的發(fā)展,實(shí)驗(yàn)設(shè)備廠商將CPLD/FPGA技術(shù)作為獨(dú)立的一項(xiàng)實(shí)驗(yàn)內(nèi)容,加入到通信原理實(shí)驗(yàn)設(shè)備中。FPGA技術(shù)具備集成度高、速度快和現(xiàn)場(chǎng)可編程的優(yōu)勢(shì),適合高集成度和高速的時(shí)序運(yùn)算。本文總結(jié)現(xiàn)有通信原理實(shí)驗(yàn)設(shè)備的優(yōu)缺點(diǎn),采用FPGA技術(shù)設(shè)計(jì)出集驗(yàn)證性和設(shè)計(jì)性于一體,具備較高的綜合性和系統(tǒng)性的通信原理實(shí)驗(yàn)系統(tǒng)。  本系統(tǒng)提供了一個(gè)開(kāi)放性的硬件、軟件平臺(tái),從培養(yǎng)學(xué)生實(shí)際動(dòng)手能力出發(fā),利用FPGA在通用的硬件上實(shí)現(xiàn)所有實(shí)驗(yàn)內(nèi)容。學(xué)生在本系統(tǒng)上除了能完成已固化的實(shí)驗(yàn)內(nèi)容,還可以實(shí)現(xiàn)電子設(shè)計(jì)開(kāi)發(fā)和驗(yàn)證。這對(duì)培養(yǎng)學(xué)生的實(shí)踐能力大有裨益。  本文結(jié)合數(shù)字通信系統(tǒng)基本模型,把基于FPGA的通信原理實(shí)驗(yàn)系統(tǒng)劃分為信號(hào)源模塊、發(fā)送端模塊、信道仿真模塊、接收端模塊和同步模塊幾部分。其中,模擬信號(hào)源采用DDS技術(shù),能夠生成非常高的頻率精度,可作為任意波形發(fā)生器。發(fā)送端和接收端模塊結(jié)合到一起組成多體制調(diào)制解調(diào)器,形成多頻段、多波形的軟件無(wú)線電系統(tǒng)。載波同步采用全數(shù)字COSTAS環(huán)提取技術(shù),具備良好的載波跟蹤特性,利用對(duì)載波相位不敏感 的Gardner算法跟蹤位同步信號(hào)。  本文首先介紹了通信原理實(shí)驗(yàn)系統(tǒng)的研究現(xiàn)狀和意義;然后根據(jù)通信系統(tǒng)模型從《通信原理》各個(gè)章節(jié)中提煉出各模塊的實(shí)驗(yàn)內(nèi)容,分別列出各實(shí)驗(yàn)的數(shù)字化實(shí)現(xiàn)模型;繼而根據(jù)各模塊資源需求選取合適FPGA芯片,并給出硬件設(shè)計(jì)方案;最后,給出各模塊在FPGA上具體實(shí)現(xiàn)過(guò)程、系統(tǒng)測(cè)試結(jié)果及分析。測(cè)試和實(shí)際運(yùn)行結(jié)果表明設(shè)計(jì)方法正確,且功能和技術(shù)指標(biāo)滿足設(shè)計(jì)要求。 關(guān)鍵詞:通信原理,實(shí)驗(yàn)系統(tǒng),F(xiàn)PGA,DDS,多體制調(diào)制解調(diào),全數(shù)字COSTAS環(huán),位同步

    標(biāo)簽: FPGA 通信原理 實(shí)驗(yàn)系統(tǒng)

    上傳時(shí)間: 2013-07-07

    上傳用戶:evil

  • GPS接收機(jī)捕獲跟蹤算法研究及FPGA設(shè)計(jì).rar

    全球定位系統(tǒng)(Global Positioning System—GPS)是新一代衛(wèi)星導(dǎo)航定位系統(tǒng),具有全球、全天候、連續(xù)、高精度導(dǎo)航與定位功能,能夠?yàn)閺V大用戶提供精確的三維坐標(biāo)、速度和時(shí)間信息。因此,GPS系統(tǒng)被廣泛地應(yīng)用于生活中的各個(gè)領(lǐng)域。GPS系統(tǒng)用戶主要是各種型號(hào)的接收機(jī),而捕獲跟蹤技術(shù)是接收機(jī)的關(guān)鍵技術(shù),同時(shí)也是一個(gè)技術(shù)難點(diǎn)。在GPS接收機(jī)中,導(dǎo)航電文是用戶定位和導(dǎo)航的數(shù)據(jù)基礎(chǔ),為了得到導(dǎo)航電文必須要對(duì)GPS信號(hào)進(jìn)行捕獲跟蹤。本文詳細(xì)研究了GPS信號(hào)捕獲跟蹤技術(shù),并進(jìn)行了FPGA設(shè)計(jì)。 @@ 本文首先概述了GPS系統(tǒng)信號(hào)結(jié)構(gòu)和GPS接收機(jī)工作原理,對(duì)GPS信號(hào)調(diào)制機(jī)理進(jìn)行詳細(xì)地闡述,重點(diǎn)分析了C/A碼生成原理和特性。 @@ 其次敘述了GPS信號(hào)捕獲的基礎(chǔ)理論,重點(diǎn)研究時(shí)域滑動(dòng)相關(guān)捕獲方法,深入分析其算法和性能。用MATLAB中Simulink軟件包搭建了可自由修改參數(shù)的GPS中頻發(fā)生器,并在此平臺(tái)上,對(duì)GPS信號(hào)時(shí)域滑動(dòng)相關(guān)捕獲算法進(jìn)行仿真與分析。 @@ 接著重點(diǎn)研究了GPS信號(hào)跟蹤技術(shù),系統(tǒng)分析碼跟蹤環(huán)路和載波跟蹤環(huán)路結(jié)構(gòu)框圖以及算法。在碼跟蹤環(huán)路方面,選用并分析了能分離載波的非相干超前滯后碼鎖定環(huán)的工作機(jī)理。在載波跟蹤環(huán)路中選用對(duì)導(dǎo)航電文數(shù)據(jù)相位翻轉(zhuǎn)不敏感的科斯塔斯環(huán),并用數(shù)學(xué)模型分析GPS信號(hào)的解調(diào)過(guò)程。之后對(duì)整個(gè)跟蹤環(huán)路進(jìn)行MATLAB仿真,結(jié)果表明環(huán)路參數(shù)設(shè)計(jì)滿足要求,并能成功解調(diào)出GPS導(dǎo)航電文。 @@ 最后本文在QuartusII環(huán)境下完成對(duì)GPS信號(hào)捕獲跟蹤系統(tǒng)的FPGA設(shè)計(jì)。根據(jù)對(duì)相關(guān)器硬件結(jié)構(gòu)框架,對(duì)算法中各個(gè)模塊的實(shí)現(xiàn)進(jìn)行詳細(xì)的說(shuō)明,包括頂層設(shè)計(jì)到CA碼、NCO等重要模塊設(shè)計(jì),并給出了仿真結(jié)果。 @@關(guān)鍵詞:GPS接收機(jī);捕獲;跟蹤;MATLAB仿真:FPGA

    標(biāo)簽: FPGA GPS 接收機(jī)

    上傳時(shí)間: 2013-06-16

    上傳用戶:jacking

  • 基于FPGA語(yǔ)音識(shí)別系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).rar

    近年來(lái),語(yǔ)音識(shí)別研究大部分集中在算法設(shè)計(jì)和改進(jìn)等方面,而隨著半導(dǎo)體技術(shù)的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術(shù)水平的不斷提高,新的硬件平臺(tái)的推出,語(yǔ)音識(shí)別實(shí)現(xiàn)平臺(tái)有了更多的選擇。語(yǔ)音識(shí)別技術(shù)在與DSP、FPGA、ASIC等器件為平臺(tái)的嵌入式系統(tǒng)結(jié)合后,逐漸向?qū)嵱没?、小型化方向發(fā)展。 本課題通過(guò)對(duì)現(xiàn)有各種語(yǔ)音特征參數(shù)與孤立詞語(yǔ)音識(shí)別模型進(jìn)行研究的基礎(chǔ)上,重點(diǎn)探索基于動(dòng)態(tài)時(shí)間規(guī)整算法的DTW模型在孤立詞語(yǔ)音識(shí)別領(lǐng)域的應(yīng)用,并結(jié)合基于FPGA的SOPC系統(tǒng),在嵌入式平臺(tái)上實(shí)現(xiàn)具有較好精度與速度的孤立詞語(yǔ)音識(shí)別系統(tǒng)。 本系統(tǒng)整體設(shè)計(jì)基于DE2開(kāi)發(fā)平臺(tái),采用基于Nios II的SOPC技術(shù)。采用這種解決方案的優(yōu)點(diǎn)是實(shí)現(xiàn)了片上系統(tǒng),減少了系統(tǒng)的物理體積和總體功耗;同時(shí)系統(tǒng)控制核心都在FPGA內(nèi)部實(shí)現(xiàn),可以極為方便地更新和升級(jí)系統(tǒng),大大地提高了系統(tǒng)的通用性和可維護(hù)性。 此外,由于本系統(tǒng)需要大量的高速數(shù)據(jù)運(yùn)算,在設(shè)計(jì)中作者充分利用了Cyclone II芯片的豐富的硬件乘法器,實(shí)現(xiàn)了語(yǔ)音信號(hào)的端點(diǎn)檢測(cè)模塊,F(xiàn)FT快速傅立葉變換模塊,DCT離散余弦變換模塊等硬件設(shè)計(jì)模塊。為了提高系統(tǒng)的整體性能,作者充分利用了FPGA的高速并行的優(yōu)勢(shì),以及配套開(kāi)發(fā)環(huán)境中的Avalon總線自定義硬件外設(shè),使系統(tǒng)處理數(shù)字信號(hào)的能力大大提高,其性能優(yōu)于傳統(tǒng)的微控制器和普通DSP芯片。 本論文主要包含了以下幾個(gè)方面: (1)結(jié)合ALTERA CYCLONE II芯片的特點(diǎn),確定了基于FPGA語(yǔ)音識(shí)別系統(tǒng)的總體設(shè)計(jì),在此基礎(chǔ)上進(jìn)行了系統(tǒng)的軟硬件的選擇和設(shè)計(jì)。 (2)自主設(shè)計(jì)了純硬件描述語(yǔ)言的驅(qū)動(dòng)電路設(shè)計(jì),完成了高速語(yǔ)音采集的工作,并且對(duì)存儲(chǔ)數(shù)據(jù)芯片SRAM中的原始語(yǔ)音數(shù)據(jù)進(jìn)行提取導(dǎo)入MATLAB平臺(tái)測(cè)試數(shù)據(jù)的正確性。整個(gè)程序測(cè)試的方式對(duì)系統(tǒng)的模塊測(cè)試起到重要的作用。 (3)完成高速定點(diǎn)256點(diǎn)的FFT模塊的設(shè)計(jì),此模塊是系統(tǒng)成敗的關(guān)鍵,實(shí)現(xiàn)高速實(shí)時(shí)的運(yùn)算。 (4)結(jié)合SOPC的特性,設(shè)計(jì)了人機(jī)友好接口,如LCD顯示屏的提示反饋信息等等,以及利用ALTERA提供的一些驅(qū)動(dòng)接口設(shè)計(jì)完成用戶定制的系統(tǒng)。 (5)進(jìn)行了整體系統(tǒng)測(cè)試,系統(tǒng)可以較穩(wěn)定地實(shí)現(xiàn)實(shí)時(shí)處理的目的,具有一定的市場(chǎng)潛在價(jià)值。

    標(biāo)簽: FPGA 語(yǔ)音識(shí)別 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-05-23

    上傳用戶:ABCD_ABCD

  • 基于FPGA的PID智能控制器的研究.rar

    工業(yè)生產(chǎn)過(guò)程往往具有非線性、不確定性,難以建立精確的數(shù)學(xué)模型。應(yīng)用常規(guī)的PID控制器難以達(dá)到理想的控制效果。作為的重要分支,人工神經(jīng)網(wǎng)絡(luò)具有良好的非線性映射能力和高度的并行信息處理能力,已成為非線性系統(tǒng)建模、辨識(shí)和控制中常用的理論和方法。其中,神經(jīng)元具有很強(qiáng)的信息綜合、學(xué)習(xí)記憶、自學(xué)習(xí)和自適應(yīng)能力,可以處理那些難以用模型和規(guī)則描述的過(guò)程,將神經(jīng)元與PID結(jié)合,應(yīng)用到實(shí)際的控制中,可以在線調(diào)整PID的參數(shù),使系統(tǒng)具有較強(qiáng)的抗干擾能力、自適應(yīng)能力和較好的魯棒性。 目前,人工神經(jīng)網(wǎng)絡(luò)的研究主要是神經(jīng)網(wǎng)絡(luò)的理論研究、神經(jīng)網(wǎng)絡(luò)的應(yīng)用研究和神經(jīng)網(wǎng)絡(luò)的實(shí)現(xiàn)技術(shù)研究,這三方面是相互依賴和相互促進(jìn)的關(guān)系。本文主要側(cè)重的是神經(jīng)網(wǎng)絡(luò)的實(shí)現(xiàn)技術(shù)研究方面,創(chuàng)新性地利用FPGA嵌入式系統(tǒng)開(kāi)發(fā)技術(shù)實(shí)現(xiàn)單神經(jīng)元PID智能控制器的研究與設(shè)計(jì),并將其封裝成為一個(gè)專用的IP核供其他的控制系統(tǒng)使用。 首先,對(duì)單神經(jīng)元PID智能控制器的設(shè)計(jì)原理和設(shè)計(jì)算法進(jìn)行了深入的研究與分析;其次,利用MATLAB設(shè)計(jì)單神經(jīng)元PID智能控制器,針對(duì)特定的被控對(duì)象,對(duì)其進(jìn)行仿真實(shí)驗(yàn),獲得比較理想的系統(tǒng)輸出;然后,研究基于FPGA的單神經(jīng)元智能控制算法的實(shí)現(xiàn),對(duì)控制器進(jìn)行VHDL語(yǔ)言分層設(shè)計(jì),使用Altera公司的軟件QuartusⅡ6.1進(jìn)行仿真實(shí)驗(yàn)。兩個(gè)仿真實(shí)驗(yàn)結(jié)果表明,基于FPGA的單神經(jīng)元智能控制器比MATLAB設(shè)計(jì)的單神經(jīng)元PID智能控制器性能優(yōu)良。 本文的設(shè)計(jì)模塊主要包括權(quán)值修改模塊、誤差計(jì)算模塊、權(quán)值產(chǎn)生模塊和輸出模塊。在各個(gè)模塊的設(shè)計(jì)中進(jìn)行了優(yōu)化處理,使本文的設(shè)計(jì)不僅利用的硬件資源少,而且也有很快的運(yùn)行速度,同時(shí)也改善了傳統(tǒng)控制器的控制性能。

    標(biāo)簽: FPGA PID 智能控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:13517191407

  • 基于FPGA的多速率調(diào)制解調(diào)器的實(shí)現(xiàn).rar

    隨著人們對(duì)于高速無(wú)線數(shù)據(jù)業(yè)務(wù)的急切需求以及新的無(wú)線通信技術(shù)的發(fā)展,頻譜資源匱乏問(wèn)題日益嚴(yán)重。無(wú)線頻譜的緊缺已經(jīng)成為限制無(wú)線通信與服務(wù)應(yīng)用持續(xù)發(fā)展的瓶頸。認(rèn)知無(wú)線電技術(shù)(Cognitive Radio)改變了傳統(tǒng)的固定頻譜分配方式,它以頻譜利用的高效性為目標(biāo),允許非授權(quán)用戶擇機(jī)利用授權(quán)用戶的頻譜空洞傳輸數(shù)據(jù),以此來(lái)解決無(wú)線頻譜資源短缺的問(wèn)題。它是具有自主尋找和使用空閑頻譜資源能力的智能無(wú)線電技術(shù)。本文的目標(biāo)是在基于FPGA+DSP的系統(tǒng)硬件平臺(tái)上,以軟件編程的方式實(shí)現(xiàn)認(rèn)知無(wú)線電數(shù)據(jù)傳輸?shù)墓δ堋?軟件無(wú)線電是實(shí)現(xiàn)認(rèn)知無(wú)線電的理想平臺(tái)。本文首先闡述了軟件無(wú)線電的基本工作原理及關(guān)鍵技術(shù)途徑,對(duì)多速率信號(hào)處理中的內(nèi)插和抽取、帶通采樣、數(shù)字下變頻、濾波等技術(shù)進(jìn)行了分析與探討,為設(shè)計(jì)多速率調(diào)制解調(diào)系統(tǒng)提供了理論基礎(chǔ)。然后針對(duì)軟件無(wú)線電的要求給出了基于FPFA+DSP的系統(tǒng)設(shè)計(jì)硬件框圖,并對(duì)其中的部分硬件(FPGA、AD9857、AD9235)做了簡(jiǎn)要的描述并給出其初始化過(guò)程。在理解基本概念和原理的基礎(chǔ)上,詳細(xì)論述了在系統(tǒng)硬件設(shè)計(jì)平臺(tái)上實(shí)現(xiàn)的π/4-DQPSK、8PSK、16QAM調(diào)制解調(diào)技術(shù)。本文給出了調(diào)制解調(diào)系統(tǒng)實(shí)現(xiàn)方案中的各個(gè)功能模塊(差分編、解碼,加同步頭、內(nèi)插和成形濾波,下變頻,系統(tǒng)同步等)具體的設(shè)計(jì)方案和通過(guò)硬件編程實(shí)現(xiàn)了板級(jí)的仿真和最后的硬件實(shí)現(xiàn),并對(duì)其中得到的數(shù)據(jù)進(jìn)行分析,進(jìn)一步驗(yàn)證方案的可行性。最后介紹了通信板同頻譜感知板協(xié)同工作原理,依據(jù)頻譜感知板獲取的各個(gè)信道狀況自適應(yīng)的選擇π/4-DQPSK、8PSK、16QAM調(diào)制解調(diào)方式并在FPGA上實(shí)現(xiàn)了其中部分功能。

    標(biāo)簽: FPGA 多速率 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-05-30

    上傳用戶:fywz

  • 基于FPGA的永磁同步電機(jī)控制器的研究.rar

    隨著電力電子技術(shù)、微處理器技術(shù)、控制理論及永磁材料等技術(shù)的快速發(fā)展,以永磁同步電機(jī)作為控制對(duì)象的傳動(dòng)領(lǐng)域得到了越來(lái)越廣泛的關(guān)注,隨著FPGA的技術(shù)的普及和廣泛應(yīng)用,使得各種先進(jìn)的控制算法得以實(shí)現(xiàn),于是數(shù)字化、智能化的永磁交流控制器成為必然的發(fā)展趨勢(shì)和當(dāng)前的研究熱點(diǎn)。本文的主要工作就是圍繞數(shù)字化的永磁同步電機(jī)控制器研究來(lái)展開(kāi)。首先深入研究了永磁同步電機(jī)的數(shù)學(xué)建模方法及電機(jī)控制策略問(wèn)題。在對(duì)永磁同步電機(jī)的數(shù)學(xué)模型進(jìn)行了推導(dǎo)的基礎(chǔ)上,在PSIM仿真軟件中建立了永磁同步電機(jī)的電機(jī)模型,提出了一種永磁同步電機(jī)傳統(tǒng)控制系統(tǒng)仿真建模的新方法。其次對(duì)常用的數(shù)字脈寬調(diào)制方法進(jìn)行了數(shù)學(xué)推導(dǎo),并對(duì)滑??刂评碚摵褪噶靠刂七M(jìn)行了深入的研究分析,將滑模變結(jié)構(gòu)控制應(yīng)用于永磁同步電機(jī)的調(diào)速系統(tǒng)中,改善了傳統(tǒng)PI控制器參數(shù)整定繁瑣、系統(tǒng)魯棒性差的缺點(diǎn),仿真結(jié)果驗(yàn)證了該系統(tǒng)設(shè)計(jì)方案的優(yōu)越性。最后在永磁同步電機(jī)建模仿真的基礎(chǔ)上,根據(jù)永磁同步電機(jī)控制器的設(shè)計(jì)要求及FPGA的特點(diǎn),提出永磁同步電機(jī)控制器的的設(shè)計(jì)方案。按照FPGA模塊化設(shè)計(jì)思想,將整個(gè)系統(tǒng)進(jìn)行了合理的劃分,分別對(duì)SVPWM、Park變換、SMC、反饋速度測(cè)量等重要模塊的FPGA硬件實(shí)現(xiàn)算法進(jìn)行了深入的研究。各模塊在Modelsim平臺(tái)上完成功能仿真后并下載到Spartan-3E開(kāi)發(fā)板上完成硬件驗(yàn)證,驗(yàn)證結(jié)果表明:永磁同步電機(jī)在低速和高速時(shí)都能穩(wěn)定運(yùn)行,從而證實(shí)了本設(shè)計(jì)方案的可行性。

    標(biāo)簽: FPGA 永磁同步 電機(jī)控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:wff

  • 基于DSPFPGA的圖像處理電路板硬件設(shè)計(jì).rar

    波前處理機(jī)是自適應(yīng)光學(xué)系統(tǒng)中實(shí)時(shí)信號(hào)處理和運(yùn)算的核心,隨著自適應(yīng)光學(xué)系統(tǒng)得發(fā)展,波前傳感器的采樣頻率越來(lái)越高,這就要求波前處理機(jī)必須有更強(qiáng)的數(shù)據(jù)處理能力以保證系統(tǒng)的實(shí)時(shí)性。在整個(gè)波前處理機(jī)的工作流程中,對(duì)CCD傳來(lái)的實(shí)時(shí)圖像數(shù)據(jù)進(jìn)行實(shí)時(shí)處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實(shí)時(shí)性,那么后續(xù)的處理過(guò)程都無(wú)從談起。因此,研制高性能的圖像處理平臺(tái),對(duì)波前處理機(jī)性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國(guó)內(nèi)外圖像處理技術(shù)的應(yīng)用和發(fā)展?fàn)顩r,接著介紹了傳統(tǒng)的專用和通用圖像處理系統(tǒng)的結(jié)構(gòu)、特點(diǎn)和模型,并通過(guò)分析DSP芯片以及DSP系統(tǒng)的特點(diǎn),提出了基于DSP和FPGA芯片的實(shí)時(shí)圖像處理系統(tǒng)。該系統(tǒng)不同于傳統(tǒng)基于PC機(jī)模式的圖像處理系統(tǒng),發(fā)揮了DSP和FPGA兩者的優(yōu)勢(shì),能更好地提高圖像處理系統(tǒng)實(shí)時(shí)性能,同時(shí)也最大可能地降低成本。 論文根據(jù)圖像處理系統(tǒng)的設(shè)計(jì)目的、應(yīng)用需求確定了器件的選型。介紹了主要的器件,接著從系統(tǒng)架構(gòu)、邏輯結(jié)構(gòu)、硬件各功能模塊組成等方面詳細(xì)介紹了DSP+FPGA圖像處理系統(tǒng)硬件設(shè)計(jì),并分析了包括各種參數(shù)指標(biāo)選擇、連接方式在內(nèi)的具體設(shè)計(jì)方法以及應(yīng)該注意的問(wèn)題。 論文在闡述傳輸線理論的基礎(chǔ)上,在制作PCB電路板的過(guò)程中,針對(duì)高速電路設(shè)計(jì)中易出現(xiàn)的問(wèn)題,詳細(xì)分析了高速PCB設(shè)計(jì)中的信號(hào)完整性問(wèn)題,包括反射、串?dāng)_等,說(shuō)明了高速PCB的信號(hào)完整性、電源完整性和電磁兼容性問(wèn)題及其解決方法,進(jìn)行了一定的理論和技術(shù)探討和研究。 論文還介紹了基于FPGA的邏輯設(shè)計(jì),包括了圖像采集模塊的工作原理、設(shè)計(jì)方案和SDRAM控制器的設(shè)計(jì),介紹了SDRAM的基本操作和工作時(shí)序,重點(diǎn)闡述系統(tǒng)中可編程器件內(nèi)部模塊化SDRAM控制器的設(shè)計(jì)及仿真結(jié)果。 論文最后描述了硬件系統(tǒng)的測(cè)試及調(diào)試流程,并給出了部分的調(diào)試結(jié)果。 該系統(tǒng)主要優(yōu)點(diǎn)有:實(shí)時(shí)性、高速性。硬件設(shè)計(jì)的執(zhí)行速度,在高速DSP和FPGA中實(shí)現(xiàn)信號(hào)處理算法程序,保證了系統(tǒng)實(shí)時(shí)性的實(shí)現(xiàn);性價(jià)比高。自行研究設(shè)計(jì)的電路及硬件系統(tǒng)比較好的解決了高速實(shí)時(shí)圖像處理的需求。

    標(biāo)簽: DSPFPGA 圖像處理 電路板

    上傳時(shí)間: 2013-05-30

    上傳用戶:fxf126@126.com

  • 軟件無(wú)線電中數(shù)字下變頻技術(shù)研究及FPGA實(shí)現(xiàn).rar

    軟件無(wú)線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無(wú)線電技術(shù)無(wú)可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無(wú)線電通信技術(shù)的發(fā)展方向。理想的軟件無(wú)線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開(kāi)放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過(guò)軟件的更新改變硬件的配置、結(jié)構(gòu)和功能。目前,直接對(duì)射頻(RF)進(jìn)行采樣的技術(shù)尚未實(shí)現(xiàn)普及的產(chǎn)品化,而用數(shù)字變頻器在中頻進(jìn)行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號(hào)與輸入采樣信號(hào)在乘法器中相乘,再經(jīng)插值或抽取濾波,其結(jié)果是,輸入信號(hào)頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應(yīng)改變,以供后續(xù)模塊做進(jìn)一步處理。數(shù)字變頻器在發(fā)射設(shè)備和接收設(shè)備中分別稱為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無(wú)線電通信設(shè)備的關(guān)鍵部什。大規(guī)??删幊踢壿嬈骷膽?yīng)用為現(xiàn)代通信系統(tǒng)的設(shè)計(jì)帶來(lái)極大的靈活性?;贔PGA的數(shù)字變頻器設(shè)計(jì)是深受廣大設(shè)計(jì)人員歡迎的設(shè)計(jì)手段。本文的重點(diǎn)研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進(jìn)行研究顯然是不妥的,因此,本文對(duì)數(shù)字上變頻器也作適當(dāng)介紹。 第一章簡(jiǎn)要闡述了軟件無(wú)線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實(shí)現(xiàn)方法,即基于查找表和基于CORDIC算法的實(shí)現(xiàn)。對(duì)CORDIc算法作了重點(diǎn)介紹,給出了傳統(tǒng)算法和改進(jìn)算法,并對(duì)基于傳統(tǒng)CORDIC算法的NCO的FPGA實(shí)現(xiàn)進(jìn)行了EDA仿真。 第三章介紹了變速率采樣技術(shù),重點(diǎn)介紹了軟件無(wú)線電中廣泛采用的級(jí)聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補(bǔ)償法,對(duì)前者進(jìn)行了基于Matlab的理論仿真和FPGA實(shí)現(xiàn)的EDA仿真,后者只進(jìn)行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無(wú)線電中廣泛采用的半帶(half-band,HB)濾波器,對(duì)基于分布式算法的半帶濾波器的FPGA實(shí)現(xiàn)進(jìn)行了EDA仿真,最后簡(jiǎn)要介紹了FIR的多相結(jié)構(gòu)。 第五章對(duì)數(shù)字下變頻器系統(tǒng)進(jìn)行了噪聲綜合分析,給出了一個(gè)噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺(tái)中頻數(shù)字化應(yīng)用中的一個(gè)實(shí)例,給出了測(cè)試結(jié)果,重點(diǎn)介紹了下變頻器的:FPGA實(shí)現(xiàn),其對(duì)應(yīng)的VHDL程序收錄在本文最后的附錄中,希望對(duì)從事該領(lǐng)域設(shè)計(jì)的技術(shù)人員具有一定參考價(jià)值。

    標(biāo)簽: FPGA 軟件無(wú)線電 數(shù)字下變頻

    上傳時(shí)間: 2013-06-30

    上傳用戶:huannan88

  • 臺(tái)灣明緯開(kāi)關(guān)電源技術(shù)資料.rar

    為了讓公司新進(jìn)人員及經(jīng)銷商伙伴們對(duì)交換式電源供應(yīng)器有基本的了解,明緯特別出版了 這本『交換式電源供應(yīng)器技術(shù)手冊(cè)』。這是我們編輯小組以明緯 22 年來(lái)從事設(shè)計(jì)、生產(chǎn)、 銷售交換式電源供應(yīng)器的經(jīng)驗(yàn)為基礎(chǔ),結(jié)合教科書及安規(guī)文件而編輯出之成果。 此手冊(cè)包含電源供應(yīng)器簡(jiǎn)介、規(guī)格解釋、安規(guī)、EMC 及 CE 簡(jiǎn)介、信賴度、電源供應(yīng)器使 用注意事項(xiàng)、常見(jiàn)技術(shù)問(wèn)題 Q&A、及簡(jiǎn)易故障排除等主題。內(nèi)容著重于事實(shí)的描述而非理 論的推導(dǎo),非常適合無(wú)電源供應(yīng)器技術(shù)背景的從業(yè)人員研讀,讀者必可在短時(shí)間內(nèi)對(duì)交換 式電源供應(yīng)器及相關(guān)規(guī)格、應(yīng)用、安規(guī)有概略性的認(rèn)識(shí)。 本手冊(cè)緣起于 1996 年 2 月發(fā)行之『交換式電源供應(yīng)器使用手冊(cè)』,歷經(jīng)多次修訂再版。而 本版主要加強(qiáng)了圖、表的輔助說(shuō)明,讓非技術(shù)背景的讀者更容易接納此手冊(cè)的內(nèi)容。另外 針對(duì)安規(guī)及 EMC 的部分也參考最新規(guī)范予以修訂,整理出更完整的內(nèi)容以利讀者的了解。 最后感謝編輯小組各成員不吝分享自己在技術(shù)、研發(fā)、工程、品保、維修、安規(guī)及 EMC 等 領(lǐng)域的經(jīng)驗(yàn),然編輯小組組員均系工程背景人員,在文章撰寫上均并非專業(yè),期望讀者多 予包涵并能不吝指教提供您寶貴的意見(jiàn),讓本手冊(cè)下一版的內(nèi)容更加完整、更有價(jià)值。 明緯企業(yè)股份有限公

    標(biāo)簽: 明緯 開(kāi)關(guān)電源 技術(shù)資料

    上傳時(shí)間: 2013-07-11

    上傳用戶:kksuyiwen

主站蜘蛛池模板: 山东省| 丰台区| 新沂市| 珠海市| 通山县| 福建省| 金山区| 将乐县| 安国市| 河源市| 武城县| 岑溪市| 罗甸县| 项城市| 曲阜市| 大港区| 民丰县| 噶尔县| 进贤县| 石柱| 金门县| 五大连池市| 丁青县| 太保市| 东平县| 长武县| 婺源县| 西城区| 文安县| 苗栗市| 涪陵区| 和顺县| 克什克腾旗| 焦作市| 德惠市| 泸溪县| 临桂县| 视频| 台北市| 方城县| 香河县|