對(duì)于電子產(chǎn)品設(shè)計(jì)師尤其是線(xiàn)路板設(shè)計(jì)人員來(lái)說(shuō),產(chǎn)品的可制造性設(shè)計(jì)(Design For Manufacture,簡(jiǎn)稱(chēng)DFM)是一個(gè)必須要考慮的因素,如果線(xiàn)路板設(shè)計(jì)不符合可制造性設(shè)計(jì)要求,將大大降低產(chǎn)品的生產(chǎn)效率,嚴(yán)重的情況下甚至?xí)?dǎo)致所設(shè)計(jì)的產(chǎn)品根本無(wú)法制造出來(lái)。目前通孔插裝技術(shù)(Through Hole Technology,簡(jiǎn)稱(chēng)THT)仍然在使用,DFM在提高通孔插裝制造的效率和可靠性方面可以起到很大作用,DFM方法能有助于通孔插裝制造商降低缺陷并保持競(jìng)爭(zhēng)力。本文介紹一些和通孔插裝有關(guān)的DFM方法,這些原則從本質(zhì)上來(lái)講具有普遍性,但不一定在任何情況下都適用,不過(guò),對(duì)于與通孔插裝技術(shù)打交道的PCB設(shè)計(jì)人員和工程師來(lái)說(shuō)相信還是有一定的幫助。1、排版與布局在設(shè)計(jì)階段排版得當(dāng)可避免很多制造過(guò)程中的麻煩。(1)用大的板子可以節(jié)約材料,但由于翹曲和重量原因,在生產(chǎn)中運(yùn)輸會(huì)比較困難,它需要用特殊的夾具進(jìn)行固定,因此應(yīng)盡量避免使用大于23cm×30cm的板面。最好是將所有板子的尺寸控制在兩三種之內(nèi),這樣有助于在產(chǎn)品更換時(shí)縮短調(diào)整導(dǎo)軌、重新擺放條形碼閱讀器位置等所導(dǎo)致的停機(jī)時(shí)間,而且板面尺寸種類(lèi)少還可以減少波峰焊溫度曲線(xiàn)的數(shù)量。(2)在一個(gè)板子里包含不同種拼板是一個(gè)不錯(cuò)的設(shè)計(jì)方法,但只有那些最終做到一個(gè)產(chǎn)品里并具有相同生產(chǎn)工藝要求的板才能這樣設(shè)計(jì)。(3)在板子的周?chē)鷳?yīng)提供一些邊框,尤其在板邊緣有元件時(shí),大多數(shù)自動(dòng)裝配設(shè)備要求板邊至少要預(yù)留5mm的區(qū)域。(4)盡量在板子的頂面(元件面)進(jìn)行布線(xiàn),線(xiàn)路板底面(焊接面)容易受到損壞。不要在靠近板子邊緣的地方布線(xiàn),因?yàn)樯a(chǎn)過(guò)程中都是通過(guò)板邊進(jìn)行抓持,邊上的線(xiàn)路會(huì)被波峰焊設(shè)備的卡爪或邊框傳送器損壞。(5)對(duì)于具有較多引腳數(shù)的器件(如接線(xiàn)座或扁平電纜),應(yīng)使用橢圓形焊盤(pán)而不是圓形,以防止波峰焊時(shí)出現(xiàn)錫橋(圖1)。
上傳時(shí)間: 2013-10-26
上傳用戶(hù):gaome
本文將接續(xù)介紹電源與功率電路基板,以及數(shù)字電路基板導(dǎo)線(xiàn)設(shè)計(jì)。寬帶與高頻電路基板導(dǎo)線(xiàn)設(shè)計(jì)a.輸入阻抗1MHz,平滑性(flatness)50MHz 的OP增幅器電路基板圖26 是由FET 輸入的高速OP 增幅器OPA656 構(gòu)成的高輸入阻抗OP 增幅電路,它的gain取決于R1、R2,本電路圖的電路定數(shù)為2 倍。此外為改善平滑性特別追加設(shè)置可以加大噪訊gain,抑制gain-頻率特性高頻領(lǐng)域時(shí)峰值的R3。圖26 高輸入阻抗的寬帶OP增幅電路圖27 是高輸入阻抗OP 增幅器的電路基板圖案。降低高速OP 增幅器反相輸入端子與接地之間的浮游容量非常重要,所以本電路的浮游容量設(shè)計(jì)目標(biāo)低于0.5pF。如果上述部位附著大浮游容量的話(huà),會(huì)成為高頻領(lǐng)域的頻率特性產(chǎn)生峰值的原因,嚴(yán)重時(shí)頻率甚至?xí)驗(yàn)閒eedback 阻抗與浮游容量,造成feedback 信號(hào)的位相延遲,最后導(dǎo)致頻率特性產(chǎn)生波動(dòng)現(xiàn)象。此外高輸入阻抗OP 增幅器輸入部位的浮游容量也逐漸成為問(wèn)題,圖27 的電路基板圖案的非反相輸入端子部位無(wú)full ground設(shè)計(jì),如果有外部噪訊干擾之虞時(shí),接地可設(shè)計(jì)成網(wǎng)格狀(mesh)。圖28 是根據(jù)圖26 制成的OP 增幅器Gain-頻率特性測(cè)試結(jié)果,由圖可知即使接近50MHz頻率特性非常平滑,-3dB cutoff頻率大約是133MHz。
標(biāo)簽: PCB
上傳時(shí)間: 2013-11-09
上傳用戶(hù):z754970244
PCB 布線(xiàn)原則連線(xiàn)精簡(jiǎn)原則連線(xiàn)要精簡(jiǎn),盡可能短,盡量少拐彎,力求線(xiàn)條簡(jiǎn)單明了,特別是在高頻回路中,當(dāng)然為了達(dá)到阻抗匹配而需要進(jìn)行特殊延長(zhǎng)的線(xiàn)就例外了,例如蛇行走線(xiàn)等。安全載流原則銅線(xiàn)的寬度應(yīng)以自己所能承載的電流為基礎(chǔ)進(jìn)行設(shè)計(jì),銅線(xiàn)的載流能力取決于以下因素:線(xiàn)寬、線(xiàn)厚(銅鉑厚度)、允許溫升等,下表給出了銅導(dǎo)線(xiàn)的寬度和導(dǎo)線(xiàn)面積以及導(dǎo)電電流的關(guān)系(軍品標(biāo)準(zhǔn)),可以根據(jù)這個(gè)基本的關(guān)系對(duì)導(dǎo)線(xiàn)寬度進(jìn)行適當(dāng)?shù)目紤]。印制導(dǎo)線(xiàn)最大允許工作電流(導(dǎo)線(xiàn)厚50um,允許溫升10℃)導(dǎo)線(xiàn)寬度(Mil) 導(dǎo)線(xiàn)電流(A) 其中:K 為修正系數(shù),一般覆銅線(xiàn)在內(nèi)層時(shí)取0.024,在外層時(shí)取0.048;T 為最大溫升,單位為℃;A 為覆銅線(xiàn)的截面積,單位為mil(不是mm,注意);I 為允許的最大電流,單位是A。電磁抗干擾原則電磁抗干擾原則涉及的知識(shí)點(diǎn)比較多,例如銅膜線(xiàn)的拐彎處應(yīng)為圓角或斜角(因?yàn)楦哳l時(shí)直角或者尖角的拐彎會(huì)影響電氣性能)雙面板兩面的導(dǎo)線(xiàn)應(yīng)互相垂直、斜交或者彎曲走線(xiàn),盡量避免平行走線(xiàn),減小寄生耦合等。一、 通常一個(gè)電子系統(tǒng)中有各種不同的地線(xiàn),如數(shù)字地、邏輯地、系統(tǒng)地、機(jī)殼地等,地線(xiàn)的設(shè)計(jì)原則如下:1、 正確的單點(diǎn)和多點(diǎn)接地在低頻電路中,信號(hào)的工作頻率小于1MHZ,它的布線(xiàn)和器件間的電感影響較小,而接地電路形成的環(huán)流對(duì)干擾影響較大,因而應(yīng)采用一點(diǎn)接地。當(dāng)信號(hào)工作頻率大于10MHZ 時(shí),如果采用一點(diǎn)接地,其地線(xiàn)的長(zhǎng)度不應(yīng)超過(guò)波長(zhǎng)的1/20,否則應(yīng)采用多點(diǎn)接地法。2、 數(shù)字地與模擬地分開(kāi)若線(xiàn)路板上既有邏輯電路又有線(xiàn)性電路,應(yīng)盡量使它們分開(kāi)。一般數(shù)字電路的抗干擾能力比較強(qiáng),例如TTL 電路的噪聲容限為0.4~0.6V,CMOS 電路的噪聲容限為電源電壓的0.3~0.45 倍,而模擬電路只要有很小的噪聲就足以使其工作不正常,所以這兩類(lèi)電路應(yīng)該分開(kāi)布局布線(xiàn)。3、 接地線(xiàn)應(yīng)盡量加粗若接地線(xiàn)用很細(xì)的線(xiàn)條,則接地電位會(huì)隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將地線(xiàn)加粗,使它能通過(guò)三倍于印制板上的允許電流。如有可能,接地線(xiàn)應(yīng)在2~3mm 以上。4、 接地線(xiàn)構(gòu)成閉環(huán)路只由數(shù)字電路組成的印制板,其接地電路布成環(huán)路大多能提高抗噪聲能力。因?yàn)榄h(huán)形地線(xiàn)可以減小接地電阻,從而減小接地電位差。二、 配置退藕電容PCB 設(shè)計(jì)的常規(guī)做法之一是在印刷板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙?,退藕電容的一般配置原則是:?電電源的輸入端跨½10~100uf的的電解電容器,如果印制電路板的位置允許,采Ó100uf以以上的電解電容器抗干擾效果會(huì)更好¡���?原原則上每個(gè)集成電路芯片都應(yīng)布置一¸0.01uf~`0.1uf的的瓷片電容,如遇印制板空隙不夠,可Ã4~8個(gè)個(gè)芯片布置一¸1~10uf的的鉭電容(最好不用電解電容,電解電容是兩層薄膜卷起來(lái)的,這種卷起來(lái)的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感,最好使用鉭電容或聚碳酸醞電容)。���?對(duì)對(duì)于抗噪能力弱、關(guān)斷時(shí)電源變化大的器件,ÈRA、¡ROM存存儲(chǔ)器件,應(yīng)在芯片的電源線(xiàn)和地線(xiàn)之間直接接入退藕電容¡���?電電容引線(xiàn)不能太長(zhǎng),尤其是高頻旁路電容不能有引線(xiàn)¡三¡過(guò)過(guò)孔設(shè)¼在高ËPCB設(shè)設(shè)計(jì)中,看似簡(jiǎn)單的過(guò)孔也往往會(huì)給電路的設(shè)計(jì)帶來(lái)很大的負(fù)面效應(yīng),為了減小過(guò)孔的寄生效應(yīng)帶來(lái)的不利影響,在設(shè)計(jì)中可以盡量做到£���?從從成本和信號(hào)質(zhì)量?jī)煞矫鎭?lái)考慮,選擇合理尺寸的過(guò)孔大小。例如¶6- 10層層的內(nèi)存模¿PCB設(shè)設(shè)計(jì)來(lái)說(shuō),選Ó10/20mi((鉆¿焊焊盤(pán))的過(guò)孔較好,對(duì)于一些高密度的小尺寸的板子,也可以嘗試使Ó8/18Mil的的過(guò)孔。在目前技術(shù)條件下,很難使用更小尺寸的過(guò)孔了(當(dāng)孔的深度超過(guò)鉆孔直徑µ6倍倍時(shí),就無(wú)法保證孔壁能均勻鍍銅);對(duì)于電源或地線(xiàn)的過(guò)孔則可以考慮使用較大尺寸,以減小阻抗¡���?使使用較薄µPCB板板有利于減小過(guò)孔的兩種寄生參數(shù)¡���? PCB板板上的信號(hào)走線(xiàn)盡量不換層,即盡量不要使用不必要的過(guò)孔¡���?電電源和地的管腳要就近打過(guò)孔,過(guò)孔和管腳之間的引線(xiàn)越短越好¡���?在在信號(hào)換層的過(guò)孔附近放置一些接地的過(guò)孔,以便為信號(hào)提供最近的回路。甚至可以ÔPCB板板上大量放置一些多余的接地過(guò)孔¡四¡降降低噪聲與電磁干擾的一些經(jīng)Ñ?能能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方¡?可可用串一個(gè)電阻的方法,降低控制電路上下沿跳變速率¡?盡盡量為繼電器等提供某種形式的阻尼,ÈRC設(shè)設(shè)置電流阻尼¡?使使用滿(mǎn)足系統(tǒng)要求的最低頻率時(shí)鐘¡?時(shí)時(shí)鐘應(yīng)盡量靠近到用該時(shí)鐘的器件,石英晶體振蕩器的外殼要接地¡?用用地線(xiàn)將時(shí)鐘區(qū)圈起來(lái),時(shí)鐘線(xiàn)盡量短¡?石石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線(xiàn)¡?時(shí)時(shí)鐘、總線(xiàn)、片選信號(hào)要遠(yuǎn)ÀI/O線(xiàn)線(xiàn)和接插件¡?時(shí)時(shí)鐘線(xiàn)垂直ÓI/O線(xiàn)線(xiàn)比平行ÓI/O線(xiàn)線(xiàn)干擾小¡? I/O驅(qū)驅(qū)動(dòng)電路盡量靠½PCB板板邊,讓其盡快離¿PC。。對(duì)進(jìn)ÈPCB的的信號(hào)要加濾波,從高噪聲區(qū)來(lái)的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射¡? MCU無(wú)無(wú)用端要接高,或接地,或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空¡?閑閑置不用的門(mén)電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端¡?印印制板盡量使Ó45折折線(xiàn)而不Ó90折折線(xiàn)布線(xiàn),以減小高頻信號(hào)對(duì)外的發(fā)射與耦合¡?印印制板按頻率和電流開(kāi)關(guān)特性分區(qū),噪聲元件與非噪聲元件呀距離再遠(yuǎn)一些¡?單單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線(xiàn)、地線(xiàn)盡量粗¡?模模擬電壓輸入線(xiàn)、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線(xiàn),特別是時(shí)鐘¡?對(duì)¶A/D類(lèi)類(lèi)器件,數(shù)字部分與模擬部分不要交叉¡?元元件引腳盡量短,去藕電容引腳盡量短¡?關(guān)關(guān)鍵的線(xiàn)要盡量粗,并在兩邊加上保護(hù)地,高速線(xiàn)要短要直¡?對(duì)對(duì)噪聲敏感的線(xiàn)不要與大電流,高速開(kāi)關(guān)線(xiàn)并行¡?弱弱信號(hào)電路,低頻電路周?chē)灰纬呻娏鳝h(huán)路¡?任任何信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小¡?每每個(gè)集成電路有一個(gè)去藕電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容¡?用用大容量的鉭電容或聚酷電容而不用電解電容做電路充放電儲(chǔ)能電容,使用管狀電容時(shí),外殼要接地¡?對(duì)對(duì)干擾十分敏感的信號(hào)線(xiàn)要設(shè)置包地,可以有效地抑制串?dāng)_¡?信信號(hào)在印刷板上傳輸,其延遲時(shí)間不應(yīng)大于所有器件的標(biāo)稱(chēng)延遲時(shí)間¡環(huán)境效應(yīng)原Ô要注意所應(yīng)用的環(huán)境,例如在一個(gè)振動(dòng)或者其他容易使板子變形的環(huán)境中采用過(guò)細(xì)的銅膜導(dǎo)線(xiàn)很容易起皮拉斷等¡安全工作原Ô要保證安全工作,例如要保證兩線(xiàn)最小間距要承受所加電壓峰值,高壓線(xiàn)應(yīng)圓滑,不得有尖銳的倒角,否則容易造成板路擊穿等。組裝方便、規(guī)范原則走線(xiàn)設(shè)計(jì)要考慮組裝是否方便,例如印制板上有大面積地線(xiàn)和電源線(xiàn)區(qū)時(shí)(面積超¹500平平方毫米),應(yīng)局部開(kāi)窗口以方便腐蝕等。此外還要考慮組裝規(guī)范設(shè)計(jì),例如元件的焊接點(diǎn)用焊盤(pán)來(lái)表示,這些焊盤(pán)(包括過(guò)孔)均會(huì)自動(dòng)不上阻焊油,但是如用填充塊當(dāng)表貼焊盤(pán)或用線(xiàn)段當(dāng)金手指插頭,而又不做特別處理,(在阻焊層畫(huà)出無(wú)阻焊油的區(qū)域),阻焊油將掩蓋這些焊盤(pán)和金手指,容易造成誤解性錯(cuò)誤£SMD器器件的引腳與大面積覆銅連接時(shí),要進(jìn)行熱隔離處理,一般是做一¸Track到到銅箔,以防止受熱不均造成的應(yīng)力集Ö而導(dǎo)致虛焊£PCB上上如果有¦12或或方Ð12mm以以上的過(guò)孔時(shí),必須做一個(gè)孔蓋,以防止焊錫流出等。經(jīng)濟(jì)原則遵循該原則要求設(shè)計(jì)者要對(duì)加工,組裝的工藝有足夠的認(rèn)識(shí)和了解,例È5mil的的線(xiàn)做腐蝕要±8mil難難,所以?xún)r(jià)格要高,過(guò)孔越小越貴等熱效應(yīng)原則在印制板設(shè)計(jì)時(shí)可考慮用以下幾種方法:均勻分布熱負(fù)載、給零件裝散熱器,局部或全局強(qiáng)迫風(fēng)冷。從有利于散熱的角度出發(fā),印制板最好是直立安裝,板與板的距離一般不應(yīng)小Ó2c,,而且器件在印制板上的排列方式應(yīng)遵循一定的規(guī)則£同一印制板上的器件應(yīng)盡可能按其發(fā)熱量大小及散熱程度分區(qū)排列,發(fā)熱量小或耐熱性差的器件(如小信號(hào)晶體管、小規(guī)模集³電路、電解電容等)放在冷卻氣流的最上(入口處),發(fā)熱量大或耐熱性好的器件(如功率晶體管、大規(guī)模集成電路等)放在冷卻Æ流最下。在水平方向上,大功率器件盡量靠近印刷板的邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印刷板上方布置£以便減少這些器件在工作時(shí)對(duì)其他器件溫度的影響。對(duì)溫度比較敏感的器件最好安置在溫度最低的區(qū)域(如設(shè)備的µ部),千萬(wàn)不要將它放在發(fā)熱器件的正上方,多個(gè)器件最好是在水平面上交錯(cuò)布局¡設(shè)備內(nèi)印制板的散熱主要依靠空氣流動(dòng),所以在設(shè)計(jì)時(shí)要研究空氣流動(dòng)的路徑,合理配置器件或印制電路板。采用合理的器件排列方式,可以有效地降低印制電路的溫升。此外通過(guò)降額使用,做等溫處理等方法也是熱設(shè)計(jì)中經(jīng)常使用的手段¡
標(biāo)簽: PCB 布線(xiàn)原則
上傳時(shí)間: 2015-01-02
上傳用戶(hù):15070202241
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見(jiàn)的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來(lái)劃分類(lèi)別,圖一中不同類(lèi)別的英文縮寫(xiě)名稱(chēng)原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類(lèi)很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過(guò)伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線(xiàn)連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線(xiàn)從中斷裂,那是使用不當(dāng)引發(fā)過(guò)電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見(jiàn)的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線(xiàn),若以L(fǎng)ED二支接腳的極性來(lái)做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線(xiàn)連接正極的腳。當(dāng)LED通過(guò)正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱(chēng)為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱(chēng)為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線(xiàn)、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。
上傳時(shí)間: 2013-11-04
上傳用戶(hù):372825274
基于非接觸式人體體溫測(cè)量并且實(shí)現(xiàn)遠(yuǎn)程監(jiān)測(cè)目的,設(shè)計(jì)了一體溫測(cè)量?jī)x,采用SPCE061A單片機(jī)控制,光電開(kāi)關(guān)檢測(cè)人體信號(hào),控制步進(jìn)電機(jī)調(diào)整溫度傳感器的位置,用紅外測(cè)溫傳感器測(cè)量目標(biāo)溫度,在液晶上顯示溫度值。數(shù)據(jù)通過(guò)無(wú)線(xiàn)傳輸模塊傳至主控機(jī),由主控機(jī)顯示溫度值實(shí)時(shí)遠(yuǎn)程監(jiān)測(cè),當(dāng)測(cè)量的溫度值超過(guò)設(shè)定溫度值時(shí)聲光報(bào)警。該系統(tǒng)可實(shí)現(xiàn)無(wú)接觸式人體體溫測(cè)量,具有遠(yuǎn)程監(jiān)測(cè)功能,檢測(cè)距離可達(dá)100 m,避免了測(cè)量的交叉影響,具有實(shí)際應(yīng)用價(jià)值。
標(biāo)簽: 非接觸式 遠(yuǎn)程 自動(dòng) 體溫測(cè)量?jī)x
上傳時(shí)間: 2013-11-01
上傳用戶(hù):europa_lin
非接觸式接地電阻測(cè)試儀說(shuō)明書(shū),不是做廣告,精度比較高
標(biāo)簽: 非接觸式 接地電阻 測(cè)試儀 說(shuō)明書(shū)
上傳時(shí)間: 2013-11-26
上傳用戶(hù):yan2267246
針對(duì)三維視覺(jué)測(cè)量中棋盤(pán)格標(biāo)定板的角點(diǎn)檢測(cè),給出了基于單應(yīng)性矩陣這一計(jì)算機(jī)視覺(jué)重要工具為基礎(chǔ)的檢測(cè)方法。首先通過(guò)點(diǎn)選得到待測(cè)角點(diǎn)外接四邊形的4個(gè)角點(diǎn)坐標(biāo),接著利用單應(yīng)性矩陣映射得到所有角點(diǎn)的初始位置,最后綜合內(nèi)插值法、Harris算子、Forstner算子、SVD方法等方法對(duì)所有角點(diǎn)進(jìn)一步精確定位。實(shí)驗(yàn)表明,該方法對(duì)棋盤(pán)格角點(diǎn)位置檢測(cè)效果好,能夠滿(mǎn)足實(shí)際應(yīng)用要求。
標(biāo)簽: 矩陣 角點(diǎn)檢測(cè)
上傳時(shí)間: 2013-11-23
上傳用戶(hù):zhichenglu
非歸零碼(NRZ)數(shù)字信號(hào)廣泛用于數(shù)字通訊系統(tǒng)中的數(shù)據(jù)傳輸。許多NRZ測(cè)試碼型已被產(chǎn)生于系統(tǒng)測(cè)試和驗(yàn)證。這些碼型通常設(shè)計(jì)用來(lái)模擬實(shí)際的數(shù)據(jù)或者著重考驗(yàn)系統(tǒng)某方面的性能。為理解各種測(cè)試碼型對(duì)特定系統(tǒng)的影響,理解測(cè)試碼型和待測(cè)系統(tǒng)的頻率特性是非常重要的。 本文給出了NRZ測(cè)試碼型的時(shí)域特性,如數(shù)據(jù)率和碼性長(zhǎng)度,與其頻域頻譜成分的關(guān)系。內(nèi)容包括NRZ測(cè)試碼型的概述,功率譜的計(jì)算,功率譜的實(shí)驗(yàn)室測(cè)量以及它們的系統(tǒng)應(yīng)用。
上傳時(shí)間: 2013-11-15
上傳用戶(hù):aesuser
多維力傳感器采用了均勻壁厚的薄壁圓筒形的彈性體,實(shí)現(xiàn)多維力的測(cè)量。并對(duì)多維測(cè)力臺(tái)進(jìn)行了有限元分析,計(jì)算出彈性體的應(yīng)力分布,進(jìn)而精確定位彈性體上應(yīng)變片的粘貼位置。采用4個(gè)多維力傳感器聯(lián)合組橋的方式消除維間耦合并提高測(cè)量靈敏度。
標(biāo)簽: 多維 測(cè)力臺(tái) 有限元分析
上傳時(shí)間: 2014-01-21
上傳用戶(hù):fac1003
利用AM461或AM462的單端接地電壓放大電路中OP1和輸出電壓可調(diào)的恒壓源OP2可使輸入信號(hào)為非標(biāo)準(zhǔn)的對(duì)地電壓信號(hào)轉(zhuǎn)換為標(biāo)準(zhǔn)的4-20mA(二線(xiàn)或三線(xiàn)制)輸出或0-10V電輸出。
標(biāo)簽: 462 AM 標(biāo)準(zhǔn) 輸入
上傳時(shí)間: 2013-10-08
上傳用戶(hù):inwins
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1