亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

靜態(tài)工作點(diǎn)

  • 基于ARM和DSP的鐵路信號測試儀設計(DSP部分)

    UM71系列(包括ZPW-2000A)無絕緣軌道電路已成為我國鐵路的主流制式,軌道電路的正常工作對行車安全意義重大。軌道信號失真或者受到噪聲污染有可能導致鐵路信號設備錯誤動作進而發生行車事故。通過對鐵路信號做出監測以及判斷,可以幫助信號設備維護人員對故障設備進行及時修復從而避免事故發生。 本文設計了一種基于ARM/DSP雙核結構的鐵路信號測試儀,用以幫助設備維護人員及時檢修故障設備。其中,DSP芯片選用TI公司的32位浮點處理器TMS320VC33作為信號分析與處理的核心,實現信號的解調、頻譜分析和細化處理等功能。本測試儀作為一種實時的信號檢測設備,充分利用了浮點DSP芯片高效靈活以及系統可裁減的特性,因而更適合于現場環境的應用。本測試儀主要針對目前使用較為廣泛的UM71、ZPW-2000A系統以及站內25Hz相敏軌道電路,實現對移頻信號的數字解調、區間載波頻率檢測、信號幅度檢測、站內軌道信號的相位角及其幅度檢測等功能。 本文著重分析了頻譜細化技術中的ZFFT算法在實時信號分析中的應用,采用ZFFT算法可以在保證運算效率的同時提高頻譜的分辨率。在此基礎上,本文就這種算法提出了若干改進措施并且通過MATLAB對該算法及其改進措施進行了軟件仿真。同時本文完成了基于這種算法的DSP軟件設計:為了提高系統實時性,DSP算法均采用匯編語言實現。理論分析和實驗表明調制頻率的分辨率可以達到0.03Hz,滿足實際應用要求。此外,本文設計了測試儀的硬件結構,主要是VC33的外圍器件及其與雙口RAMCY7C028的接口電路,以及基于這個接口電路的通信規程。

    標簽: DSP ARM 鐵路信號 試儀設計

    上傳時間: 2013-06-29

    上傳用戶:qazwsxedc

  • 基于ARMDSP實時圖像處理系統的研究

    現代信息技術的迅猛發展,使得圖像處理方面的研究與應用,尤其是實時圖像處理引起了更廣泛的關注。近年來,隨著嵌入式和DSP技術的不斷發展,數字信號處理領域的理論研究成果被逐漸應用到實際系統中,從而推動了新理論的產生和應用,對圖像處理等領域的技術發展起到了十分重要的作用。可見,研究如何將ARM和DSP雙處理器結構應用于實時圖像處理系統的新方法有著非常重要的理論價值和應用價值。本文主要研究內容如下: 1.分析了實時圖像處理領域的最新發展,得出了以ARM和DSP分別作為實時圖像處理系統核心的優勢和劣勢,結合本課題實時性,高效性和便攜性的特點,設計一個以ARM+DSP雙處理器為核心的通用實時圖像處理系統,并通過增加或裁剪可以廣泛應用于圖像處理和圖像識別領域。 2.掌紋識別技術是繼指紋識別和虹膜識別后人體生物特征識別領域中最新的研究方向,正處在不斷的研究和探索階段。在論文中,介紹了以ARM+DSP雙處理器為核心的通用實時圖像處理系統和掌紋識別技術相融合的實例,構成最基本的脫機掌紋識別系統,給出了系統的組成和運行的基本流程,實現最基本的識別功能,降低成本,提升實時掌紋識別系統的性能。 3.具體設計中,在對兩種系統組成方案經過比較后,選擇了基于TI公司的TMS320VC5470雙核處理器為核心,根據TMS320VC5470芯片的特點,對系統平臺的硬件原理進行設計,擴充了進行研究所需的片外RAM,ROM(Flash),人機接口電路,外圍接口電路,仿真接口JTAG等。隨后根據原理圖所需器件,選擇相對應的封裝形式,設計8層印刷電路板,對BGA封裝形式芯片的扇出方式,布線規則以及高速數字電路與高速PCB設計中涉及的信號完整性問題予以重點研究,較好解決了高密度BGA封裝集成電路的布線及其電磁兼容性問題。除此之外,在軟件設計方面,討論了針對TMS320VC5470系統脫離主機開發環境成為獨立系統時雙核Bootload的實現、雙核間通訊及程序固化到FLASH中的方法。 本文所做的創新工作是將ARM和DSP有效的相結合,使他們在實時圖像處理系統中發揮各自的優勢,克服自身的劣勢,提升了實時圖像處理系統的性能,縮小了體積,節約了成本;并基于上述研究成果,將該ARM+DSP實時圖像處理系統和最新的掌紋識別的原理相結合,構成了手持式掌紋識別系統,對于實時掌紋識別技術的研究有著非常重要意義。

    標簽: ARMDSP 實時圖像 處理系統

    上傳時間: 2013-07-31

    上傳用戶:muyehuli

  • 39839電感量計算小巧實用的綠色軟件,根據輸入的線圈長度、線圈直徑、導線直徑、線圈匝數及工作頻率快速計算出電感量、自分布電容、空載Q值、自諧振頻率

    39839電感量計算小巧實用的綠色軟件,根據輸入的線圈長度、線圈直徑、導線直徑、線圈匝數及工作頻率快速計算出電感量、自分布電容、空載Q值、自諧振頻率

    標簽: 39839 電感量 計算 線圈

    上傳時間: 2013-06-03

    上傳用戶:夜月十二橋

  • 基于ARM的電腦繡花機監控系統的設計與實現

    電腦繡花機是當代最先進的繡花機械,隨著人們對刺繡品質量的追求以及刺繡品需求量的增加,高性能的電腦繡花機越來越受到市場的推崇,用戶對CAN(現場總線)、遠程控制、海量USB存儲、彩色LCD顯示等技術在新型電腦繡花機中的應用有了新的需求。然而,國內電腦繡花機監控系統平臺由于存在技術上的困難或成本上的障礙而使這些功能難以實現。隨著電腦的不斷發展和電子產品成本的不斷降低,采用先進架構和體系的處理器,加上相應的實時操作系統進行任務管理,就能大大提高電腦繡花機監控系統的性能。本文設計了一種電腦繡花機監控系統,在詳細分析電腦繡花機工作原理和功能需求的基礎上,采用ARM處理器與μC/OS-Ⅱ實時操作系統構建了監控系統平臺,實現了實時操作系統任務管理、網絡通信、USB設備讀寫、花樣圖案預覽等功能,具體工作如下: (1)在介紹電腦繡花機的工作原理以及分析電腦繡花機監控系統性能需求的基礎上,構建了基于ARM7核的嵌入式處理器與μC/OS-Ⅱ實時操作系統的監控系統平臺,并給出了系統的整體設計方案。 (2)根據電腦繡花機監控系統的整體設計方案,設計實現了系統的硬件電路,處理器采用ST公司生產的具有ARM7核的STR710FZ2T6,利用STR710FZ2T6的外部存儲器接口的三個BANK,分別設計實現了以太網通信接口、USB設備讀寫接口以及彩色LCD實現接口等。 (3)在系統的接口電路設計方面,采用以太網控制芯片CS8900A使其通過ISA總線與系統處理器相連,構建了以太網通信接口,負責遠程傳輸數據(花樣文件)控制信息等;利用LJSB主從控制器SL811HS,在處理器STR710FZ2rr6的控制下設計實現了對海量USB設備讀寫的USB接口,負責讀寫在U盤上的花樣文件以及其它的數據信息;利用5.6英寸的彩色液晶屏及其控制板QD-13設計實現了監控系統的LCD顯示接口,系統處理器通過控制QD-13向LCD寫入要顯示的圖案以及文字數據;組建了一個基于CAN通信的安全檢測模塊,主要包括電源檢測以及斷線檢測等。監控系統的CAN節點利用系統處理器自帶的CAN模塊結合TI的CAN收發器sn65hvd230實現,電源檢測節點、斷線檢測節點以及運動控制系統交互的CAN節點的控制器采用Microchip公司的帶有CAN模塊的18系列單片機PIC18F4680,CAN收發器采用該公司的MCP2551芯片。 (4)設計實現了基于μC/OS-Ⅱ操作系統的軟件,包括兩個部分,一是功能接口的驅動程序,另一個是操作系統中的應用程序軟件。驅動程序負責控制相應功能接口的運行,操作系統中的應用程序軟件實現具體的功能應用,例如TCP/IP協議棧以及USB協議的實現等。 (5)整合了系統各個功能模塊,并做出監控系統的PCB板,利用ADS開發環境進行系統的整體調試,給出了系統的運行效果,實驗表明監控系統工作穩定,性能良好。 最后,文章分析了電腦繡花機的監控系統需要改進的地方,并對電腦繡花機監控系統未來發展趨勢作出了展望。

    標簽: ARM 電腦繡花機 監控系統

    上傳時間: 2013-05-25

    上傳用戶:魚魚魚yu

  • 運算放大器的基本工作原理介紹(很全)

    運算放大器的基本工作原理,包括非倒相放大電路、倒相放大電路、差分放大電路。還有一些放大器電流電壓的計算方法

    標簽: 運算放大器 基本工作

    上傳時間: 2013-07-06

    上傳用戶:wang0123456789

  • 加密卡的研制與加密算法的FPGA實現

    隨著安全通信數據速率的提高,關鍵數據加密算法的軟件實施成為重要的系統瓶頸.基于FPGA的高度優化的可編程的硬件安全性解決方案提供了并行處理能力,并且可以達到所要求的加密處理性能(每秒的SSL或RSA運算次數)基準.網絡的迅速發展,對安全性的需要變得越來越重要.然而,盡管網絡技術進步很快,安全性問題仍然相對落后.由于FPGA所提供的設計優勢,特別是新的高速版本,網絡系統設計人員可以在這些網絡設備中經濟地實現安全性支持.FPGA是實現設計靈活性和功能升級的關鍵,對于容錯、IPSec協議和系統接口問題而言這兩點非常重要.而且,FPGA還為網絡系統設計人員提供了適應不同安全處理功能以及隨著安全技術的發展方便地增加對新技術支持的能力.標準加密/解決以及認證算法,如RC-4、DES、三次DES、MD-5以及安全哈希算法-1(SHA-1)被廣泛用于全球網絡安全系統中.本文介紹了基于PCI總線的加密卡的研制,硬件板卡的結構,著重論述了加密卡上加密模塊的實現,即用FPGA實現3DES及IDEA、MD5算法的過程,加密卡的工作原理,加密卡中多種密碼算法的配置原理,最后對3DES算法及IDEA、MD5算法的實現進行仿真,并繪制了板卡的原理圖,對PCI接口原理進行了闡述.在論文中,首先闡述了數據加密原理.介紹了數據加密的算法和數據加密的技術發展趨勢,并重點說明了3DES的算法.由于加密卡的生存空間在于其高速的加密性能與便捷的使用方式,所以,我們的加密卡采用的是基于PCI插槽的結構,遵從的是PCI2.2規范,理解并掌握PCI總線的規范是了解整個系統的重要一環,本文講述了PCI總線的特點和性能,以及總線的信號.由于遵從高速性的要求,我們在硬件選型的時候,選用的是TI公司高速DSP T M S 3 2 0 C 5 4 x:T I公司新推出的T M S 3 2 0 C 6 x系列D S P功能強,速度也非常快,但目前價格仍然太高,不適合一般加解密使用.而TMS3 2 0 C 5 4 x系列具有性能適中,價格低廉,產品成熟等特點,是較好的選擇.FPGA選用的XILINX公司的XC2V3000,在隨后的文章中,我們將會對這些器件特性做相應說明.并由此得出電路原理圖的繪制.文章的重點之一在于3DES算法及IDEA、MD5算法的FPGA實現,以Xilinx公司VIRTEXII結構的VXC2V3000為例,闡述用FPGA高速實現3DES算法及IDEA、MD5算法的設計要點及關鍵部分的設計.

    標簽: FPGA 加密卡 加密算法

    上傳時間: 2013-04-24

    上傳用戶:qazwsc

  • 基于ARM與FPGA的高速數據采集技術研究

    本文研究基于ARM與FPGA的高速數據采集系統技術。論文完成了ARM+FPGA結構的共享存儲器結構設計,實現了ARMLinux系統的軟件設計,包括觸摸屏控制、LCD顯示、正弦插值算法設計以及各種顯示算法設計等。同時進行了信號的高速采集和處理的實際測試,對實驗測試數據進行了分析。 論文分別從軟件和硬件兩方面入手,闡述了基于ARM處理器和FPGA芯片的高速數據采集的硬件系統設計方法,以及基于ARMLinux操作系統的設備驅動程序設計和應用程序設計。 硬件方面,在FPGA平臺上,我們首先利用乒乓操作的方式將一路高速數據信號轉換成頻率為原來頻率1/4的4路低速數據信號,再將這四路數據分別存儲到4個FIFO中,然后再對這4個FIFO中的數據拼接并存儲在FPGA片上的雙端口雙時鐘RAM中,最后將FPGA的雙端口雙時鐘RAM掛載到ARM系統的總線上,實現了ARM和FPGA共享存儲器的系統結構,使ARM處理器可以直接讀取這個雙端口雙時鐘的RAM中的數據,從而大大提高了數據采集與處理的效率。在采樣頻率控制電路設計方面,我們通過使FIFO的數據存儲時鐘降低為標準狀態下的1/n實現數據采集頻率降為標準狀態的1/n,從而實現了由FPGA控制的可變頻率的數據采集系統。 軟件方面,為了更有效地管理和拓展系統功能,我們移植了ARMLinux操作系統,并在S3C2410平臺上設計實現了基于Linux操作系統的觸摸屏驅動程序設計、LCD驅動程序移植、自定義的FPGA模塊驅動程序設計、LCD顯示程序設計、多線程的應用程序設計。應用程序能夠控制FPGA數據采集系統工作。 在前端采樣頻率為125MHz情況下,系統可以正常工作。能夠實現對頻率在5MHz以下的信號波形的直接顯示;對5MHz至40MHz的信號,使用正弦插值算法進行處理,顯示效果良好。同時這種硬件結構可擴展性強,可以在此基礎上實現8路甚至16路緩沖的系統結構,可以使系統支持更高的采樣頻率。

    標簽: FPGA ARM 高速數據 采集

    上傳時間: 2013-07-04

    上傳用戶:林魚2016

  • TIL300 TIL300A應用主要問題(包括工作狀態,運放的選擇和阻值的計算)的考慮14

    TIL300 TIL300A應用主要問題(包括工作狀態,運放的選擇和阻值的計算)的考慮14

    標簽: TIL 300 300A 工作狀態

    上傳時間: 2013-04-24

    上傳用戶:libinxny

  • DDS芯片AD9850的工作原理及其與單片機的接口

    介紹了美國AD公司采用先進的直接數字頻率合成(DDS)技術推出的高集成度頻率合成器AD9850的工作原理、主要特點及其與MCS51單片機的接口,并給出了接口電路圖和部分源程序.

    標簽: 9850 DDS AD 芯片

    上傳時間: 2013-06-02

    上傳用戶:myworkpost

  • 基于FPGA的FFT數字處理器的硬件實現

    DFT(Discrete Fourier Transformation)是數字信號分析與處理如圖形、語音及圖像等領域的重要變換工具,直接計算DFT的計算量與變換區間長度N的平方成正比.當N較大時,因計算量太大,直接用DFT算法進行譜分析和喜好的實時處理是不切實際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運算效率提高1~2個數量級.本文的目的就是研究如何應用FPGA這種大規模可編程邏輯器件實現FFT的算法.本設計主要采用先進的基-4DIT算法研制一個具有實用價值的FFT實時硬件處理器.在FFT實時硬件處理器的設計實現過程中,利用遞歸結構以及成組浮點制運算方式,解決了蝶形計算、數據傳輸和存儲操作協調一致問題.合理地解決了位增長問題.同時,采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內置在FPGA芯片內部,使整個系統的數據交換和處理速度得以很大提高,實際合理地解決了資源和速度之間相互制約的問題.本設計采用Verilog HDL硬件描述語言進行設計,由于在設計中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設計效率.

    標簽: FPGA FFT 數字處理器 硬件實現

    上傳時間: 2013-06-20

    上傳用戶:小碼農lz

主站蜘蛛池模板: 桦川县| 吉木萨尔县| 清苑县| 乌恰县| 扶风县| 红原县| 温泉县| 西藏| 博湖县| 利津县| 绍兴县| 镇原县| 凤翔县| 中江县| 宜章县| 黄骅市| 大渡口区| 云和县| 石景山区| 辰溪县| 桓台县| 黄陵县| 通许县| 中阳县| 芮城县| 石棉县| 定西市| 曲沃县| 乐都县| 永泰县| 留坝县| 志丹县| 易门县| 广宗县| 龙陵县| 黑山县| 铜梁县| 繁昌县| 吉林市| 淮南市| 磴口县|