本文將探討微控制器與 PSoC (可編程系統單晶片)在數位電視應用上的設計挑戰,並比較微控制器和 PSoC 架構在處理這些挑戰時的不同處,以有效地建置執行。
上傳時間: 2013-11-22
上傳用戶:gengxiaochao
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
上傳時間: 2013-11-17
上傳用戶:cjf0304
微電腦型RS-485顯示電表(24*48mm/48*96mm) 特點: 5位數RS-485顯示電表 顯示范圍-19999-99999位數 通訊協議Modbus RTU模式 寬范圍交直流兩用電源設計 尺寸小,穩定性高 主要規格: 顯示范圍:-19999~99999 digit RS-485傳輸速度: 19200/9600/4800/2400 selective RS-485通訊位址: "01"-"FF" RS-485通訊協議: Modbus RTU mode 顯示幕: Red high efficiency LEDs high 10.16 mm (0.4") (MMX-RS-11X) Red high efficiency LEDs high 20.32 mm (0.8") (MMX-RS-12X) Red high efficiency LEDs high 10.16 mm (0.4")x2 (MMX-RS-22X) 參數設定方式: Touch switches 記憶方式: Non-volatile E²PROM memory 絕緣耐壓能力: 2KVac/1 min. (input/power) 使用環境條件: 0-50℃(20 to 90% RH non-condensed) 存放環境條件: 0-70℃(20 to 90% RH non-condensed) CE認證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
上傳時間: 2015-01-03
上傳用戶:feitian920
數字式工頻有效值多用表(摘自《第四屆全國大學生電子設計競賽獲獎作品選編》)設計并制作一個能同時對一路工頻交流電的電壓有效值,電流有效值,有功功率,無功功率,功率因數進行測量的數字式多用表。
上傳時間: 2013-11-09
上傳用戶:XLHrest
EMI返回電流路徑設計
上傳時間: 2013-10-12
上傳用戶:wang5829
Fenris是一個檢測并把高層次的語言結構做成文檔的多功能故障檢測器、調試器、代碼分析工具。它能回復符號,把程序執行流繪成圖,檢查內部運行情況,恢復符號表,并處理反調試保護。它有一個命令行接口和一個類似SoftICE的GUI與Web前端
上傳時間: 2014-01-15
上傳用戶:cx111111
Jive(J道版) Jive(J道版)是在Jive 2.1版本基礎上改編而成,增加一些功能,更加實用,本下載包中包括源程序,你可以修改為你自己的網站定制。 學習Jive源程序,可以更好的理解和應用設計模式,學習Java必須讀懂兩套源代碼,第一個就是Jive 第二個是Sun的寵物店Pet Store. 關于Jive,道友yesky12一段話非常精辟: 設計模式和面向對象的思想是java學習的內功,而jive無疑是九陰真經。 Jive論壇的優點是由于采用緩沖機制,可以承受巨大訪問量,同時能保持快速反應,在國外站點采用很多。Jive從2.5以后就不再無條件的開放源代碼,同時有licence限制。 Jive(J道版)包括完整的源程序和可直接運行的配置,Jbuilder7可直接打開,本版本不但取消了licence的限制,同時增加了jive高版本的內容,努力把Jive建成一個功能更強大的虛擬社區軟件。
上傳時間: 2013-12-28
上傳用戶:wangdean1101
結合均勻設計表和小邊經驗公式產生初始種群,使TSP應用遺傳算法能求出更優更快解,詳盡說明見paper.doc。
上傳時間: 2013-12-24
上傳用戶:蟲蟲蟲蟲蟲蟲
(1)輸入E條弧<j,k>,建立AOE-網的存儲結構 (2)從源點v出發,令ve[0]=0,按拓撲排序求其余各項頂點的最早發生時間ve[i](1<=i<=n-1).如果得到的拓樸有序序列中頂點個數小于網中頂點數n,則說明網中存在環,不能求關鍵路徑,算法終止 否則執行步驟(3)(3)從匯點v出發,令vl[n-1]=ve[n-1],按逆拓樸排序求其余各頂點的最遲發生時間vl[i](n-2>=i>=2). (4)根據各頂點的ve和vl值,求每條弧s的最早發生時間e(s)和最遲開始時間l(s).若某條弧滿足條件e(s)=l(s),則為關鍵活動.
上傳時間: 2014-11-28
上傳用戶:fredguo
編譯原理中算符優先表的生成,其中包含了每步驟的顯示,進棧和出棧的過程都能完整的顯示出來,僅供大家學習借鑒
標簽: 編譯原理
上傳時間: 2015-03-20
上傳用戶:playboys0