基于N溝道MOS管H橋驅(qū)動電路設(shè)計與制作
標簽: MOS N溝道 H橋驅(qū)動 電路設(shè)計
上傳時間: 2014-08-01
上傳用戶:1109003457
計數(shù)器是一種重要的時序邏輯電路,廣泛應用于各類數(shù)字系統(tǒng)中。介紹以集成計數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計N進制計數(shù)器的原理與步驟。用此方法設(shè)計了3種36進制計數(shù)器,并用Multisim10軟件進行仿真。計算機仿真結(jié)果表明設(shè)計的計數(shù)器實現(xiàn)了36進制計數(shù)的功能。基于集成計數(shù)器的N進制計數(shù)器設(shè)計方法簡單、可行,運用Multisim 10進行電子電路設(shè)計和仿真具有省時、低成本、高效率的優(yōu)越性。
標簽: 歸零法 N進制計數(shù)器原
上傳時間: 2013-10-11
上傳用戶:gtzj
在理論模型的基礎(chǔ)上探討了電子勢壘的形狀以及勢壘形狀隨外加電壓的變化, 并進行定量計算, 得出隧穿電壓隨雜質(zhì)摻雜濃度的變化規(guī)律。所得結(jié)論與硅、鍺p-n 結(jié)實驗數(shù)據(jù)相吻合, 證明了所建立的理論模型在定量 研究p-n 結(jié)的隧道擊穿中的合理性與實用性。該理論模型對研究一般材料或器件的隧道擊穿具有重要的借鑒意義。
標簽: p-n 隧道 擊穿 模型研究
上傳時間: 2013-10-31
上傳用戶:summery
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setuppadsstacks
標簽: layout design pcb 硬件工程師
上傳時間: 2013-10-22
上傳用戶:pei5
諸如電信設(shè)備、存儲模塊、光學繫統(tǒng)、網(wǎng)絡(luò)設(shè)備、服務(wù)器和基站等許多復雜繫統(tǒng)都采用了 FPGA 和其他需要多個電壓軌的數(shù)字 IC,這些電壓軌必須以一個特定的順序進行啟動和停機操作,否則 IC 就會遭到損壞。
標簽: 電源排序 防止
上傳時間: 2014-12-24
上傳用戶:packlj
一直以來, 電子電路斷路器( E C B ) 都是由一個MOSFET、一個 MOSFET 控制器和一個電流檢測電阻器所組成的。
標簽: DFN 封裝 電子電路 斷路器
上傳時間: 2013-10-18
上傳用戶:qwerasdf
時至今日,以太網(wǎng)供電 (PoE) 技術(shù)仍在當今的網(wǎng)絡(luò)世界中不斷地普及。由供電設(shè)備 (PSE) 提供並傳輸至受電設(shè)備 (PD) 輸入端的 12.95W 功率是一種通用電源
標簽: PoE 集成 反激式控制器 PD接口
上傳時間: 2013-11-06
上傳用戶:xmsmh
N+緩沖層設(shè)計對PT-IGBT器件特性的影響至關(guān)重要。文中利用Silvaco軟件對PT-IGBT的I-V特性進行仿真。提取相同電流密度下,不同N+緩沖層摻雜濃度PT-IGBT的通態(tài)壓降,得到了通態(tài)壓降隨N+緩沖層摻雜濃度變化的曲線,該仿真結(jié)果與理論分析一致。對于PT-IGBT結(jié)構(gòu),N+緩沖層濃度及厚度存在最優(yōu)值,只要合理的選取可以有效地降低通態(tài)壓降。
標簽: PT-IGBT 緩沖層
上傳時間: 2013-11-12
上傳用戶:thesk123
經(jīng)由改變外部閘極電阻(gate resistors)或增加一個跨在汲極(drain)和源極(source)的小電容來調(diào)整MOSFET的di/dt和dv/dt,去觀察它們?nèi)绾螌MI產(chǎn)生影響。然後我們可了解到如何在效率和EMI之間取得平衡。我們拿一個有著單組輸出+12V/4.1A及初級側(cè)MOSFET AOTF11C60 (αMOSII/11A/600V/TO220F) 的50W電源轉(zhuǎn)接器(adapter)來做傳導性及輻射性EMI測試。
標簽: MOSFET EMI 電壓電流 控制
上傳時間: 2014-09-08
上傳用戶:swing
介紹了一種反對稱漸變波導微帶探針過渡結(jié)構(gòu),采用高頻仿真軟件HFSS仿真分析了這個波導微帶過渡結(jié)構(gòu)在 W 頻段的特性,并對影響過渡性能的幾個因素進行了敏感性分析,得出了可供工程應用參考的設(shè)計曲線。在全波導帶寬內(nèi),實現(xiàn)了插入損耗小于0.088 dB,回波損耗大于27 dB。該結(jié)構(gòu)具有寬頻帶、結(jié)構(gòu)簡單和易加工等優(yōu)點,可廣泛用于毫米波固態(tài)電路系統(tǒng)中。
標簽: W波段 對稱 探針 轉(zhuǎn)換
上傳時間: 2013-11-13
上傳用戶:名爵少年
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1