設計高速電路必須考慮高速訊 號所引發的電磁干擾、阻抗匹配及串音等效應,所以訊號完整性 (signal integrity)將是考量設計電路優劣的一項重要指標,電路日異複雜必須仰賴可 靠的軟體來幫忙分析這些複雜的效應,才比較可能獲得高品質且可靠的設計, 因此熟悉軟體的使用也將是重要的研究項目之一。另外了解高速訊號所引發之 各種效應(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設計的重點之一。目前高速示波器的功能越來越多,使用上很複雜,必須事先 進修學習,否則無法全盤了解儀器之功能,因而無法有效發揮儀器的量測功能。 其次就是高速訊號量測與介面的一些測試規範也必須熟悉,像眼圖分析,探針 效應,抖動(jitter)測量規範及高速串列介面量測規範等實務技術,必須充分 了解研究學習,進而才可設計出優良之教學教材及教具。
標簽: 高速電路
上傳時間: 2021-11-02
上傳用戶:jiabin
脈沖變壓器設計 磁環和磁通公式.xls
標簽: xls 脈沖 變壓器設計 磁環
上傳時間: 2013-06-10
上傳用戶:eeworm
上傳時間: 2013-06-28
新型智慧驅動器可簡化開關電源隔離拓樸結構中同步整流器
標簽: 驅動 開關電源 同步整流器
上傳時間: 2013-06-05
電感器設計工具集-27冊-46.0M 脈沖變壓器設計-磁環和磁通公式.xls
上傳時間: 2013-06-24
上傳用戶:lo25643
詳細介紹了開關電源的設計,再勵磁回路串接約為勵磁繞組電阻值10倍的附加電阻來構成閉合電路,把同步電動機的定子直接接入電網,使之按異步電動機啟動,當轉速達到亞同步轉速(95%)時,再切除附加電阻。
標簽: 勵磁 開關電源 回路 繞組
上傳時間: 2014-01-14
上傳用戶:從此走出陰霾
ARM學習報告3_HaydenLuo BIOS總體結構及部份源代碼分析
標簽: HaydenLuo BIOS ARM 分
上傳時間: 2016-03-14
上傳用戶:diets
內含fulladder結構檔,電路檔,測試檔(testbench)以及執行檔(.do)
標簽: fulladder testbench do
上傳時間: 2016-11-25
上傳用戶:wxhwjf
FDTD CPML 計算方型共振腔電場頻率
標簽: FDTD CPML 共振
上傳時間: 2014-01-11
上傳用戶:685
FDTD CPML 計算介質端平均電場功率
標簽: FDTD CPML 功率
上傳時間: 2013-12-12
上傳用戶:wyc199288
蟲蟲下載站版權所有 京ICP備2021023401號-1