該論文的工作主要分為兩部分,第一部分是介紹與數字高清晰度電視(HDTV)碼流發生器配套的信源解碼板的設計與實現.信源解碼板是整個碼流發生器的重要組成部分,該論文在介紹相關標準MPEG-2和AC-3以及整個碼流發生器功能的基礎上提出了用ST公司的芯片組實現HDTV信源解碼板的設計方案.論文詳細分析了各個功能模塊的具體設計方法以及實現時應注意的問題.目前該課題已經成功結題,各項技術指標完全符合合作單位的要求.該論文的第二部分主要是進行基于FPGA的顯示器測試信號發生器的研究與開發.在對測試信號發生器所需產生的13種測試圖案和所要適應的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測試信號發生器的設計方案.該論文詳細討論了FPGA設計中各個功能模塊的劃分和設計實現方法,并介紹了對FLEX10K50進行配置的方法.
上傳時間: 2013-04-24
上傳用戶:yoleeson
分析了大功率逆變電源IGBT關斷時產生電壓尖峰的機理,并對影響電壓尖峰的主要因素進行了分 析。通過應用疊層復合母排可以降低主電路母線的分布電感,設計合理的吸收電路能夠改善開關器件的開關軌跡, 抑制尖峰電壓,使開關器件運行在可靠的工作范圍內。仿真結果驗證了吸收電路的有效性。
上傳時間: 2013-05-25
上傳用戶:pwcsoft
qq源碼示例,有空自己看吧,包含一個服務器端和客戶端-qq source examples
標簽: 源碼
上傳時間: 2013-04-24
上傳用戶:gtf1207
FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性;然后討論并分析了電荷泵鎖相環的小信號特性和瞬態特性;并給出了電荷泵鎖相環器件參數的計算表達式。其次,研究了環形振蕩器和鎖相環的相位噪聲特性。由于噪聲性能是時鐘發生器設計中的關鍵指標,本工作對此進行了較為詳細的分析。相位噪聲和抖動是衡量時鐘信號的兩個主要指標。文中從理論上推導了一階鎖相環的噪聲特性,并建立了由噪聲分析抖動和由抖動分析噪聲的解析表達式關系,并討論了環路低噪聲設計的基本原則。在前面討論和分析的基礎上,利用Hynix0.35umCMOS工藝設計了200MHz電荷泵鎖相環時鐘發生器,并進行了仿真。設計中環形振蕩器的延遲單元采用replica偏置結構,把延遲單元輸出擺幅限定在確定范圍,尾電流源采用cascode結構,增強電路對電源和襯底噪聲的抑制作用。通過增加限流管,改善電荷泵中的開關的非理想特性。
上傳時間: 2013-04-24
上傳用戶:變形金剛
常用有源晶振封裝尺寸及實物圖.應該能幫助一些人吧!!
上傳時間: 2013-06-11
上傳用戶:lanwei
隨著頻率合成理論和高速大規模集成電路的發展,信號發生器作為一類重要的儀器,在通信、檢測、導航等領域有著廣泛的應用。特別是在高壓電力系統的檢測領域,常常需要模擬電網諧波的標準信號源對檢測設備的性能進行校驗,例如高壓電力線路的相位檢測,避雷器的性能檢測,用戶電能表的性能校驗等。為此,本文圍繞一種新型的參數可調諧波信號發生器進行了研究和設計,課題得到了常州市科技攻關項目的資助。 本文首先論述了頻率合成技術的發展,并將直接數字頻率合成技術與傳統的頻率合成技術進行了比較。然后深入研究了DDS的工作原理和基本結構,從頻域角度分析了理想參數和實際參數兩種情況下DDS的輸出頻譜。在此基礎上,詳細分析了引起輸出雜散的三個主要因素,并對DDS的雜散抑制方法進行了仿真研究。最后對參數可調諧波信號發生器進行了軟硬件設計。 在系統設計的過程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2為核心,利用開發工具MAX+PLUSⅡ并結合硬件描述語言VHDL設計了一種頻率、相位、幅度、諧波比例可調的諧波信號發生器。詳細闡述了該信號發生器的體系結構,并進行了軟硬件的設計和具體電路的實現。實驗結果表明,系統的性能指標均達到了設計要求,且具有使用簡單、集成度高等特點。
上傳時間: 2013-05-20
上傳用戶:qulele
本 論文 對 功率因數的定義、有源功率因數校正(APFC)技術做了分析,在比較三 種工作模式的基礎上選擇了臨界導電模式作為本文的研究對象。論文詳細分析了臨界導 電模式功率因數校正Bost開關變換器的工作原理,穩態特性,得出了開關頻率與輸入 電壓、輸入功率的關系,對器件的應力和輸出電壓紋波進行了詳細的分析,為電路的設 計提供了依據。
上傳時間: 2013-06-13
上傳用戶:banyou
現代家庭中單相供電的用電設備如電腦、電視機、冰箱等都具有非線性特性,都會產生諧波污染電網。本文針對這一現象研究了單相并聯電壓型有源電力濾波器(APF),設計了一個APF控制系統來產生與諧波電流大小相等方向相反的補償電流,并使補償電流實時地跟蹤諧波電流,從而消除諧波電流達到凈化電網。 本文對提出的APF控制系統從模擬和數字兩個方面進行了深入的研究。 首先,設計了APF的主電路結構,確定了系統中電感電容等元件參數,并根據仿真結果系統地分析了參數變化對系統補償效果的影響,然后根據補償效果選擇最佳的參數值。 其次,針對控制系統要求,選用適合系統的電流電壓PI雙環控制系統,通過參數優化后得到了控制器的最優參數,使控制效果達到最優。并從理論上詳細分析了無差拍控制算法。 最后,利用滯環比較原理制作了10KHz的三角波發生器,用于PWM調制電路。在對硬件描述語言以及FPGA設計流程深入理解的基礎上,利用Verilog語言實現了雙環PI控制器和PWM發生電路的數字化,使得有源電力濾波器補償精度提高,有更好的可修改性,可使用于很多不同的非線性負載。
上傳時間: 2013-07-27
上傳用戶:aa17807091
信號發生器是控制系統的重要組成部分。研制出較高精度、可靠性、可調參數的數字量信號發生器,對于促進我國航空、航天、國防以及工業自動化等領域的發展均有重要意義。本文以直接頻率合成和偽隨機碼的設計與實現為中心,對擴頻通信的基本理論、信號源的結構、載波調制等問題進行了深入的分析和研究,并給出了模塊的硬件實現方案。 現場可編程門陣列(FPGA)設計靈活、速度快,在數字專用集成電路的設計中得到了廣泛的應用。論文介紹了FPGA技術的發展和應用,包括VHDL語言的基本語法結構和FPGA器件的開發設計流程等等。詳細地分析了各類頻率合成器的基礎上提出采用直接數字式頻率合成原理(DDS)實現低相位噪聲、高分辨率、高精度和高穩定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統的擴頻碼序列,并選取了符合本系統使用的移位序列擴頻碼。分別給出并分析了相應的FPGA硬件實現電路。 對于載波調制這一關鍵技術,提出了采用二進制相移鍵控相位選擇法并相應作了硬件實現。最后給出具體設計實現了的信號發生器的輸出波形。經實驗室測試,設計的信號發生器滿足要求,且結構簡單、工作可靠、重量輕、體積小,具有良好的應用前景。
上傳時間: 2013-04-24
上傳用戶:qweqweqwe
隨著技術的飛速發展,電力電子裝置如變頻設備、變流設備等容量日益擴大,數量日益增多。由于非線性器件的廣泛使用,使得電網中的諧波污染日益嚴重,給電力系統和各類用電設備帶來危害,輕則增加能耗,縮短設備使用壽命,重則造成用電事故,影響安全生產,電力諧波已經成為電力系統的公害。除了傳統的濾波方法,例如,無源濾波、改變系統的拓補結構來抑制諧波外,人們已廣泛應用有源濾波器(APF)來消除注入電網的諧波,而實現有源濾波策略的前提就是能夠實時、精確地檢測出諧波電流。諧波檢測是諧波研究中的一個重要的分支,是解決其他相關諧波問題的基礎,因此進行諧波檢測的研究具有重要的理論意義和實用價值。設計一種精度高、實時性好且適用范圍寬的諧波電流檢測方法是國內外眾多學者致力研究的目標。 本文主要從諧波檢測理論和實現方法上探討了高精度、高實時性諧波檢測數字系統的相關問題。論文中闡述了電力系統諧波的相關概念和產生原理,并分析了電力諧波的特點,對國內外各種諧波檢測方法進行了分析和研究。在檢測理論上,本文采用FFT理論來計算諧波含量,研究了Radix-2 FFT在諧波檢測中的應用,綜述了可編程元器件的發展過程、工藝發展及目前的應用情況,并介紹了一種主流硬件描述語言VHDL。最后以FPGA芯片XC2S200為硬件平臺,以ISE6.0為軟件平臺,利用VHDL語言描述的方式實現了512點16Bit的快速傅立葉變換系統,并進行了仿真、綜合等工作。仿真結果表明其計算結果達到了一定的精度,運行速度可以滿足一般實時信號處理的要求。
上傳時間: 2013-06-02
上傳用戶:moshushi0009