VHDL 基礎(chǔ)程序百例 FPGA 邏輯設(shè)計源碼VHDL語言100例第1例 帶控制端口的加法器第2例 無控制端口的加法器第3例 乘法器第4例 比較器第5例 二路選擇器第6例 寄存器第7例 移位寄存器第8例 綜合單元庫第9例 七值邏輯與基本數(shù)據(jù)類型第10例 函數(shù)第11例 七值邏輯線或分辨函數(shù)第12例 轉(zhuǎn)換函數(shù)第13例 左移函數(shù)第14例 七值邏輯程序包第15例 四輸入多路器第16例 目標(biāo)選擇器第17例 奇偶校驗器第18例 映射單元庫及其使用舉第19例 循環(huán)邊界常數(shù)化測試第20例 保護(hù)保留字第21例 進(jìn)程死鎖 第22例 振蕩與死鎖第23例 振蕩電路第24例 分辨信號與分辨函數(shù)第25例 信號驅(qū)動源第26例 屬性TRANSACTION和分辨信號第27例 塊保護(hù)及屬性EVENT,第28例 形式參數(shù)屬性的測試第29例 進(jìn)程和并發(fā)語句第30例 信號發(fā)送與接收第31例 中斷處理優(yōu)先機制建模第32例 過程限定第33例 整數(shù)比較器及其測試第34例 數(shù)據(jù)總線的讀寫第35例 基于總線的數(shù)據(jù)通道第36例 基于多路器的數(shù)據(jù)通道第37例 四值邏輯函數(shù)第38例 四值邏輯向量按位或運算第39例 生成語句描述規(guī)則結(jié)構(gòu)第40例 帶類屬的譯碼器描述第41例 帶類屬的測試平臺第42例 行為與結(jié)構(gòu)的混合描述第43例 四位移位寄存器第44例 寄存/計數(shù)器第45例 順序過程調(diào)用第46例 VHDL中g(shù)eneric缺省值的使用第47例 無輸入元件的模擬第48例 測試激勵向量的編寫第49例 delta延遲例釋第50例 慣性延遲分析第51例 傳輸延遲驅(qū)動優(yōu)先第52例 多倍(次)分頻器第53例 三位計數(shù)器與測試平臺第54例 分秒計數(shù)顯示器的行為描述6第55例 地址計數(shù)器第56例 指令預(yù)讀計數(shù)器第57例 加.c減.c乘指令的譯碼和操作第58例 2-4譯碼器結(jié)構(gòu)描述第59例 2-4譯碼器行為描述第60例 轉(zhuǎn)換函數(shù)在元件例示中的應(yīng)用第61例 基于同一基類型的兩分辨類型的賦值相容問題第62例 最大公約數(shù)的計算第63例 最大公約數(shù)七段顯示器編碼第64例 交通燈控制器第65例 空調(diào)系統(tǒng)有限狀態(tài)自動機第66例 FIR濾波器第67例 五階橢圓濾波器第68例 鬧鐘系統(tǒng)的控制第69例 鬧鐘系統(tǒng)的譯碼第70例 鬧鐘系統(tǒng)的移位寄存器第71例 鬧鐘系統(tǒng)的鬧鐘寄存器和時間計數(shù)器第72例 鬧鐘系統(tǒng)的顯示驅(qū)動器第73例 鬧鐘系統(tǒng)的分頻器第74例 鬧鐘系統(tǒng)的整體組裝第75例 存儲器第76例 電機轉(zhuǎn)速控制器第77例 神經(jīng)元計算機第78例ccAm2901四位微處理器的ALU輸入第79例ccAm2901四位微處理器的ALU第80例ccAm2901四位微處理器的RAM第81例ccAm2901四位微處理器的寄存器第82例ccAm2901四位微處理器的輸出與移位第83例ccAm2910四位微程序控制器中的多路選擇器第84例ccAm2910四位微程序控制器中的計數(shù)器/寄存器第85例ccAm2910四位微程序控制器的指令計數(shù)器第86例ccAm2910四位微程序控制器的堆棧第87例 Am2910四位微程序控制器的指令譯碼器第88例 可控制計數(shù)器第89例 四位超前進(jìn)位加法器第90例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(1)——協(xié)同處理器第91例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(2)——序列存儲器第92例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(3)——字符串存儲器第93例 實現(xiàn)窗口搜索算法的并行系統(tǒng)(4)——頂層控制器第94例 MB86901流水線行為描述組成框架第95例 MB86901寄存器文件管理的描述第96例 MB86901內(nèi)ALU的行為描述第97例 移位指令的行為描述第98例 單周期指令的描述第99例 多周期指令的描述第100例 MB86901流水線行為模型
上傳時間: 2022-05-14
上傳用戶:
射頻功率放大器在通信系統(tǒng)中已經(jīng)得到大量應(yīng)用,在實現(xiàn)信號放大功能中屬于關(guān)鍵性構(gòu)成組件部分。研制射頻功率放大器必須要符合諸多的指標(biāo),而且不可缺少的一項就是穩(wěn)定性。射頻功率放大器是一種高頻信號放大器,存在顯著的內(nèi)部無源元件寄生效應(yīng),放大器傳輸信號期間,可以導(dǎo)致信號源阻抗或負(fù)載阻抗等不能良好地匹配于放大器網(wǎng)絡(luò)的現(xiàn)象,加之其他因素的影響,會容易讓射頻功率放大器出現(xiàn)正反饋,由此引發(fā)自激振蕩,嚴(yán)重情況下?lián)p壞到設(shè)備。鑒于此,文章在分析射頻功率放大器穩(wěn)定性的基礎(chǔ)上進(jìn)行科學(xué)的設(shè)計,防止產(chǎn)生嚴(yán)重的損失問題,給實踐工作提供有價值的指導(dǎo)。
標(biāo)簽: 射頻功率放大器
上傳時間: 2022-06-16
上傳用戶:默默
1-1前言一般人所能夠感受到聲音的頻率約介於5H2-20KHz,超音波(Ultrasonic wave)即爲(wèi)頻率超過20KHz以上的音波或機械振動,因此超音波馬達(dá)就是利用超音波的彈性振動頻率所構(gòu)成的制動力。超音波馬達(dá)的內(nèi)部主要是以壓電陶瓷材料作爲(wèi)激發(fā)源,其成份是由鉛(Pb)、結(jié)(Zr)及鈦(Ti)的氧化物皓鈦酸鉛(Lead zirconate titanate,PZT)製成的。將歷電材料上下方各黏接彈性體,如銅或不銹鋼,並施以交流電壓於壓電陶瓷材料作爲(wèi)驅(qū)動源,以激振彈性體,稱此結(jié)構(gòu)爲(wèi)定子(Stator),將其用彈簧與轉(zhuǎn)子Rotor)接觸,將所産生摩擦力來驅(qū)使轉(zhuǎn)子轉(zhuǎn)動,由於壓電材料的驅(qū)動能量很大,並足以抗衡轉(zhuǎn)子與定子間的正向力,雖然伸縮振幅大小僅有數(shù)徵米(um)的程度,但因每秒之伸縮達(dá)數(shù)十萬次,所以相較於同型的電磁式馬達(dá)的驅(qū)動能量要大的許多。超音波馬達(dá)的優(yōu)點爲(wèi):1,轉(zhuǎn)子慣性小、響應(yīng)時間短、速度範(fàn)圍大。2,低轉(zhuǎn)速可產(chǎn)生高轉(zhuǎn)矩及高轉(zhuǎn)換效率。3,不受磁場作用的影響。4,構(gòu)造簡單,體積大小可控制。5,不須經(jīng)過齒輸作減速機構(gòu),故較爲(wèi)安靜。實際應(yīng)用上,超音波馬達(dá)具有不同於傳統(tǒng)電磁式馬達(dá)的特性,因此在不適合應(yīng)用傳統(tǒng)馬達(dá)的場合,例如:間歇性運動的裝置、空間或形狀受到限制的場所;另外包括一些高磁場的場合,如核磁共振裝置、斷層掃描儀器等。所以未來在自動化設(shè)備、視聽音響、照相機及光學(xué)儀器等皆可應(yīng)用超音波馬達(dá)來取代。
標(biāo)簽: 超聲波電機
上傳時間: 2022-06-17
上傳用戶:
低壓差線性穩(wěn)壓器(Low Dropout Voltage Regulator,LDO)屬于線性穩(wěn)壓器的一種,但由于其壓差較低,相對于一般線性穩(wěn)壓器而言具有較高的轉(zhuǎn)換效率。但在電路穩(wěn)定性上有所下降,而且LDO有著較高的輸出電阻,使得輸出極點的位置會隨著負(fù)載情況有很大關(guān)系。因此需要對LDO進(jìn)行頻率補償來滿足其環(huán)路穩(wěn)定性要求。內(nèi)容安排上第一節(jié)首先簡單介紹各種線性穩(wěn)壓源的區(qū)別:第二節(jié)介紹LDO中的主要參數(shù)及設(shè)計中需要考慮折中的一些問題;第三節(jié)對LDO開環(huán)電路的三個模塊,運放模塊,PMOS模塊和反饋模塊進(jìn)行簡化的小信號分析,得出其傳輸函數(shù)并判斷其零極點:第四節(jié)針對前面分析的三個LDO環(huán)路模塊分別進(jìn)行補償考慮,并結(jié)合RT9193電路對三種補償方法進(jìn)行了仿真驗證和解釋說明。該電路主要包含基準(zhǔn)電路以及相關(guān)啟動電路,保護(hù)電路(OTP,OCP等),誤差放大器,調(diào)整管(Pass Element)和電阻反饋網(wǎng)絡(luò)。在電路上,通過連接到誤差放大器反相輸入端的分壓電阻對輸出電壓進(jìn)行采樣,誤差放大器的同相輸入端連接到一個基準(zhǔn)電壓(Bandgap Reference),誤差放大器會使得兩個輸入端電壓基本相等,因此,可以通過控制調(diào)整管輸出足夠的負(fù)載電流以保證輸出電壓穩(wěn)定。電路所采用的調(diào)整管不同,其Dropout電壓不同。以前大多使用三極管來作為穩(wěn)壓源的調(diào)整管,常見的有NPN穩(wěn)壓源,PNP穩(wěn)壓源(LDO),準(zhǔn)LDO穩(wěn)壓源,其調(diào)整管如圖2所示,其Dorpout電壓分別是:VoRop=2VBE+ Vsr-NPN穩(wěn)壓源VoRоP =VsurPNP穩(wěn)壓源(LDO)VDRoP=VE + Vsur-準(zhǔn)LDO穩(wěn)壓源
標(biāo)簽: ldo 環(huán)路分析
上傳時間: 2022-06-19
上傳用戶:
1,使用wireshark獲取完整的UDP報文打開wireshark,設(shè)置監(jiān)聽網(wǎng)卡后,使用google chrome瀏覽器訪問我騰訊微博的i http://p.t.qq.com/welcomeback.php?lv=1#!/ist/qqfriends/5/?pgv_ref-im.perinfo.pe rinfo.icon?ptlang-2052&pgv-ref-im.perinfo.perinfo.icon,抓得的UDP報文如圖1所示。分析以上的報文內(nèi)容,UDP作為一種面向無連接服務(wù)的運輸協(xié)議,其報文格式相當(dāng)簡單。第一行中,Source port:64318是源端口號。第二行中,Destination port:53是目的端口號。第三行中,Length:34表示UDP報文段的長度為34字節(jié)。第四行中,Checksum之后的數(shù)表示檢驗和。這里0x表示計算機中16進(jìn)制數(shù)的開始符,其后的4f0e表示16進(jìn)制表示的檢驗和,把它們換成二進(jìn)制表示為:0100 1111 0000 1110.從wireshark的抓包數(shù)據(jù)看出,我抓到的UDP協(xié)議多數(shù)被應(yīng)用層的DNS協(xié)議應(yīng)用。當(dāng)一臺主機中的DNS應(yīng)用程序想要進(jìn)行一次查詢時,它構(gòu)成了一個DNS查詢報文并將其交給UDP,UDP無須執(zhí)行任何實體握手過程,主機端的UDP為此報文添加首部字段,并將其發(fā)出。
上傳時間: 2022-06-20
上傳用戶:
Freemodbus RTU在stm32上的移植分析最近用到free modbus,需要在stm32上進(jìn)行移植,以作modbus-RTU之用,現(xiàn)成協(xié)議的東西用起來很方便,現(xiàn)成源碼很快就可以為設(shè)計者所用,也是當(dāng)初制定標(biāo)準(zhǔn)的初衷吧。首先下載最新的modbus源碼,所謂技術(shù)更新?lián)Q代的比較快,用就用最新的東西,協(xié)議嘛也要下載最新的,下載最新的版本freemodbus-v1.5,下載最新的協(xié)議不僅可以防止被人改動導(dǎo)致自己做無用功,保持原生態(tài)也可以很好的與制定者進(jìn)行交流。解壓freemodbus-v1.5,目錄結(jié)構(gòu)很清晰,主要有四個文件件,分別是demo,modbus,tools,doc.其中tools為上位機測試modbus程序,doc為一些說明文件先不討論。有用的是demo以及modbus.打開demo,沒有看到stm32的工程文件,有一個叫BARE的文件夾,是一些不包括任何處理器的部分源代碼,我們就用這個建立工程文件。為了給以后移植modbus-TCP帶來方便,這里直接打開之前測試好的基于ENC28168的LwP的stm32工程,在其中導(dǎo)入各個文件。
標(biāo)簽: freemodbus stm32
上傳時間: 2022-06-20
上傳用戶:d1997wayne
各種電子設(shè)備都需要供電電源,提供所需穩(wěn)定的直流電壓(或電流)和相應(yīng)的功率。供電電源除采用電池外,更多的是采用電力網(wǎng)供電的電源,整流電路是這種電源電路中不可缺少的部分,其作用是將50 Hz的交流電壓轉(zhuǎn)換成單向脈動性直流電壓。常見整流電路主要有4種:半波整流、全波整流、橋式整流和倍壓整流電路。本文應(yīng)用OrCAD/PSpice 92軟件分別對這4種整流電路的原理及特性作了分析和仿真。1 PSpice軟件簡介及仿真流程傳統(tǒng)的電路設(shè)計方法在分析和驗證電路的正確性和完整性時十分麻煩,并存在大量的重復(fù)性勞動。隨著電子設(shè)計自動化(EDA)技術(shù)的飛速發(fā)展,電路的設(shè)計已由傳統(tǒng)的手工設(shè)計轉(zhuǎn)向計算機輔助設(shè)計,計算機仿真分析是電路設(shè)計的一種重要環(huán)節(jié),PSpice是由美國MicroSim公司推出的基于加州大學(xué)伯克利分校開發(fā)的電路仿真程序Spice的PC級電路仿真軟件,對電路不僅能進(jìn)行一些基本的電路特性分析,還可以對電路元器件的參數(shù)進(jìn)行統(tǒng)計仿真分析和對電路進(jìn)行優(yōu)化仿真設(shè)計,并將各種仿真分析的結(jié)果以波形、圖表或文本的方式直觀地反應(yīng)出來,在電路設(shè)計中得到了廣泛地應(yīng)用。
上傳時間: 2022-06-23
上傳用戶:fliang
21世紀(jì),電子領(lǐng)域發(fā)展迅速,使得由集成電路構(gòu)成的電子系統(tǒng)朝著大規(guī)模、小體積和高速度的方向發(fā)展。隨著芯片的體積越來越小,電路的開關(guān)速度越來越快,PCB的密度越來越大,信號的工作頻率越來越高,高速電路PCB的電磁兼容、信號完整性和電源完整性等問題一步步凸顯出來,并且相互緊密地交織在一起。其中最基礎(chǔ)的無疑是PCB版圖的設(shè)計,元器件的選取、布局的合理性、電磁兼容性等都是決定PCB版圖最終能否運行的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會產(chǎn)生的電磁兼容問題進(jìn)行分析和討論,提出抑制干擾的方法和手段,初步解決了單片開關(guān)電源的電磁兼容問題。關(guān)鍵詞:Protel99SE,EMC,開關(guān)電源,高速PCB,仿真
標(biāo)簽: 開關(guān)電源 pcb 版圖設(shè)計 電磁兼容
上傳時間: 2022-06-29
上傳用戶:
1諧波和諧波分析2諧波治理方式及APF工作原理3我司APF系統(tǒng)架構(gòu)及操作說明4部分廠家APF產(chǎn)品介紹5APF選型及應(yīng)用場合注意事項主要參數(shù)對控制系統(tǒng)的影響(1)Udc越大,ic變化越快,但是器件耐壓要求越高;(2)當(dāng)Udc一定時,電容值越小,則直流母線電壓波動越大,影響有源電力濾波器的補償效果;電容值越大,則直流母線電壓波動越小,但是電容體積和造價都會增加;(3)電感值L越大,電流的紋波越小,但補償電流變化率就越小,電流跟蹤能力就越弱;電感值越小,電流變化率越大,有源電力濾波器的動態(tài)響應(yīng)速度越快,但電流變化就越劇烈,電流的紋波就越大(4)開關(guān)頻率f越高,ic紋波越小,可以補償?shù)闹C波次數(shù)越高,但對器件的要求越高,開關(guān)損耗也增大;開關(guān)頻率越低,ic紋波電流越大,補償效果越差
標(biāo)簽: 電力濾波器
上傳時間: 2022-07-05
上傳用戶:
Cadence? Allegro? Sigrity? PI(電源完整性)集成設(shè)計和分析環(huán)境,幫助您簡化在高速和高電流PCB系統(tǒng)和IC封裝上的電源分配網(wǎng)絡(luò)創(chuàng)建流程。設(shè)計工程師和電氣工程師可使用一系列從基礎(chǔ)到進(jìn)階的功能,對設(shè)計周期各階段的電氣性能進(jìn)行探索、優(yōu)化和解決問題。通過使用獨特的電氣約束驅(qū)動設(shè)計流程,設(shè)計周期將大幅縮短,最終產(chǎn)品成本也將大大減少。 Allegro Sigrity PI solution(電源完整性)提供了可擴展、高性價比的預(yù)布局及布局后系統(tǒng)PDN設(shè)計和分析環(huán)境,包含電路板、封裝和系統(tǒng)級的初階及進(jìn)階分析。Allegro Sigrity PI Base與CadencePCB和IC封裝layout編輯器、CadenceAllegro Design Authoring緊密集成,實現(xiàn)了PCB和IC封裝設(shè)計從前端至后端的約束驅(qū)動PDN設(shè)計。
標(biāo)簽: 電源完整性
上傳時間: 2022-07-11
上傳用戶:
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1