亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電子定時器

  • 第三章 GE FANUC PLC 指令集(一) 繼電器指令.pdf

    實用電子技術專輯 385冊 3.609G第三章 GE FANUC PLC 指令集(一) 繼電器指令.pdf

    標簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 超聲波電機之設計及分析

    1-1前言一般人所能夠感受到聲音的頻率約介於5H2-20KHz,超音波(Ultrasonic wave)即爲頻率超過20KHz以上的音波或機械振動,因此超音波馬達就是利用超音波的彈性振動頻率所構成的制動力。超音波馬達的內部主要是以壓電陶瓷材料作爲激發源,其成份是由鉛(Pb)、結(Zr)及鈦(Ti)的氧化物皓鈦酸鉛(Lead zirconate titanate,PZT)製成的。將歷電材料上下方各黏接彈性體,如銅或不銹鋼,並施以交流電壓於壓電陶瓷材料作爲驅動源,以激振彈性體,稱此結構爲定子(Stator),將其用彈簧與轉子Rotor)接觸,將所産生摩擦力來驅使轉子轉動,由於壓電材料的驅動能量很大,並足以抗衡轉子與定子間的正向力,雖然伸縮振幅大小僅有數徵米(um)的程度,但因每秒之伸縮達數十萬次,所以相較於同型的電磁式馬達的驅動能量要大的許多。超音波馬達的優點爲:1,轉子慣性小、響應時間短、速度範圍大。2,低轉速可產生高轉矩及高轉換效率。3,不受磁場作用的影響。4,構造簡單,體積大小可控制。5,不須經過齒輸作減速機構,故較爲安靜。實際應用上,超音波馬達具有不同於傳統電磁式馬達的特性,因此在不適合應用傳統馬達的場合,例如:間歇性運動的裝置、空間或形狀受到限制的場所;另外包括一些高磁場的場合,如核磁共振裝置、斷層掃描儀器等。所以未來在自動化設備、視聽音響、照相機及光學儀器等皆可應用超音波馬達來取代。

    標簽: 超聲波電機

    上傳時間: 2022-06-17

    上傳用戶:

  • VSG 的儲能系統并網逆變器建模與參數整定方法

    從并網逆變器主電路和同步發電機等效電路的對應關系出發,提出模擬同步發電機轉子的運動方程、有功-頻率下垂特性與無功-電壓下垂特性的虛擬同步發電機(VSG)外環控制策略。 引入虛擬阻抗模擬同步發電機定子電氣方程的電壓環,和基于準比例諧振控制器的電流環共同構成應用于儲能系統并網逆變器的VSG 控制策略。 建立應用于儲能系統并網逆變器的 VSG 動態小信號模型,分析其參與電網需求響應的機理。 推導得出 VSG 參與電網調壓/ 調頻需求響應的動態模型,為研究電網電壓/ 頻率波動時 VSG 無功/ 有功輸出特性提供依據;進而在保證有功環、無功環的穩定性與調壓/ 調頻動態性能的條件下,總結得到 VSG 關鍵參數的整定方法。 最后通過仿真與實驗驗證了所提 VSG 參與電網調壓/ 調頻動態模型的正確性與參數整定方法的有效性。

    標簽: VSG 儲能系統 并網逆變器

    上傳時間: 2022-07-04

    上傳用戶:

  • 車用雙向DCDC變換器的快速響應特性研究.rar

    近年來,由于能源危機和環境污染,世界各國均在投巨資發展燃料電池汽車。雙向DC/DC變換器作為燃料電池汽車的中重要部件,需要隨著行駛狀態的改變,頻繁地切換其工作狀態,其動態性能好壞,直接決定汽車動力系統的響應速度。本文主要致力于對DC/DC變換器在不同控制策略下的動態性能進行研究,并在保證其穩態性能的前提下提高系統動態性能。 本文首先研究了線性控制策略下DC/DC變換器的動態性能。介紹了閉環控制系統在頻域和時域的動態性能指標以及二者之間的關系。當系統受到外部干擾較小時,采用頻域分析方法,對Buck和Boost變換器進行了小信號建模,并對其在不同線性補償網絡控制作用下的動態性能進行對比分析。當系統受到較大干擾時,采用時域分析方法,文中介紹了DC/DC變換器大信號建模方法,并對PID參數在工程上整定方法加以分析。 DC/DC變換器是一非線性系統,應用線性控制策略不可避免地存在一定局限性—動態性能和穩態性能之間的矛盾。針對這一問題,引入了模糊—PI控制,將其應用于DC/DC變換器,以在保持系統穩態性能不變的前提下,提高其動態性能。以Buck DC/DC變換器為例,詳細介紹了模糊-PI控制器的設計過程,并對設計的閉環控制系統用MATLAB進行建模與仿真。最后,通過實驗對比驗證了模糊—PI控制的有效性。 和線性控制策略相比,模糊—PI控制在一定程度上提高了系統的動態性能,但效果有限。本文引入了另一種非線性控制策略——滑模控制策略。滑模控制策略是目前動態性能最好的控制策略之一,可以極佳地發揮系統的硬件潛能。 本文首先介紹了滑模控制相關知識,推導了其應用于Buck和Boost變換器的理論基礎。設計出針對不同被控對象和工作狀態的控制策略,對每種控制策略通過仿真分析驗證其有效性。就滑模控制存在的靜差問題、抖振問題和變頻問題均提出了行之有效的解決方案。快速響應特性

    標簽: DCDC 車用 變換器

    上傳時間: 2013-08-01

    上傳用戶:yw14205

  • 基于模塊化多電平換流器結構的HVDCLight系統的研究.rar

    輕型高壓直流輸電系統在解決交流系統非同步互聯、向偏遠地區的無源負荷供電、滿足保護環境要求等方面具有很大的優勢。在傳統的基于兩電平或三電平電壓源型換流器的輕型高壓直流輸電系統中,換流器交流側需要使用體積龐大和笨重的濾波裝置,橋臂的高電壓需要功率開關器件直接串聯來實現等,增大了換流站的占地空間,降低了換流器的工作效率。 本文針對傳統輕型高壓直流輸電系統所存在的缺點,采用一種新的模塊化多電平換流器作為輕型高壓直流輸電系統的換流器。分析了模塊化多電平換流器的工作原理,并提出將其應用于輕型高壓直流輸電系統的調制算法和控制策略。最后對控制系統的具體實現方案進行一定的探討。通過仿真驗證所提出的調制算法和控制策略的正確性。具體說來,全文的主要工作體現在以下幾個方面: 1、詳細講述模塊化多電平換流器的拓撲結構、子模塊的具體實現形式及工作原理,并提出適合該換流器的調制算法。 2、詳細介紹組成輕型高壓直流輸電系統的電壓源型換流器的工作原理,分析電壓源型換流器的間接電流和直接電流控制策略。 3、對基于模塊化多電平換流器的輕型高壓直流輸電系統進行仿真,驗證所提出控制策略的正確性。 4、探討解決模塊化多電平換流器子模塊直流側電容電壓的均衡問題,提出一種較為簡單有效的控制方法。 5、提出基于模塊化多電平換流器結構的輕型高壓直流輸電控制系統的實現方法,并重點講述子模塊的數字邏輯電路的實現方法。

    標簽: HVDCLight 模塊化 換流器

    上傳時間: 2013-04-24

    上傳用戶:huangzr5

  • 分級變頻調壓軟起動器的設計與仿真研究.rar

    異步電動機的軟起動研究,是一項重要的研究課題。本文以分級變頻理論為基礎,利用數學分析的方法對分級變頻的子頻率系統進行了深入的研究,總結了各級子頻率系統的電壓相序情況以及最優的觸發角度。并且對傳統異步電動機軟起動器的主電路結構進行了改進,提出了從較低頻率開始分五級起動的分級變頻調壓軟起動形式,而且各級子頻率的起動都能實現最優的正序電壓組合,保證了起動轉矩的最大化。通過對分級變頻調壓軟起動形式的建模和仿真試驗,證明了此方法可以在降低起動電流的同時實現異步電機的高轉矩起動,驗證了此方法的有效性和可行性。基于以上研究的成果,本文介紹了以TMS320LF2407ADSP芯片為核心的軟起動軟硬件設計方法。最后對本課題的進一步研究提出了展望。

    標簽: 分級 仿真研究 頻調

    上傳時間: 2013-04-24

    上傳用戶:assss

  • 異步電機參數離線自整定及參數辨識研究.rar

    本文以異步電機參數離線自整定及參數在線辨識為對象,從理論分析,算法提出,仿真證明和實驗驗證四部分進行了深入研究。 異步電機參數離線自整定及參數在線辨識技術的研究,為異步電機控制性能的不斷提高提供了保障,以使更好,更精確的控制方式能夠應用到工程實際中去。 由于在工程中使用的電機和變頻器不一定能夠匹配,而需要在電機運行之前由專業的工程師對變頻器作重新設置,此過程復雜,耽誤時間而且需要專業人員操作。 本文提出一套異步電機參數離線自整定算法,使用C語言編程,并在一臺2.2KW電機的硬件實驗平臺上驗證了該算法,實現了電機在運行之前,變頻器自動測試出電機的基本參數,為矢量控制等控制方式提供所需要的電機參數。 電機在運行過程中,由于溫度等因素的影響,電機的參數會發生變化,影響電機運行的穩定性,所以要對電機參數做在線辨識。本文對異步電機參數在線辨識作了理論分析和方法總結,為下一步工作打下基礎。 算法的實現需要相應的硬件實驗平臺,本文對硬件實驗平臺作了詳細介紹,包括主電路的設計、IGBT的驅動保護電路設計、DSP數字控制器的設計。 本文還對文中提出的實驗方法作了MATLAB/Simulink仿真,驗證了該方法的可行性,對實驗有指導意義。

    標簽: 異步電機 參數 參數辨識

    上傳時間: 2013-04-24

    上傳用戶:541657925

  • 基于FPGA的RS255,223編解碼器的高速并行實現.rar

    隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于它編解碼結構相對固定,性能強,不但可以糾正隨機差錯,而且對突發錯誤的糾錯能力也很強,被廣泛應用在數字通信、數據存儲系統中,以滿足對數據傳輸通道可靠性的要求。因此設計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經濟價值。 本文首先介紹了線形分組碼及其子碼循環碼、BCH碼的基礎理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關理論。基于RS碼傳統的單倍結構,本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現。其中編碼器基于傳統的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關鍵方程求解模塊基于修正的歐幾里德算法設計了一種便于硬件實現的脈動關鍵方程求解結構,其他模塊均采用九倍并行實現。由于進行了超前運算、流水線及并行處理,使編解碼的數據吞吐量大為提高,同時延時更小。 本論文設計了C++仿真平臺,并與HDL代碼結果進行了對比驗證。Verilog HDL代碼經過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設計在滿足編解碼基本功能的基礎上,能夠實現數據的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。

    標簽: FPGA 255 223

    上傳時間: 2013-04-24

    上傳用戶:思琦琦

  • MP3音頻解碼器的FPGA原型芯片設計與實現.rar

    MP3音樂是目前最為流行的音樂格式,因其音質、復雜度與壓縮比的完美折中,占據著廣闊的市場,不僅在互聯網上廣為流傳,而且在便攜式設備領域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設計方法,實現FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關步驟,以減少緩沖區存儲單元的容量和訪存次數。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內部的三個算法步驟融合在一起進行設計,可以省去存儲中間計算結果的緩存區單元。 (2)反量化、立體聲處理等模塊中,采用流水線設計技術,設置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續訪問公共緩存技術,合理規劃各計算子模塊的工作時序,將數據計算的時間隱藏在訪存過程中;充分利用頻率線的零值區特性,有效地減少數據計算量,加快了數據處理的速度。 (3)設計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發板為平臺,實現MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質良好。

    標簽: FPGA MP3 音頻解碼器

    上傳時間: 2013-07-01

    上傳用戶:xymbian

  • LDPC碼譯碼器FPGA實現研究

    LDPC碼以其接近Shannon極限的優異性能在編碼界引起了轟動,成為研究的熱點。隨著研究的不斷深入和技術的發展,目前,LDPC碼已經被多個通信系統定為信道編碼方案,并被應用到第二代數字視頻廣播衛星(DVB—S2)通信系統中。由于LDPC碼譯碼過程中所涉及的數據量龐大,譯碼時序控制復雜,如何實現LDPC碼譯碼器成為了人們研究的重點。 論文以基于FPGA實現LDPC碼譯碼器為研究目標,主要對譯碼算法選擇、譯碼數據量化、定點數據表示方式、譯碼算法關鍵運算單元的FPGA設計和譯碼的時序控制進行了深入研究。首先分析了LDPC碼的基本譯碼原理和常用譯碼算法。然后重點分析了BP算法、Log-BP算法、最小和算法和歸一化最小和算法,并對四種譯碼算法的糾錯性能和譯碼復雜度進行比較論證,選出適合硬件實現的譯碼方案。結合通信系統,對譯碼算法進行仿真分析,確定了譯碼算法的各個參數值和譯碼量化方案。 在系統仿真分析論證的基礎之上,以歸一化最小和譯碼算法為理論方案,利用硬件描述語言編寫譯碼功能模塊,并基于FPGA實現了固定譯碼長度的LDPC碼譯碼器,利用MATLAB和Modelsim分別對譯碼器進行了功能驗證和時序驗證,最后模擬通信系統完成了譯碼器的硬件測試。

    標簽: LDPC FPGA 譯碼器 實現研究

    上傳時間: 2013-04-24

    上傳用戶:1234567890qqq

主站蜘蛛池模板: 聊城市| 筠连县| 东平县| 丹阳市| 铜鼓县| 台江县| 青浦区| 天祝| 厦门市| 德令哈市| 鹿邑县| 绥宁县| 大连市| 泰顺县| 茌平县| 岐山县| 崇义县| 清镇市| 镇宁| 乐业县| 泰顺县| 温泉县| 佛学| 泗阳县| 灵宝市| 泽普县| 烟台市| 同心县| 洛南县| 临沭县| 西华县| 深泽县| 腾冲县| 靖边县| 晋宁县| 东辽县| 扎赉特旗| 星子县| 临潭县| 琼中| 瑞金市|