包括于博士主講的Cadence軟件設(shè)計視頻教程,共計60講 分卷壓縮,例如: cadence視頻教程(第001講).wmv28M cadence視頻教程(第002講).wmv47.1M cadence視頻教程(第003講).wmv21.6M cadence視頻教程(第004講).wmv24.4M cadence視頻教程(第005講).wmv23.4M 另外包括Cadence Allegro 16.5 視頻教程,692MB 下面是兩個視頻的下載鏈接:
標(biāo)簽: Cadence Allegro 16.5 視頻教程
上傳時間: 2013-07-23
上傳用戶:
是FPGA應(yīng)用的好列子,本人經(jīng)過測試的,有USB的I2C的,還有一些經(jīng)常用的程序,是初學(xué)和參考的好幫手
上傳時間: 2013-08-14
上傳用戶:ommshaggar
一個很好的講稿,希望大家多提意見,呵呵。
標(biāo)簽: FPGA
上傳時間: 2013-08-15
上傳用戶:w230825hy
盡管頻率合成技術(shù)已經(jīng)經(jīng)歷了大半個世紀(jì)的發(fā)展史,但直到今天,人們對\\r\\n它的研究仍然在繼續(xù)。現(xiàn)在,我們可以開發(fā)出輸出頻率高達(dá)IG的DDS系統(tǒng),\\r\\n武漢理工大學(xué)碩士學(xué)位論文\\r\\n已能滿足絕大多數(shù)頻率源的要求,集成DDS產(chǎn)品的信噪比也可達(dá)到75dB以上,\\r\\n已達(dá)到鎖相頻率合成的一般水平。電子技術(shù)的發(fā)展己進(jìn)入數(shù)字時代,模擬信號\\r\\n數(shù)字化的方法也是目前一個熱門研究課題,高速AD、DA器件在通信、廣播電\\r\\n視等領(lǐng)域的應(yīng)用越來越廣泛。本次設(shè)計完成了軟件仿真和硬件實現(xiàn),對設(shè)計原
標(biāo)簽: FPGA 頻率合成 軟硬件設(shè)計
上傳時間: 2013-08-21
上傳用戶:asdkin
這本內(nèi)容全面的參考指南面向需要從Protel升級到Altium新一代設(shè)計解決方案的用戶,詳細(xì)介紹了如何充分利用其特性開發(fā)創(chuàng)新的電子產(chǎn)品。 該書得到了 IT界的廣泛支持,并有中國軟件行業(yè)協(xié)會秘書長陳沖先生為其作序。 本書是Altium計劃與大學(xué)及教育機(jī)構(gòu)開展的一系列合作中的首個項目。Altium大學(xué)計劃是Altium與中國幾所頂尖大學(xué)的合資項目,出版本書則是該計劃的目標(biāo)之一。Altium大學(xué)計劃旨在為學(xué)生提供最先進(jìn)的電子設(shè)計工具和解決方案,推動一體化電子產(chǎn)品設(shè)計的教學(xué),加速用戶向Altium最新的電子產(chǎn)品設(shè)計解決方案的升級。
標(biāo)簽: Altium Protel 華南理工大學(xué) 用戶
上傳時間: 2013-10-20
上傳用戶:liaocs77
鋁電解電容器:詳細(xì)介紹原理,應(yīng)用,使用技巧 電容器(capacitor)在音響組件中被廣泛運(yùn)用,濾波、反交連、高頻補(bǔ)償、直流回授...隨處可見。但若依功能及制造材料、制造方法細(xì)分,那可不是一朝一夕能說得明白。所以縮小范圍,本文只談電解電容,而且只談電源平滑濾波用的鋁質(zhì)電解電容。 每臺音響機(jī)器都要吃電源─除了被動式前級,既然需要供電,那就少不了「濾波」這個動作。不要和我爭,采用電池供電當(dāng)然無必要電源平滑濾波。但電池充電電路也有整流及濾波,故濾波電容器還是會存在。 我們現(xiàn)在習(xí)用的濾波電容,正式的名稱應(yīng)是:鋁箔干式電解電容器。就我的觀察,除加拿大Sonic Frontiers真空管前級,曾在高壓穩(wěn)壓線路中選用PP塑料電容做濾波外,其它機(jī)種一概都是采用鋁箔干式電解電容;因此網(wǎng)友有必要對它多做了解。 面對電源穩(wěn)壓線路中擔(dān)任電源平滑濾波的電容器,你首先想到的會是什幺?─容量?耐壓?電容器的封裝外皮上一定有容量標(biāo)示,那是指靜電容量;也一定有耐壓標(biāo)示,那是指工作電壓或額定電壓。 工作電壓(working voltage)簡稱WV,為絕對安全值;若是surge voltage(簡稱SV或Vs),就是涌浪電壓或崩潰電壓;,超過這個電壓值就保證此電容會被浪淹死─小心電容會爆!根據(jù)國際IEC 384-4規(guī)定,低于315V時,Vs=1.15×Vr,高于315V時,Vs=1.1×Vr。Vs是涌浪電壓,Vr是額定電壓(rated voltage)。
標(biāo)簽: 鋁電解電容器 詳細(xì)介紹 使用技巧
上傳時間: 2013-12-23
上傳用戶:gundan
Altium Designer 6 三維元件庫建模教程 文檔名稱:AD系列軟件三維元件庫建模教程 文檔描述:介紹在 AltiumDesigner集成開發(fā)平臺下三維模型建立和使用方法 文檔版本:V1.0 作 者:林加添(lineay) 編寫時間:2009 年1 月 QQ:181346072 第一章:介紹 在傳統(tǒng)的電子整機(jī)設(shè)計過程中,電路設(shè)計部門和結(jié)構(gòu)設(shè)計部門(或者由外部設(shè)計工作室設(shè)計)往往是被分為 兩個完全獨(dú)立的部門,因此在新產(chǎn)品開發(fā)過程中,都是結(jié)構(gòu)設(shè)計好了,然后出內(nèi)部 PCB 位置圖給 PCB 工程師, 而結(jié)構(gòu)工程師并不了解電路設(shè)計過程中一些要點(diǎn)。對 PCB布局一些高度較高元器件位置很多并不符合 PCB 工程 師電路設(shè)計的要求。以至 PCB 工程師不得不將就結(jié)構(gòu)工程師所設(shè)計的元件布局。最后產(chǎn)品出來時,因為 PCB 布 局不合理等各種因素,問題百出。這不僅影響產(chǎn)品開發(fā)速度。也會導(dǎo)致企業(yè)兩部門之間發(fā)生沖突。 然而目前國內(nèi)大多的電子企業(yè)都是停留于這種狀態(tài),關(guān)鍵原因目前電路部門和結(jié)構(gòu)部門沒有一個有效、快捷 的軟件協(xié)作接口來幫助兩個部分之間更好協(xié)調(diào)工作、來有效提高工作效率。而面對競爭日益激烈的市場。時間就 是金錢,產(chǎn)品開發(fā)周期加長而導(dǎo)致開發(fā)成本加劇,也延誤了產(chǎn)品上市的時間。這不僅降低了企業(yè)在市場的競爭力 也加速了企業(yè)倒退的步伐。對于企業(yè)來說,都希望有一個有效的協(xié)調(diào)接口來加速整機(jī)的開發(fā)速度,從而提高產(chǎn)品
標(biāo)簽: Designer Altium 元件庫 建模
上傳時間: 2013-10-22
上傳用戶:moerwang
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點(diǎn)2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用ICT 測試點(diǎn) LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點(diǎn)),其原則如下:1. 一般測試點(diǎn)大小均為30-35mil,元件分布較密時,測試點(diǎn)最小可至30mil.測試點(diǎn)與元件PAD 的距離最小為40mil。2. 測試點(diǎn)與測試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點(diǎn)必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時間: 2013-10-22
上傳用戶:pei5
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時,晶片會發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。
上傳時間: 2014-01-20
上傳用戶:蒼山觀海
高可用性繫統(tǒng)常常采用雙路饋送功率分配,旨在實現(xiàn)冗餘並增強(qiáng)系統(tǒng)的可靠性。“或”二極管把兩路電源一起連接在負(fù)載點(diǎn)上,最常用的是肖特基二極管,目的在於實現(xiàn)低損耗
標(biāo)簽: 理想二極管 保護(hù) 電源布線 錯誤
上傳時間: 2013-10-19
上傳用戶:BOBOniu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1