亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電信行業(yè)

  • 開關電源基本原理與設計介紹-62頁-2.3M-ppt.ppt

    專輯類-開關電源相關專輯-119冊-749M 開關電源基本原理與設計介紹-62頁-2.3M-ppt.ppt

    標簽: M-ppt 2.3 62

    上傳時間: 2013-05-18

    上傳用戶:lyy1234

  • 剖析切換式電源供應器的原理及常用元件規格.pdf

    專輯類-開關電源相關專輯-119冊-749M 剖析切換式電源供應器的原理及常用元件規格.pdf

    標簽: 元件

    上傳時間: 2013-06-16

    上傳用戶:huangzchytems

  • 電子連接器設計基礎-35頁-1.3M.ppt

    專輯類-實用電子技術專輯-385冊-3.609G 電子連接器設計基礎-35頁-1.3M.ppt

    標簽: 1.3 35 接器

    上傳時間: 2013-04-24

    上傳用戶:cuiqiang

  • 無線供電、充電模塊.pdf

    專輯類-實用電子技術專輯-385冊-3.609G 無線供電、充電模塊.pdf

    標簽: 無線

    上傳時間: 2013-07-18

    上傳用戶:15071087253

  • LCD-電子密碼鎖-4頁-2.2M.pdf

    專輯類-實用電子技術專輯-385冊-3.609G LCD-電子密碼鎖-4頁-2.2M.pdf

    標簽: LCD 2.2

    上傳時間: 2013-07-29

    上傳用戶:giser

  • 第三章-GE-FANUC-PLC-指令集-一-繼電器指令.pdf

    專輯類-實用電子技術專輯-385冊-3.609G 第三章-GE-FANUC-PLC-指令集-一-繼電器指令.pdf

    標簽: GE-FANUC-PLC 指令集 指令

    上傳時間: 2013-06-18

    上傳用戶:LIKE

  • LED產業長期發展仍看好.pdf

    New-尚未歸類-412冊-8.64G LED產業長期發展仍看好.pdf

    標簽: LED

    上傳時間: 2013-07-03

    上傳用戶:元宵漢堡包

  • 信電路業余制作150例-281頁-6.6M.pdf

    New-尚未歸類-412冊-8.64G 信電路業余制作150例-281頁-6.6M.pdf

    標簽: 150 281 6.6

    上傳時間: 2013-05-23

    上傳用戶:CSUSheep

  • 基于USB的串行通信軟硬件設計-41頁-0.8M.pdf

    專輯類-數字處理及顯示技術專輯-106冊-9138M 基于USB的串行通信軟硬件設計-41頁-0.8M.pdf

    標簽: USB 0.8 41

    上傳時間: 2013-07-19

    上傳用戶:yatouzi118

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

主站蜘蛛池模板: 郎溪县| 同德县| 穆棱市| 本溪市| 辽源市| 铁力市| 青神县| 南康市| 互助| 金堂县| 泾川县| 穆棱市| 汪清县| 天等县| 雷州市| 榆中县| 武清区| 常熟市| 郑州市| 义乌市| 微博| 南雄市| 香港| 郴州市| 阳朔县| 西青区| 尚志市| 长泰县| 双柏县| 隆化县| 西昌市| 即墨市| 崇左市| 浮梁县| 建平县| 靖宇县| 阜宁县| 维西| 海原县| 平邑县| 钦州市|