Integrating A/D converters have two characteristics incommon. First, as the name implies, their
標(biāo)簽: 7135 ICL D轉(zhuǎn)換 斜率
上傳時(shí)間: 2013-04-24
上傳用戶(hù):matlab
在雷達(dá)信號(hào)偵察中運(yùn)用寬帶數(shù)字接收技術(shù)是電子偵察的一個(gè)重要發(fā)展方向。數(shù)字信號(hào)處理由于其精度高、靈活性強(qiáng)、以及易于集成等特點(diǎn)而應(yīng)用廣泛。電子系統(tǒng)數(shù)字化的最大障礙是寬帶高速A/D變換器的高速數(shù)據(jù)流與通用DSP處理能力的不匹配。而FPGA的廣泛應(yīng)用,為解決上述矛盾提供了一種有效的方法。 本文利用FPGA技術(shù),設(shè)計(jì)了具備高速信號(hào)處理能力的寬帶數(shù)字接收機(jī)平臺(tái),并提出了數(shù)字接收機(jī)實(shí)現(xiàn)的可行性方法,以及對(duì)這些方法的驗(yàn)證。具體來(lái)說(shuō)就是如何利用單片的FPGA實(shí)現(xiàn)對(duì)雷達(dá)信號(hào)并行地實(shí)時(shí)檢測(cè)和參數(shù)估計(jì)。所做工作主要分為兩大部分: 1、適合于FPGA硬件實(shí)現(xiàn)的算法的確定及仿真:對(duì)A/D采樣信號(hào)采用自相關(guān)累加算法進(jìn)行信號(hào)檢測(cè),利用信號(hào)的相關(guān)性和噪聲的獨(dú)立性提高信噪比,通過(guò)給出檢測(cè)門(mén)限來(lái)估計(jì)信號(hào)的起止點(diǎn)。對(duì)于常規(guī)信號(hào)的頻率估計(jì),采用Rife算法。通過(guò)Matlab仿真,表明上述算法在運(yùn)算量和精度方面均有良好性能,適合用作FPGA硬件實(shí)現(xiàn)。 2、算法的FPGA硬件實(shí)現(xiàn):針對(duì)原算法中極大消耗運(yùn)算量的相關(guān)運(yùn)算,考慮到FPGA并行處理的特點(diǎn),將原算法修改為并行相關(guān)算法,并加入流水線,這樣處理極大地提高了系統(tǒng)的數(shù)據(jù)吞吐率。采用Xilinx公司的Virtex-4系列中的XC4VSX55芯片作為開(kāi)發(fā)平臺(tái)完成設(shè)計(jì),系統(tǒng)測(cè)試結(jié)果表明,本設(shè)計(jì)能正常工作,滿足系統(tǒng)設(shè)計(jì)要求。 文章的最后,結(jié)合系統(tǒng)設(shè)計(jì)給出幾種VHDL優(yōu)化方法,主要圍繞系統(tǒng)的速度、結(jié)構(gòu)和面積等問(wèn)題展開(kāi)討論。
標(biāo)簽: FPGA 雷達(dá)信號(hào) 數(shù)字接收機(jī)
上傳時(shí)間: 2013-06-25
上傳用戶(hù):songnanhua
隨著科學(xué)技術(shù)水平的不斷提高,在科研和生產(chǎn)過(guò)程中為了更加真實(shí)的反映被測(cè)對(duì)象的性質(zhì),對(duì)測(cè)試系統(tǒng)的性能要求越來(lái)越高。傳統(tǒng)的測(cè)試裝置,由于傳輸速度低或安裝不便等問(wèn)題已不能滿足科研和生產(chǎn)的實(shí)際需要。USB技術(shù)的出現(xiàn)很好的解決了上述問(wèn)題。USB總線具有支持即插即用、易于擴(kuò)展、傳輸速率高(USB2.0協(xié)議下為480Mbps)等優(yōu)點(diǎn),已逐漸得到廣泛的應(yīng)用。 本課題研究并設(shè)計(jì)了一套基于USB2.0的數(shù)據(jù)采集系統(tǒng)。論文首先詳細(xì)介紹了USB總線協(xié)議,然后從系統(tǒng)的總體結(jié)構(gòu)、硬件電路、軟件程序以及系統(tǒng)性能檢測(cè)等幾個(gè)方面,詳細(xì)闡述了系統(tǒng)的設(shè)計(jì)思想和實(shí)現(xiàn)方案。系統(tǒng)采用雙12位A/D轉(zhuǎn)換器,提供兩條模擬信號(hào)通道,可以同時(shí)采集雙路信號(hào),最高的采樣率為200KHz。USB接口芯片采用Cypress公司的CY7C68013。論文詳細(xì)介紹了其在SlaveFIFO接口模式下的電路設(shè)計(jì)和程序設(shè)計(jì)。系統(tǒng)應(yīng)用FPGA芯片作系統(tǒng)的核心控制,控制系統(tǒng)的數(shù)據(jù)采集和與USB接口芯片的數(shù)據(jù)交換,并產(chǎn)生其中的邏輯控制信號(hào)和時(shí)序信號(hào)。同時(shí)應(yīng)用FPGA芯片作系統(tǒng)的核心控制可提高了系統(tǒng)穩(wěn)定性、減小設(shè)備的體積。系統(tǒng)的軟件設(shè)計(jì),主要包括FPGA芯片中的邏輯、時(shí)序控制程序、8051固件程序、客戶(hù)應(yīng)用程序及其驅(qū)動(dòng)程序。客戶(hù)端選擇了微軟的Visual Studio6.0 C++作開(kāi)發(fā)平臺(tái),雖然增加了復(fù)雜程度,但是軟件執(zhí)行效率及重用性均得到提高。 最后,應(yīng)用基于USB2.0的數(shù)據(jù)采集系統(tǒng)測(cè)試標(biāo)準(zhǔn)信號(hào)及電木的導(dǎo)熱系數(shù),以驗(yàn)證測(cè)試系統(tǒng)的可靠信與準(zhǔn)確性。
標(biāo)簽: FPGA USB 接口 數(shù)據(jù)采集
上傳時(shí)間: 2013-04-24
上傳用戶(hù):鳳臨西北
海信HDP2968CH彩電電路圖海信HDP2968CH彩色電視機(jī)電路圖,海信HDP2968CH彩電圖紙,海信HDP2968CH原理圖
上傳時(shí)間: 2013-05-21
上傳用戶(hù):zhangsan123
該論文介紹了D類(lèi)音頻功放,Class D Audio Power Amplifier,全英文,可以借鑒學(xué)習(xí)。
標(biāo)簽: 功放制作
上傳時(shí)間: 2013-06-05
上傳用戶(hù):英雄
:51單片機(jī)的GSM收發(fā)短信C程序,包括了字庫(kù)轉(zhuǎn)換及IIC通信程序
標(biāo)簽: GSM 51單片機(jī) C程序 收發(fā)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):change0329
·岡薩雷斯《數(shù)字圖像處理》第二版 中文版 電子書(shū)下載
標(biāo)簽: nbsp 數(shù)字圖像處理
上傳時(shí)間: 2013-04-24
上傳用戶(hù):hmr0452
·從應(yīng)用角度介紹了具有11 個(gè)輸入端的12 位A/ D 轉(zhuǎn)換器TLC2543 的結(jié)構(gòu)與編程要點(diǎn),探討了TLC2543 與51 系列單片機(jī)的接口方法,用軟件合成SPI 操作,給出了接口電路與A/ D 采集程序設(shè)計(jì)實(shí)例,并對(duì)實(shí)際應(yīng)用時(shí)應(yīng)注意的問(wèn)題進(jìn)行了探討。
標(biāo)簽: 2543 TLC 轉(zhuǎn)換器 51系列
上傳時(shí)間: 2013-04-24
上傳用戶(hù):juyuantwo
美信半導(dǎo)體是全球領(lǐng)先的半導(dǎo)體制造供應(yīng)商,Maxim的電能計(jì)量方案提供全面的SoC器件選擇, 是多芯片方案的高精度、高性?xún)r(jià)比替代產(chǎn)品。無(wú)與倫比的動(dòng)態(tài)范圍和獨(dú)特的32位可編程測(cè)量引擎,使 得我們的單芯片方案能夠滿足不同用戶(hù)的需求。為各種類(lèi)型的表計(jì)開(kāi)發(fā)提供了一條高效、便捷的途 徑,以滿足ANSI和IEC的市場(chǎng)要求。 ● 產(chǎn)品滿足不同國(guó)家對(duì)智能表系統(tǒng)以及低端瓦時(shí)(Wh)表、防篡改設(shè)計(jì)以及預(yù)付費(fèi)設(shè)備的要求; ● 完備的開(kāi)發(fā)工具加快軟件開(kāi)發(fā)、測(cè)試和原型設(shè)計(jì),縮短研發(fā)周期和產(chǎn)品上市時(shí)間。
標(biāo)簽: 美信 半導(dǎo)體產(chǎn)品 選型指南
上傳時(shí)間: 2013-04-24
上傳用戶(hù):lgnf
主要介紹了D類(lèi)音頻運(yùn)放設(shè)計(jì),對(duì)于設(shè)計(jì)要主要的因數(shù) ,一些特別注意的地方
標(biāo)簽: D類(lèi)功放
上傳時(shí)間: 2013-05-28
上傳用戶(hù):yoleeson
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1